本申請涉及電子,尤其涉及一種帶隙基準電路、芯片及電子設(shè)備。
背景技術(shù):
1、bgr(bandgap?reference,帶隙基準參考源)又稱為帶隙基準電路,bgr的輸出電壓隨電源電壓、工藝及溫度的變化很小,基于其特有的優(yōu)點,該電路廣泛應用在各系統(tǒng)(電壓調(diào)節(jié)器、模/數(shù)轉(zhuǎn)換器、數(shù)據(jù)采集系統(tǒng)、數(shù)/模轉(zhuǎn)換器、微控制單元mcu)中,為系統(tǒng)提供穩(wěn)定的參考電壓。
2、帶隙基準電路在工作時,通常存在兩個穩(wěn)定狀態(tài),零電流狀態(tài)和正常工作狀態(tài)。電源上電時,基準電路中所有的有源器件均可以傳輸零電流,此時所有有源器件均可以無限期的保持關(guān)斷狀態(tài);為了打破零電流狀態(tài),通常加入啟動電路,以使帶隙基準電路工作在正常狀態(tài)。
3、為了實現(xiàn)帶隙基準電路的可靠啟動,通常會在電路啟動時施加一個偏置狀態(tài)讓電路工作起來,在電路工作起來之后,斷開對帶隙基準電路所施加的偏置狀態(tài),以避免其影響帶隙基準電路的正常工作。但是,在一些情況下啟動電路可能未正常與帶隙基準電路斷開,從而影響帶隙基準電路的正常工作。并且,啟動電路在斷開與帶隙基準電路的連接后,可能仍存在額外功耗。
技術(shù)實現(xiàn)思路
1、為了解決現(xiàn)有技術(shù)的問題,本申請實施例提供了一種帶隙基準電路、芯片及電子設(shè)備,正常工作后無需斷開啟動電流生成模塊,并且可以減小額外功耗。技術(shù)方案如下:
2、根據(jù)本申請的一方面,提供了一種帶隙基準電路,所述帶隙基準電路包括啟動電流生成模塊和帶隙基準電壓生成模塊,所述啟動電流生成模塊包括第一電流鏡單元和電流源單元,所述第一電流鏡單元包括第一參考支路和第一鏡像支路;
3、所述第一鏡像支路的第一端與所述帶隙基準電壓生成模塊的第一端連接,上電時,流經(jīng)所述帶隙基準電壓生成模塊的第一端的電流包括所述電流源單元產(chǎn)生的設(shè)定電流或所述設(shè)定電流的鏡像電流;
4、所述第一參考支路的第一端與所述帶隙基準電壓生成模塊的第二端連接,上電后,流經(jīng)所述帶隙基準電壓生成模塊的第二端的電流包括所述帶隙基準電壓生成模塊產(chǎn)生的負反饋電流,所述流經(jīng)所述帶隙基準電壓生成模塊的第一端的電流還包括所述負反饋電流的鏡像電流。
5、根據(jù)本申請的另一方面,提供了一種芯片,包括上述帶隙基準電路。
6、根據(jù)本申請的另一方面,提供了一種電子設(shè)備,包括上述帶隙基準電路。
7、本申請中,帶隙基準電路可以包括啟動電流生成模塊和帶隙基準電壓生成模塊,啟動電流生成模塊可以包括第一電流鏡單元和電流源單元,第一電流鏡單元可以包括第一參考支路和第一鏡像支路。上電時,通過啟動電流生成模塊將電流源單元產(chǎn)生的設(shè)定電流或設(shè)定電流的鏡像電流注入帶隙基準電壓生成模塊,使得帶隙基準電路可以高效啟動。并且,電路穩(wěn)定工作后,啟動電流生成模塊可以繼續(xù)處于通路中,無需斷開,從而避免了未能正常斷開的問題。
1.一種帶隙基準電路,其特征在于,所述帶隙基準電路包括啟動電流生成模塊和帶隙基準電壓生成模塊,所述啟動電流生成模塊包括第一電流鏡單元和電流源單元,所述第一電流鏡單元包括第一參考支路和第一鏡像支路;
2.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述電流源單元的第一端與所述第一參考支路的第一端連接,所述電流源單元的第二端用于接收當前電壓域的低電平電壓。
3.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述啟動電流生成模塊還包括第二電流鏡單元,所述第二電流鏡單元包括第二參考支路和第二鏡像支路;
4.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述電流源單元的第一端用于接收當前電壓域的高電平電壓,所述電流源單元的第二端與所述第一鏡像支路的第一端連接。
5.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述啟動電流生成模塊還包括第三電流鏡單元,所述第三電流鏡單元包括第三參考支路和第三鏡像支路;
6.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述第一參考支路的第二端和所述第一鏡像支路的第二端分別用于接收當前電壓域的高電平電壓。
7.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述設(shè)定電流的電流值范圍為0<ibias<ifb,其中,ibias表示所述設(shè)定電流的電流值,ifb表示電路穩(wěn)定狀態(tài)下的所述負反饋電流的鏡像電流的電流值。
8.根據(jù)權(quán)利要求1所述的帶隙基準電路,其特征在于,所述帶隙基準電壓生成模塊包括第一電壓生成支路、第二電壓生成支路、運放單元和電流調(diào)節(jié)單元;
9.根據(jù)權(quán)利要求8所述的帶隙基準電路,其特征在于,所述第一電壓生成支路包括第一電阻單元和第一晶體管單元,所述第一電阻單元的第一端與所述第一鏡像支路的第一端連接,所述第一電阻單元的第二端與所述第一晶體管單元的第一端連接,所述第一晶體管單元的第二端用于接收當前電壓域的低電平電壓;
10.根據(jù)權(quán)利要求8所述的帶隙基準電路,其特征在于,所述電流調(diào)節(jié)單元包括場效應管。
11.根據(jù)權(quán)利要求8所述的帶隙基準電路,其特征在于,所述帶隙基準電壓生成模塊還包括修調(diào)電阻單元,所述修調(diào)電阻單元的第一端與所述第一鏡像支路的第一端連接,所述修調(diào)電阻單元的第二端分別與所述第一電壓生成支路的第一端、所述第二電壓生成支路的第一端連接。
12.一種芯片,其特征在于,包括如權(quán)利要求1-11中任一項所述的帶隙基準電路。
13.一種電子設(shè)備,其特征在于,包括如權(quán)利要求1-11中任一項所述的帶隙基準電路。