一種電壓調(diào)節(jié)電路、電源管理器及顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉電子技術(shù)領(lǐng)域,尤指一種電壓調(diào)節(jié)電路、電源管理器及顯示裝置。
【背景技術(shù)】
[0002]目前的顯示面板其輸入電壓一般都是一個(gè)固定的電壓,然而顯示面板要正常工作,顯示面板中不同的電路模塊卻需要不同的工作電壓,。因此,顯示面板一般根據(jù)不同的電路模塊通過電源管理器(Power Management IC,PMIC)對(duì)輸入電壓進(jìn)行分壓,分為不同的目標(biāo)電壓,例如AVDD、DVDD、VON, VOFF等,以驅(qū)動(dòng)顯示面板中不同的電路模塊正常工作。
[0003]因此電源管理器中,一般包括有多個(gè)電壓調(diào)節(jié)電路,每一個(gè)電壓調(diào)節(jié)電路用于輸出一個(gè)目標(biāo)電壓。具體地,現(xiàn)有的電壓調(diào)節(jié)電路的結(jié)構(gòu)如圖1a所示,包括:第一參考信號(hào)端Vrefl、信號(hào)輸出端Vout、串聯(lián)在信號(hào)輸出端Vout與第一參考信號(hào)端Vrefl之間的第一電阻Rl和第二電阻R2、以及連接在第一電阻Rl和第二電阻R2之間的第二參考信號(hào)端Vref2。在該電壓調(diào)節(jié)電路中,信號(hào)輸出端Vout的電壓:Vout= Vref2 - (Vrefl-Vref2) X (R1/R2),其中Vout為信號(hào)輸出端Vout的電壓,其中Vrefl為第一參考信號(hào)端Vref I的電壓,其中V %2為第二參考信號(hào)端Vref2的電壓。針對(duì)不同的電壓調(diào)節(jié)電路,V—和V Mf2—般有自己固定的值,因此,該電壓調(diào)節(jié)電路可以根據(jù)調(diào)節(jié)第一電阻和第二電阻的比值,較為精確輸出目標(biāo)電壓。
[0004]但是上述電壓調(diào)節(jié)電路,在顯示面板開機(jī)的過程中,如圖1b所示,信號(hào)輸出端Vout的電壓Vrat經(jīng)過短暫爬升后直接升至目標(biāo)電壓,假設(shè)目標(biāo)電壓為8V。從而會(huì)使顯示面板在開機(jī)時(shí)會(huì)產(chǎn)生一個(gè)比較大的瞬間電流,進(jìn)而導(dǎo)致顯示面板內(nèi)部的電場(chǎng)急劇變化,使顯示面板產(chǎn)生諸多不良影響。
【發(fā)明內(nèi)容】
[0005]有鑒于此,本發(fā)明實(shí)施例提供了一種電壓調(diào)節(jié)電路、電源管理器以及顯示裝置,用于解決現(xiàn)有技術(shù)中避免電壓調(diào)節(jié)電路的信號(hào)輸出端的電壓經(jīng)過短暫爬升后就直接升至目標(biāo)電壓的問題。
[0006]因此,本發(fā)明實(shí)施例提供了一種電壓調(diào)節(jié)電路,包括:第一參考信號(hào)端、信號(hào)輸出端、串聯(lián)在所述信號(hào)輸出端與所述第一參考信號(hào)端之間的第一電阻和第二電阻、以及連接在所述第一電阻和所述第二電阻之間的第二參考信號(hào)端;還包括:并聯(lián)在所述第一電阻兩端的二次電壓調(diào)節(jié)子電路;其中,
[0007]所述二次電壓調(diào)節(jié)子電路用于,在所述第一參考信號(hào)端和所述第二參考信號(hào)端輸入信號(hào)后的預(yù)設(shè)時(shí)間內(nèi),使所述信號(hào)輸出端的電壓變?yōu)榫彌_電壓;所述預(yù)設(shè)時(shí)間之后,調(diào)節(jié)所述信號(hào)輸出端與所述第一參考信號(hào)端之間的電阻,使所述信號(hào)輸出端的電壓由所述緩沖電壓變?yōu)槟繕?biāo)電壓,并保持所述目標(biāo)電壓,其中,所述目標(biāo)電壓不等于所述緩沖電壓。
[0008]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述電路中,所述第一電阻的一端與所述信號(hào)輸出端相連,所述第二電阻的一端與所述第一參考信號(hào)端相連;或
[0009]所述第二電阻的一端與所述信號(hào)輸出端相連,所述第一電阻的一端與所述第一參考信號(hào)端相連。
[0010]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述電路中,所述二次電壓調(diào)節(jié)子電路,具體包括:第三電阻、開關(guān)控制器以及延時(shí)模塊;其中,
[0011]所述第三電阻的一端與所述第一電阻的一端相連,所述第三電阻的另一端通過所述開關(guān)控制器與所述第一電阻的另一端相連;
[0012]所述開關(guān)控制器的控制端與所述延時(shí)模塊相連;
[0013]所述延時(shí)模塊,用于在所述第一參考信號(hào)端和所述第二參考信號(hào)端輸入信號(hào)后的預(yù)設(shè)時(shí)間內(nèi)控制所述開關(guān)控制器處于截止?fàn)顟B(tài);在所述預(yù)設(shè)時(shí)間之后,控制所述開關(guān)控制器處于導(dǎo)通狀態(tài)。
[0014]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述電路中,所述所述延時(shí)模塊,具體包括:第四電阻、電容,信號(hào)輸入端和控制信號(hào)輸出端;其中,
[0015]所述控制信號(hào)輸出端分別與所述開關(guān)控制器的控制端、所述第四電阻的一端、以及所述電容的一端相連,所述第四電阻的另一端與所述信號(hào)輸入端相連,所述電容的另一端接地。
[0016]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述電路中,所述開關(guān)控制器為開關(guān)晶體管。
[0017]具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述電路中,所述開關(guān)晶體管為N型晶體管或P型晶體管。
[0018]相應(yīng)地,本發(fā)明實(shí)施例還提供了一種電源管理器,包括至少一個(gè)本發(fā)明實(shí)施例提供的上述電壓調(diào)節(jié)電路。
[0019]相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述電源管理器。
[0020]本發(fā)明實(shí)施例提供的上述電壓調(diào)節(jié)電路、電源管理器及顯示裝置,不僅包括:第一參考信號(hào)端、信號(hào)輸出端、串聯(lián)在信號(hào)輸出端與第一參考信號(hào)端之間的第一電阻和第二電阻、以及連接在第一電阻和第二電阻之間的第二參考信號(hào)端,還包括:并聯(lián)在第一電阻兩端的二次電壓調(diào)節(jié)子電路;該二次電壓調(diào)節(jié)子電路用于,在第一參考信號(hào)端和第二參考信號(hào)端輸入信號(hào)后的預(yù)設(shè)時(shí)間內(nèi),使信號(hào)輸出端的電壓變?yōu)榫彌_電壓;預(yù)設(shè)時(shí)間之后,調(diào)節(jié)信號(hào)輸出端與第一參考信號(hào)端之間的電阻,使信號(hào)輸出端的電壓由緩沖電壓變?yōu)槟繕?biāo)電壓,并保持目標(biāo)電壓,其中,目標(biāo)電壓不等于緩沖電壓。正是由于上述電壓調(diào)節(jié)電路中二次電壓調(diào)節(jié)子電路可以通過調(diào)節(jié)信號(hào)輸出端與第一參考信號(hào)端之間的電阻,使信號(hào)輸出端的電壓先變?yōu)榫彌_電壓后再變?yōu)槟繕?biāo)電壓,即使信號(hào)輸出端的電壓通過兩級(jí)階躍變化后達(dá)到目標(biāo)電壓,從而避免了現(xiàn)有電壓調(diào)節(jié)電路中,信號(hào)輸出端的電壓經(jīng)過短暫爬升后就直接升至目標(biāo)電壓的問題。
【附圖說明】
[0021]圖1a為現(xiàn)有的電壓調(diào)節(jié)電路的電路示意圖;
[0022]圖1b為圖1a所示的電壓調(diào)節(jié)電路的信號(hào)輸出端的電壓達(dá)到目標(biāo)電壓的示意圖;
[0023]圖2a和圖2b分別為本發(fā)明實(shí)施例提供的電壓調(diào)節(jié)電路的結(jié)構(gòu)示意圖;
[0024]圖2c為圖2a和圖2b所示的電壓調(diào)節(jié)電路的信號(hào)輸出端的電壓達(dá)到目標(biāo)電壓的示意圖;
[0025]圖3a至圖3d分別為本發(fā)明實(shí)施例提供的電壓調(diào)節(jié)電路的具體結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0026]下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的一種電壓調(diào)節(jié)電路、電源管理器以及顯示裝置的【具體實(shí)施方式】進(jìn)行詳細(xì)地說明。
[0027]本發(fā)明實(shí)施例提供的一種電壓調(diào)節(jié)電路,如圖2a和圖2b所示,包括:第一參考信號(hào)端Vrefl、信號(hào)輸出端Vout、串聯(lián)在信號(hào)輸出端Vout與第一參考信號(hào)端Vrefl之間的第一電阻Rl和第二電阻R2、以及連接在第一電阻Rl和第二電阻R2之間的第二參考信號(hào)端Vref2 ;還包括:并聯(lián)在第一電阻Rl兩端的二次電壓調(diào)節(jié)子電路I ;其中,
[0028]如圖2c所示的電路輸入輸出時(shí)序圖,該二次電壓調(diào)節(jié)子電路I用于,在第一參考信號(hào)端Vrefl和第二參考信號(hào)端Vref2輸入信號(hào)后的預(yù)設(shè)時(shí)間Tl內(nèi),使信號(hào)輸出端Vout的電壓變?yōu)榫彌_電壓Vl ;預(yù)設(shè)時(shí)間Tl之后,調(diào)節(jié)信號(hào)輸出端Vout與第一參考信號(hào)端Vrefl之間的電阻,使信號(hào)輸出端Vout的電壓Vrat由緩沖電壓Vl變?yōu)槟繕?biāo)電壓V2,并保持該目標(biāo)電壓V2,其中,目標(biāo)電壓V2不等于緩沖電壓Vl。
[0029]本發(fā)明實(shí)施例提供的上述電壓調(diào)節(jié)電路,不僅包括:第一參考信號(hào)端、信號(hào)輸出端、串聯(lián)在信號(hào)輸出端與第一參考信號(hào)端之間的第一電阻和第二電阻、以及連接在第一電阻和第二電阻之間的第二參考信號(hào)端,還包括:并聯(lián)在第一電阻兩端的二次