主-從數(shù)字電壓調(diào)節(jié)器的制造方法
【專利摘要】描述了一種裝置,該裝置包括:第一橋,其耦合到第一負(fù)載;第一脈沖寬度調(diào)制(PWM)電路,其用于驅(qū)動(dòng)第一橋;第二橋,其耦合到第二負(fù)載;以及第二PWM電路,其用于驅(qū)動(dòng)第二橋,其中,第一PWM電路由與第二數(shù)字字分隔開(kāi)的第一數(shù)字字來(lái)控制,其中,第二PWM電路由第二數(shù)字字來(lái)控制,并且其中,第二數(shù)字字源自于第一數(shù)字字。
【專利說(shuō)明】
主-從數(shù)字電壓調(diào)節(jié)器
【背景技術(shù)】
[0001]已知的開(kāi)關(guān)模式電壓調(diào)節(jié)器(VR)可以使用數(shù)字控制器來(lái)由輸入線電壓生成所需要的負(fù)載電壓。數(shù)字控制器包括:被實(shí)現(xiàn)為模數(shù)轉(zhuǎn)換器(ADC)的輸入采樣器、數(shù)字控制回路控制器、以及數(shù)字實(shí)現(xiàn)的脈沖寬度調(diào)制(PWM)發(fā)生器(例如,使用數(shù)字可控制的延遲線)。不利地,每個(gè)VR實(shí)例可能需要每個(gè)都具有相關(guān)聯(lián)的區(qū)域和功率開(kāi)銷(xiāo)的獨(dú)立的控制器,或者替代地,可以布置較小數(shù)量的交錯(cuò)的控制器。在交錯(cuò)的控制器中,單個(gè)控制器在兩個(gè)或更多個(gè)電壓域之間循環(huán),這些電壓域具有來(lái)自“N”采樣和計(jì)時(shí)操作的功率增加的缺點(diǎn),其中,“N”是交錯(cuò)的VR的數(shù)量。
[0002]在先進(jìn)的深亞微米技術(shù)中,與數(shù)字控制器相關(guān)聯(lián)的區(qū)域可能是小的,然而,由于ADC依賴于模擬電路(其并不按照摩爾定律進(jìn)行縮放),因此它們不利地導(dǎo)致面積增大并因此花費(fèi)開(kāi)銷(xiāo)增加。另外,由于布線擁擠以及和局部功率島與時(shí)間交錯(cuò)的ADC之間的互連件相關(guān)聯(lián)的阻抗(這可能導(dǎo)致所監(jiān)控的電壓的錯(cuò)誤),所以交錯(cuò)的方法在先進(jìn)的亞微米工藝節(jié)點(diǎn)上實(shí)現(xiàn)可能是有問(wèn)題的。
[0003]因此,常規(guī)的多個(gè)控制器的實(shí)例(即,“N”實(shí)例)可能負(fù)擔(dān)有與“N”ADC和控制器相關(guān)聯(lián)的功率和面積,全都以8x VR開(kāi)關(guān)頻率(其對(duì)于先進(jìn)的控制器可能超過(guò)IGHz)運(yùn)行,或具有以大于“M”GHz運(yùn)行的較小數(shù)量的時(shí)間交錯(cuò)的ADC和控制器,其中“M”是交錯(cuò)的控制器的數(shù)量。例如,嵌入式VR可以期望地以大于I OOMHz的時(shí)鐘速率運(yùn)行,并且ADC以及因此控制器可以期望地以最小8倍的過(guò)采樣頻率運(yùn)行,從而引起高的ADC和控制器時(shí)鐘頻率。這些高頻率導(dǎo)致高的動(dòng)態(tài)功率消耗。
【附圖說(shuō)明】
[0004]根據(jù)以下所給出的【具體實(shí)施方式】并根據(jù)本公開(kāi)內(nèi)容的各種實(shí)施例的附圖,將更充分地理解本公開(kāi)內(nèi)容的實(shí)施例,然而,這些【具體實(shí)施方式】和附圖不應(yīng)當(dāng)使本公開(kāi)內(nèi)容局限于具體實(shí)施例,而是僅用于解釋和理解。
[0005]圖1示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的用于提供多個(gè)經(jīng)調(diào)節(jié)的電源的主-從架構(gòu)。
[0006]圖2示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有共享的延遲線的主-從架構(gòu)。
[0007]圖3示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有校準(zhǔn)和單個(gè)時(shí)間交錯(cuò)的ADC的主_從架構(gòu)。
[0008]圖4示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有校準(zhǔn)和時(shí)間交錯(cuò)的緩慢ADC的主_從架構(gòu)。
[0009]圖5示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有用于提供多個(gè)經(jīng)調(diào)節(jié)的電壓的主-從架構(gòu)的異構(gòu)管芯。
[0010]圖6是根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有用于提供多個(gè)經(jīng)調(diào)節(jié)的電源的主-從架構(gòu)的智能設(shè)備或計(jì)算機(jī)系統(tǒng)或SoC(片上系統(tǒng))。
【具體實(shí)施方式】
[0011]一些實(shí)施例利用在第一VR(S卩,主VR)的數(shù)字控制器內(nèi)生成的PffM控制數(shù)據(jù),以通過(guò)對(duì)從VR的(多個(gè))傳動(dòng)系(此處也被稱為橋)的直接控制來(lái)設(shè)置一個(gè)或多個(gè)其它VR(S卩,(多個(gè))VR)的輸出電壓。在一個(gè)實(shí)施例中,數(shù)字電壓縮放被施加到P麗控制字以適應(yīng)負(fù)載電壓和/或電流的差異、和/或組件容差。在一個(gè)實(shí)施例中,可以包括校正/校準(zhǔn)特征以提高準(zhǔn)確度。
[0012]在一個(gè)實(shí)施例中,提供了一種裝置,該裝置包括:第一橋(例如,第一傳動(dòng)系),其耦合到第一負(fù)載(例如,處理器核);第一PWM電路,其用于驅(qū)動(dòng)第一橋;第二橋,其耦合到第二負(fù)載(例如,另一個(gè)處理器核);以及第二PWM電路,其用于驅(qū)動(dòng)第二橋,其中,第一PWM電路由與第二數(shù)字字不同的第一數(shù)字字來(lái)控制,其中,第二PWM電路由第二數(shù)字字來(lái)控制,并且其中,第二數(shù)字字源自于第一數(shù)字字。
[0013]存在實(shí)施例的許多技術(shù)效果。一個(gè)非限制性的技術(shù)效果是對(duì)于具有多個(gè)獨(dú)立的電壓域的解決方案,一些實(shí)施例減少了與現(xiàn)有技術(shù)相關(guān)聯(lián)的面積和功率開(kāi)銷(xiāo)。一些實(shí)施例還可以減少對(duì)非理想的過(guò)程節(jié)點(diǎn)上的數(shù)字控制器和/或ADC的需要。
[0014]在以下描述中,討論了許多細(xì)節(jié)以提供對(duì)本公開(kāi)內(nèi)容的實(shí)施例的更透徹的理解。然而,對(duì)本領(lǐng)域技術(shù)人員來(lái)說(shuō)將顯而易見(jiàn)的是,可以在沒(méi)有這些具體細(xì)節(jié)的情況下實(shí)踐本公開(kāi)內(nèi)容的實(shí)施例。在其它實(shí)例中,用框圖形式而不是詳細(xì)示出了公知的結(jié)構(gòu)和設(shè)備,以便避免使本公開(kāi)內(nèi)容的實(shí)施例難以理解。
[0015]注意,在實(shí)施例的相對(duì)應(yīng)的附圖中,用線表示信號(hào)。一些線可以較粗,以指示更多成分的信號(hào)路徑;和/或一些線可以在一端或多端上具有箭頭,以指示主要的信息流動(dòng)方向。這種指示并不是要進(jìn)行限制。相反,結(jié)合一個(gè)或多個(gè)示例性實(shí)施例來(lái)使用這些線有助于更容易理解電路或邏輯單元。由設(shè)計(jì)需要或偏好決定的任何所表示的信號(hào)實(shí)際上可以包括可以在任一方向上行進(jìn)并且可以利用任何適合類(lèi)型的信號(hào)方案來(lái)實(shí)施的一個(gè)或多個(gè)信號(hào)。
[0016]在整個(gè)說(shuō)明書(shū)和權(quán)利要求書(shū)中,術(shù)語(yǔ)“連接”意指連接的物體之間的直接電連接,而沒(méi)有任何中間設(shè)備。術(shù)語(yǔ)“耦合”意指連接的物體之間的直接電連接或通過(guò)一個(gè)或多個(gè)無(wú)源或有源中間設(shè)備的間接連接。術(shù)語(yǔ)“電路”意指被布置為彼此協(xié)作以提供期望的功能的一個(gè)或多個(gè)無(wú)源和/或有源組件。術(shù)語(yǔ)“信號(hào)”意指至少一個(gè)電流信號(hào)、電壓信號(hào)或數(shù)據(jù)/時(shí)鐘信號(hào)?!耙弧焙汀八觥钡暮x包括復(fù)數(shù)引用?!霸凇小钡暮x包括“在……中”和“在……上”。
[0017]術(shù)語(yǔ)“縮放”通常指的是將設(shè)計(jì)(方案和布局)從一種工藝技術(shù)轉(zhuǎn)換為另一種工藝技術(shù)。術(shù)語(yǔ)“縮放”通常還指的是在相同的技術(shù)節(jié)點(diǎn)內(nèi)縮小布局和設(shè)備的尺寸。術(shù)語(yǔ)“縮放”還可以指的是相對(duì)于另一個(gè)參數(shù)(例如,電源電平)來(lái)調(diào)整(例如,減慢)信號(hào)頻率。術(shù)語(yǔ)“大體上”、“接近”、“近似”、“附近”、和“大約”通常指的是在目標(biāo)值的+/-20%內(nèi)。
[0018]除非另外規(guī)定,否則使用序數(shù)詞“第一”、“第二”和“第三”等來(lái)描述共同的對(duì)象,僅指示指代相同對(duì)象的不同實(shí)例,并且不是要暗示所描述的對(duì)象必須采用時(shí)間上、空間上的給定的順序、排名或任何其它方式。
[0019]出于實(shí)施例的目的,晶體管是包括漏極端子、源極端子、柵極端子和體端子的金屬氧化物半導(dǎo)體(MOS)晶體管。晶體管還包括三柵極晶體管和鰭式場(chǎng)效應(yīng)(FinFet)晶體管、柵極全包圍圓柱體晶體管或?qū)崿F(xiàn)晶體管功能的其它器件,例如碳納米管或自旋電子器件。源極端子和漏極端子可以是相同的端子并且在本文中可以互換地使用。本領(lǐng)域中的技術(shù)人員將意識(shí)到,在不脫離本公開(kāi)內(nèi)容的范圍的情況下,可以使用其它晶體管,例如雙極結(jié)型晶體管(BJT PNP/NPN、Bi CMOS、CMOS、eFET等)。術(shù)語(yǔ) “MN” 指示η型晶體管(例如,匪OS、NPN BJT等),并且術(shù)語(yǔ)“ΜΡ”指示P型晶體管(例如,PM0S、PNP BJT等)。
[0020]圖1示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的用于提供多個(gè)經(jīng)調(diào)節(jié)的電源的主-從架構(gòu)100。在一個(gè)實(shí)施例中,架構(gòu)100包括ADC 101、數(shù)字控制回路控制器102、數(shù)字延遲線103、PWM發(fā)生器104、橋和濾波器105、邏輯單元106、數(shù)字延遲線107、PWM發(fā)生器108、以及橋和濾波器109。在該實(shí)施例中,主-從架構(gòu)100是分別向負(fù)載I和負(fù)載2提供經(jīng)調(diào)節(jié)的電壓Vout和Voutl的開(kāi)關(guān)模式降壓調(diào)節(jié)器。在一個(gè)實(shí)施例中,ADC 101、數(shù)字控制回路控制器102、數(shù)字延遲線103、PWM發(fā)生器104、以及橋和濾波器105共同形成主VR,而邏輯單元106、數(shù)字延遲線107、PWM發(fā)生器108、以及橋和濾波器109形成從VRl。在一個(gè)實(shí)施例中,邏輯單元106是主VR的部分。
[0021]在一個(gè)實(shí)施例中,由ADC101接收橋和濾波器105的輸出Vout,ADC 101將模擬電壓Vout轉(zhuǎn)換為數(shù)字表示“d”。在一個(gè)實(shí)施例中,隨后由數(shù)字控制回路控制器102處理Vout的數(shù)字表示“d”。在一個(gè)實(shí)施例中,數(shù)字控制回路控制器102接收參考時(shí)鐘(RefClk)和編程數(shù)據(jù)(未示出),其中,在其它參數(shù)程序中,期望的負(fù)載電壓被表示為數(shù)字字,即,第一字。在一個(gè)實(shí)施例中,ADC 101還使用RefClk進(jìn)行操作。在一個(gè)實(shí)施例中,數(shù)字控制回路控制器102對(duì)施加到VR時(shí)鐘(VRClk)的可編程延遲進(jìn)行調(diào)整,隨后將VR時(shí)鐘的延遲的輸出相對(duì)于根時(shí)鐘在時(shí)間上進(jìn)行比較,以由PWM發(fā)生器104生成PffM信號(hào)。在一個(gè)實(shí)施例中,VRClk的頻率比RefClk的頻率慢得多。在一個(gè)實(shí)施例中,由第一字來(lái)設(shè)置PffM信號(hào)的標(biāo)記間隔比(MS比)。此處,MS比指示P麗信號(hào)的占空比。通過(guò)改變MS比,調(diào)整Vout的電壓電平。P麗信號(hào)控制傳動(dòng)系(例如,橋)來(lái)生成Vout以使回路閉合。該回路形成主VR。
[0022]在一個(gè)實(shí)施例中,數(shù)字控制回路控制器102調(diào)整PffM信號(hào)的MS比,以使得Vout(其由數(shù)字字“d”表示)大體上等于由所編程的數(shù)字字設(shè)置的命令電壓。數(shù)字控制回路控制器102可以以多種方式來(lái)實(shí)現(xiàn)并且可以提供諸如軟啟動(dòng)、過(guò)電壓檢測(cè)等之類(lèi)的特征。在一個(gè)實(shí)施例中,橋和濾波器105包括與η型低側(cè)開(kāi)關(guān)串聯(lián)耦合的P型高側(cè)開(kāi)關(guān),其中,由PMff信號(hào)來(lái)控制兩個(gè)開(kāi)關(guān)。在一個(gè)實(shí)施例中,橋和濾波器105還包括具有耦合到高側(cè)開(kāi)關(guān)和低側(cè)開(kāi)關(guān)的第一端的電感器,以及耦合到電感器的第二端和地的電容器。在一個(gè)實(shí)施例中,電感器和電容器的共同接點(diǎn)耦合到輸出電壓節(jié)點(diǎn)Vout。此處,信號(hào)和節(jié)點(diǎn)的標(biāo)記互換使用。例如,Vout可以根據(jù)語(yǔ)句背景指代節(jié)點(diǎn)Vout或信號(hào)Vout。
[0023]由高側(cè)開(kāi)關(guān)來(lái)接收輸入電壓(Vin),并且通過(guò)PWM信號(hào)閉合/斷開(kāi)高側(cè)開(kāi)關(guān)和低側(cè)開(kāi)關(guān)來(lái)提供經(jīng)調(diào)節(jié)的輸出電壓Vout。例如,P麗信號(hào)的部分閉合高側(cè)開(kāi)關(guān)并且P麗信號(hào)的剩余部分閉合低側(cè)開(kāi)關(guān)。在一個(gè)實(shí)施例中,對(duì)橋的開(kāi)關(guān)可以被布置為避免Vout的直通,其中,高側(cè)開(kāi)關(guān)和低側(cè)開(kāi)關(guān)兩者同時(shí)閉合。
[0024]盡管參考降壓轉(zhuǎn)換器描述了實(shí)施例,但它們并不限于此。在一個(gè)實(shí)施例中,架構(gòu)100適用于升壓轉(zhuǎn)換器。實(shí)施例還可以適用于開(kāi)關(guān)模式的升高或降低調(diào)節(jié),其中,輸出經(jīng)調(diào)節(jié)的電壓(例如,Vout和Voutl)由模擬或數(shù)字P麗信號(hào)來(lái)控制。例如,當(dāng)架構(gòu)100用于升壓轉(zhuǎn)換器時(shí),對(duì)Vout和Vin進(jìn)行交換。
[0025]在一個(gè)實(shí)施例中,架構(gòu)還包括從VRl,從VRl通過(guò)共享主VR的硬件來(lái)為負(fù)載2提供另一個(gè)經(jīng)調(diào)節(jié)的輸出電壓VoutI。在一個(gè)實(shí)施例中,當(dāng)輸入電壓Vin已知時(shí),可以確定Vout與第一字之間的已知關(guān)系(此處被稱為“K”)。在這種實(shí)施例中,由邏輯單元106來(lái)使用“K”以生成第二字。在一個(gè)實(shí)施例中,第二字用于調(diào)整VRClk的延遲以生成用于PWM發(fā)生器108的dwl信號(hào)。在一個(gè)實(shí)施例中,PWM發(fā)生器108生成用于控制橋和濾波器109以生成用于負(fù)載2的經(jīng)調(diào)節(jié)的輸出電壓Voutl的另一個(gè)PffM信號(hào)(此處,PffMl信號(hào))。此處,由于其它的軌(S卩,用于向電路塊提供電源電壓的電源軌)的“K”和命令電壓(S卩,Vout,其是期望的電壓)兩者都是已知的,所以第一字可以被饋送到從調(diào)節(jié)器的數(shù)字延遲線中,以控制第二調(diào)節(jié)器的負(fù)載電壓。
[0026]在一個(gè)實(shí)施例中,根據(jù)從VRl (即,V/人)與主VR(V主)之間的電壓比例由邏輯單元106來(lái)調(diào)整第二字。在一個(gè)實(shí)施例中,邏輯單元106根據(jù)V/a/V主*K來(lái)生成第二字。此處,V從是Voutl并且V主是Vout。在一個(gè)實(shí)施例中,第二字(S卩,經(jīng)修改的第一字)用于控制數(shù)字延遲線107。在一個(gè)實(shí)施例中,數(shù)字延遲線103和107是匹配的延遲線,S卩,它們具有相同的設(shè)計(jì)和布局。盡管圖1的實(shí)施例示出了與主VR級(jí)聯(lián)的一個(gè)從VRl,但可以級(jí)聯(lián)多個(gè)從VR以生成用于它們相應(yīng)的負(fù)載電路的局部經(jīng)調(diào)節(jié)的電壓。在一個(gè)實(shí)施例中,當(dāng)兩個(gè)輸出電壓(即,Vout和Voutl)相同時(shí),則第一字和第二字也可以相同。
[0027]圖2示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有共享的延遲線的主-從架構(gòu)200。要指出的是,圖2的具有與任何其它附圖的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以與所描述的方式類(lèi)似的任何方式來(lái)進(jìn)行操作或運(yùn)行,但并不限于此。為了不使圖2的實(shí)施例難以理解,描述了圖1與圖2之間的差異。
[0028]在該實(shí)施例中,數(shù)字延遲線103和107被組合成單個(gè)延遲線(即,共享延遲線),該延遲線可操作用于分別根據(jù)第一字和第二字來(lái)生成作為“dw”和“dwl”信號(hào)的VRClk的延遲形式。在一個(gè)實(shí)施例中,第一字在數(shù)字延遲線203中作為多路復(fù)用器選擇信號(hào)被接收,該多路復(fù)用器選擇信號(hào)引起從數(shù)字延遲線203選擇第一延遲路徑以生成“dw”。在一個(gè)實(shí)施例中,第二字在數(shù)字延遲線203中作為多路復(fù)用器選擇信號(hào)被接收,該多路復(fù)用器選擇信號(hào)引起從數(shù)字延遲線203選擇第二延遲路徑以生成“dwl”。本實(shí)施例的一個(gè)技術(shù)效果是從VR在尺寸上比圖1的從VRI更小?;仡檲D2,從VR與主VR之間的通信使用數(shù)字信號(hào)(例如,第二字、VRCI k等)。這些數(shù)字信號(hào)允許從VR被置于遠(yuǎn)離主VR的距離,而對(duì)從VR的調(diào)節(jié)特性幾乎不具有影響。
[0029]圖3示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有校準(zhǔn)和單個(gè)時(shí)間交錯(cuò)的ADC的主_從架構(gòu)300。要指出的是,圖3的具有與任何其它附圖的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以與所描述的方式類(lèi)似的任何方式來(lái)進(jìn)行操作或運(yùn)行,但并不限于此。為了不使這些實(shí)施例難以理解,描述了圖1-2與圖3之間的差異。
[0030]在一個(gè)實(shí)施例中,第二字可以包括校準(zhǔn)因數(shù)(“誤差”)來(lái)補(bǔ)償在校準(zhǔn)階段期間所確定的主VR與從VR之間的任何系統(tǒng)性系統(tǒng)偏移。這些系統(tǒng)性差異可能由于主實(shí)施方式與從實(shí)施方式之間的阻抗差異而產(chǎn)生。例如,當(dāng)存在IA的電流差異時(shí),功率級(jí)與負(fù)載之間的阻抗的ImOhn差異可能產(chǎn)生ImV的電壓偏移。在一個(gè)實(shí)施例中,可以通過(guò)將主VR和從VR設(shè)計(jì)為盡可能接近地匹配(即,對(duì)于橋和濾波器具有大體上相同的設(shè)計(jì)和布局)來(lái)減輕這些系統(tǒng)性影響。
[0031]在一個(gè)實(shí)施例中,除了參考圖1-2所討論的組件以外,架構(gòu)300還包括校準(zhǔn)單元301和多路復(fù)用器(Mux)302。在一個(gè)實(shí)施例中,Mux 302從相應(yīng)的橋接收經(jīng)調(diào)節(jié)的電壓。例如,Mux 302分別從橋105和濾波器單元109接收Vout和Voutl。在一個(gè)實(shí)施例中,Mux 302選擇性地向ADC 101提供輸出Voutm。在該實(shí)施例中,ADC 101在主VR與從VR之間時(shí)間交錯(cuò),以使得Vout(S卩,主輸出電壓樣本)用于控制主VR回路,而Voutl(即,從輸出電壓樣本)用于計(jì)算對(duì)第一字的調(diào)整。在一個(gè)實(shí)施例中,由至Mux 302的選擇(Sel)信號(hào)來(lái)執(zhí)行時(shí)間交錯(cuò)。
[0032]時(shí)間交錯(cuò)的ADC101的一個(gè)技術(shù)效果是與公知的交錯(cuò)的控制回路相比,其中,“N”數(shù)量的VR共享以“N”倍的操作頻率運(yùn)行的公共的控制器,此處,數(shù)字控制回路102繼續(xù)以RefClk頻率進(jìn)行操作,該Ref Clk頻率比VRClk頻率慢得多。通過(guò)以Ref Clk頻率來(lái)操作數(shù)字控制回路102,該塊的功率消耗保持不變。
[0033]盡管架構(gòu)300被示出為具有與主VR時(shí)間交錯(cuò)的單個(gè)從VR,但可以使用多個(gè)從VR。在這種實(shí)施例中,使用多輸入的多路復(fù)用器(而不是2:1的Mux 302),并且選擇(Sel)信號(hào)使得相應(yīng)的Vout被提供給ADC 101。在一個(gè)這種實(shí)施例中,通過(guò)由從VR所需要的每個(gè)VRClk周期的樣本數(shù)量所確定的因數(shù),ADC 101可以比RefClk操作地更快。在另一個(gè)實(shí)施例中,可以不改變樣本的數(shù)量。
[0034]例如,對(duì)于開(kāi)關(guān)調(diào)節(jié)器的一個(gè)周期VRClk,8個(gè)ADC樣本可以用于主VR控制回路,然而對(duì)于(多個(gè))從VR校正回路,每個(gè)開(kāi)關(guān)周期可以使用少于一個(gè)樣本,這是因?yàn)?多個(gè))校正回路對(duì)緩慢變化的改變(例如,系統(tǒng)性錯(cuò)誤)做出響應(yīng)。在一個(gè)實(shí)施例中,從電壓Vout I可以在每10個(gè)開(kāi)關(guān)周期一次與每100個(gè)開(kāi)關(guān)周期一次之間進(jìn)行采樣。在這種實(shí)施例中,主VR控制回路樣本中的一個(gè)樣本可以間歇性地被Voutl的樣本替代,因此,ADC 101以相同速度進(jìn)行操作。為了避免任何關(guān)于丟失樣本的問(wèn)題,在一個(gè)實(shí)施例中,所生成的樣本替代跳過(guò)的樣本,所述跳過(guò)的樣本可以是先前的樣本、接下來(lái)的樣本或者先前的樣本與接下來(lái)的樣本之間的插值。在一個(gè)實(shí)施例中,作為最大值,每個(gè)開(kāi)關(guān)周期對(duì)一個(gè)或多個(gè)從回路進(jìn)行一次采樣,從而對(duì)于主VR給出八個(gè)樣本并且對(duì)于從VR給出一個(gè)樣本。在這種實(shí)施例中,Ref Clk的凈增量是9/8。根據(jù)一個(gè)實(shí)施例,為了避免關(guān)于丟失樣本的任何問(wèn)題,所生成的樣本替代跳過(guò)的樣本,所述跳過(guò)的樣本可以是先前的樣本、接下來(lái)的樣本或者先前的樣本與接下來(lái)的樣本之間的插值。
[0035]圖4示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有校準(zhǔn)和時(shí)間交錯(cuò)的緩慢ADC的主_從架構(gòu)400。要指出的是,圖4的具有與任何其它附圖的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以與所描述的方式類(lèi)似的任何方式來(lái)進(jìn)行操作或運(yùn)行,但并不限于此。為了不使這些實(shí)施例難以理解,描述了圖1-2與圖4之間的差異。
[0036]在一個(gè)實(shí)施例中,代替時(shí)間交錯(cuò)的ADC 101,較慢速度的ADC 401(8卩,比ADC 101慢)與其它從VR時(shí)間交錯(cuò)。在該實(shí)施例中,除了參考圖1-2所討論的組件以外,架構(gòu)400還包括ADC 40KMux 402、P麗發(fā)生器408、以及橋和濾波器409。在一個(gè)實(shí)施例中,PffM發(fā)生器108以及橋和濾波器109共同形成從VRl,而PWM發(fā)生器408以及橋和濾波器409共同形成從VR2。在另一個(gè)實(shí)施例中,P麗發(fā)生器108和P麗發(fā)生器408是如圖所示的主VR的部分。在一個(gè)實(shí)施例中,P麗發(fā)生器408的輸出PWM2信號(hào)控制橋和濾波器409。在一個(gè)實(shí)施例中,P麗發(fā)生器408由dw2來(lái)控制,dw2是根據(jù)第三字的VRClk的延遲形式。在該實(shí)施例中,ADC 401以比RefClk(其是ADC 101的操作頻率)慢的頻率進(jìn)行操作。
[0037]在一個(gè)實(shí)施例中,由Mux 402來(lái)接收每個(gè)從VR的輸出,Mux 402對(duì)那些輸出進(jìn)行時(shí)間交錯(cuò)作為ADC 401的Voutml (其是Mux 402的輸出)。在一個(gè)實(shí)施例中,ADC 401的輸出“dl”被提供為對(duì)校準(zhǔn)單元301的輸入,校準(zhǔn)單元301將校準(zhǔn)誤差添加到字“dl”。在一個(gè)實(shí)施例中,邏輯單元106接收誤差信號(hào)和第一字,并且生成用于數(shù)字延遲線203的經(jīng)調(diào)整的第二字。架構(gòu)400的一個(gè)技術(shù)優(yōu)點(diǎn)在于其以基礎(chǔ)操作頻率運(yùn)行主控制回路和相關(guān)聯(lián)的ADC 101,從而使得功率節(jié)省最大化。
[0038]盡管架構(gòu)400被示出為具有使用ADC401進(jìn)行時(shí)間交錯(cuò)的兩個(gè)從VR,但可以使用更多從VR。在這種實(shí)施例中,使用多輸入的多路復(fù)用器(而不是2:1Mux 402),并且選擇(Sel)信號(hào)使得來(lái)自從VR的相應(yīng)的Vout被提供到ADC 401。
[0039]圖5示出了根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有用于提供多個(gè)經(jīng)調(diào)節(jié)的電壓的主-從架構(gòu)的異構(gòu)管芯500。要指出的是,圖5的具有與任何其它附圖的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以與所描述的方式類(lèi)似的任何方式來(lái)進(jìn)行操作或運(yùn)行,但并不限于此。
[0040]在一個(gè)實(shí)施例中,異構(gòu)管芯500包括疊置在一起的多個(gè)管芯,其包括與處理器1、處理器2、無(wú)線管芯、閃存存儲(chǔ)器、SxP( S卩,相位改變存儲(chǔ)器)以及動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)模塊疊置在一起的多個(gè)管芯。在其它實(shí)施例中,可以疊置更少或更多的管芯,以形成異構(gòu)管芯500。在一個(gè)實(shí)施例中,管芯的疊置體使用穿硅過(guò)孔(TVS)、線接合、或任何其它技術(shù)彼此連通。在一個(gè)實(shí)施例中,異構(gòu)管芯500可以使用針對(duì)不同電壓域的不同電壓電平的多個(gè)電源。在該示例中,針對(duì)DRAM示出了四個(gè)電壓域。
[0041 ] 在一個(gè)實(shí)施例中,PMIC包括如參考圖1、圖2、圖3或圖4所描述的主VR。在一個(gè)實(shí)施例中,主VR生成參考字(即,第一字)。在一個(gè)實(shí)施例中,隨后通過(guò)“K”因數(shù)來(lái)調(diào)整第一字,以生成多個(gè)第二字(第二字[0:N],其中“N”是整數(shù))。在一個(gè)實(shí)施例中,第二字中的每個(gè)字都被發(fā)送到數(shù)字延遲線203,數(shù)字延遲線203提供了相應(yīng)的延遲字dw[0:N](其是VRClk的延遲形式)。在一個(gè)實(shí)施例中,PWM發(fā)生器和從VR的相關(guān)聯(lián)的橋和濾波器單元位于相應(yīng)的電壓域附近。濾波器的電感器可以是管芯上的或者管芯外的。這種架構(gòu)的一個(gè)技術(shù)優(yōu)點(diǎn)在于模擬信號(hào)并未從主VR傳輸長(zhǎng)距離,并且只有數(shù)字信號(hào)(例如,dw[0:N])從PMIC傳輸至目標(biāo)電壓域。
[0042]在該示例性實(shí)施例中,DRAM疊置體的每個(gè)存儲(chǔ)體具有獨(dú)立的電壓域。該獨(dú)立的電壓域的一個(gè)優(yōu)點(diǎn)在于其實(shí)現(xiàn)了對(duì)DRAM疊置體的功率的有效控制。例如,當(dāng)活動(dòng)的DRAM體可以接收操作電壓時(shí),可以減小未使用的DRAM體的電壓。在一個(gè)實(shí)施例中,每個(gè)電壓域都具有相關(guān)聯(lián)的PWM發(fā)生器。將PWM發(fā)生器保持接近于接收器(sink)的一個(gè)技術(shù)優(yōu)點(diǎn)減少了對(duì)功率TSV的電流密度需求。盡管參考每個(gè)管芯一個(gè)PffM發(fā)生器描述了實(shí)施例,但每個(gè)管芯還可以具有多個(gè)電壓域(例如,處理器I和/或處理器2內(nèi)的電壓域)。在這種實(shí)施例中,多個(gè)PffM發(fā)生器位于每個(gè)電壓域。
[0043]圖6是根據(jù)本公開(kāi)內(nèi)容的一個(gè)實(shí)施例的具有用于提供多個(gè)經(jīng)調(diào)節(jié)的電源的主-從架構(gòu)的智能設(shè)備或計(jì)算機(jī)系統(tǒng)或SoC(片上系統(tǒng))。要指出的是,圖6的具有與任何其它附圖的元件相同的附圖標(biāo)記(或名稱)的那些元件可以以與所描述的方式類(lèi)似的任何方式來(lái)進(jìn)行操作或運(yùn)行,但不限于此。
[0044]圖6示出了移動(dòng)設(shè)備的實(shí)施例的框圖,其中,可以使用平面接口連接器。在一個(gè)實(shí)施例中,計(jì)算設(shè)備1600代表移動(dòng)計(jì)算設(shè)備,例如計(jì)算平板電腦、移動(dòng)電話或智能電話、支持無(wú)線的電子閱讀器、或其它無(wú)線移動(dòng)設(shè)備??梢岳斫獾氖?,總體上示出了某些組件,而未在計(jì)算設(shè)備1600中示出這種設(shè)備的所有組件。
[0045]在一個(gè)實(shí)施例中,計(jì)算設(shè)備1600包括第一處理器1610,第一處理器1610包括具有參考實(shí)施例所描述的用于提供多個(gè)經(jīng)調(diào)節(jié)的電源的主-從架構(gòu)的裝置。計(jì)算設(shè)備1600的其它塊也可以包括具有參考實(shí)施例所描述的用于提供多個(gè)經(jīng)調(diào)節(jié)的電源的主-從架構(gòu)的裝置。本公開(kāi)內(nèi)容的各種實(shí)施例還可以包括1670內(nèi)的網(wǎng)絡(luò)接口(例如,無(wú)線接口),從而系統(tǒng)的實(shí)施例可以被并入無(wú)線設(shè)備(例如,蜂窩電話或個(gè)人數(shù)字助理)中。
[0046]在一個(gè)實(shí)施例中,處理器1610(和處理器1690)可以包括一個(gè)或多個(gè)物理設(shè)備,例如:微處理器、應(yīng)用處理器、微控制器、可編程邏輯器件、或其它處理模塊。處理器1690可以是可選的。由處理器1610執(zhí)行的處理操作包括對(duì)操作平臺(tái)或操作系統(tǒng)的執(zhí)行,在所述操作平臺(tái)或操作系統(tǒng)上執(zhí)行應(yīng)用程序和/或設(shè)備功能。處理操作包括與同人類(lèi)用戶或其它設(shè)備的1/0(輸入/輸出)有關(guān)的操作、與功率管理有關(guān)的操作、和/或與將計(jì)算設(shè)備1600連接到另一個(gè)設(shè)備有關(guān)的操作。處理操作還可以包括與音頻I/O和/或顯示I/O有關(guān)的操作。
[0047]在一個(gè)實(shí)施例中,計(jì)算設(shè)備1600包括音頻子系統(tǒng)1620,音頻子系統(tǒng)1620代表與向計(jì)算設(shè)備提供音頻功能相關(guān)聯(lián)的硬件(例如,音頻硬件和音頻電路)和軟件(例如,驅(qū)動(dòng)器、編碼解碼器)組件。音頻功能可以包括揚(yáng)聲器和/或耳機(jī)輸出、以及麥克風(fēng)輸入。用于這種功能的設(shè)備可以被集成到計(jì)算設(shè)備1600中,或被連接到計(jì)算設(shè)備1600。在一個(gè)實(shí)施例中,用戶通過(guò)提供由處理器1610接收并處理的音頻命令來(lái)與計(jì)算設(shè)備1600交互。
[0048]顯示子系統(tǒng)1630代表為用戶提供視覺(jué)和/或觸覺(jué)顯示以用于與計(jì)算設(shè)備1600交互的硬件(例如,顯示設(shè)備)和軟件(例如,驅(qū)動(dòng)器)組件。顯示子系統(tǒng)1630包括顯示接口 1632,顯示接口 1632包括用于向用戶提供顯示的特定屏幕或硬件設(shè)備。在一個(gè)實(shí)施例中,顯示接口 1632包括與處理器1610分開(kāi)的邏輯單元,以執(zhí)行與顯示有關(guān)的至少一些處理。在一個(gè)實(shí)施例中,顯示子系統(tǒng)1630包括向用戶提供輸出和輸入兩者的觸摸屏(或觸摸板)設(shè)備。
[0049]I/O控制器1640代表與同用戶的交互有關(guān)的硬件設(shè)備和軟件組件。I/O控制器1640能夠操作用于管理硬件,所述硬件是音頻子系統(tǒng)1620和/或顯示子系統(tǒng)1630的部分。另外,I/O控制器1640示出了用于連接到計(jì)算設(shè)備1600的附加設(shè)備的連接點(diǎn),用戶可以通過(guò)該附加設(shè)備與系統(tǒng)交互。例如,可以附接到計(jì)算設(shè)備1600的設(shè)備可以包括麥克風(fēng)設(shè)備、揚(yáng)聲器或立體聲系統(tǒng)、視頻系統(tǒng)或其它顯示設(shè)備、鍵盤(pán)或輔助鍵盤(pán)設(shè)備、或與諸如讀卡器或其它設(shè)備等特定應(yīng)用一起使用的其它I/O設(shè)備。
[0050]如上所述,I/O控制器1640可以與音頻子系統(tǒng)1620和/或顯示子系統(tǒng)1630交互。例如,通過(guò)麥克風(fēng)或其它音頻設(shè)備的輸入可以為計(jì)算設(shè)備1600的一個(gè)或多個(gè)應(yīng)用或功能提供輸入或命令。另外,替代顯示輸出,或者除了顯示輸出之外,可以提供音頻輸出。在另一個(gè)示例中,如果顯示子系統(tǒng)1630包括觸摸屏,那么顯示設(shè)備也可以充當(dāng)輸入設(shè)備,所述輸入設(shè)備可以至少部分地由I/O控制器1640來(lái)管理。在計(jì)算設(shè)備1600上還可以存在附加的按鈕或開(kāi)關(guān),以提供由I/O控制器1640管理的I/O功能。
[0051 ] 在一個(gè)實(shí)施例中,I/O控制器1640管理諸如如下設(shè)備:加速度計(jì)、照相機(jī)、光傳感器或其它環(huán)境傳感器、或可以包括在計(jì)算設(shè)備1600中的其它硬件。輸入可以是直接用戶交互的部分、以及向系統(tǒng)提供環(huán)境輸入以影響其操作(例如,對(duì)噪聲的濾波、針對(duì)亮度檢測(cè)來(lái)調(diào)整顯示、給相機(jī)應(yīng)用閃光等、或其它特征)。
[0052]在一個(gè)實(shí)施例中,計(jì)算設(shè)備1600包括功率管理1650,功率管理1650管理電池用電量、電池的充電、以及與節(jié)能操作有關(guān)的特征。存儲(chǔ)器子系統(tǒng)1660包括用于在計(jì)算設(shè)備1600中存儲(chǔ)信息的存儲(chǔ)器設(shè)備。存儲(chǔ)器可以包括非易失性(在中斷對(duì)存儲(chǔ)器設(shè)備的供電的情況下,狀態(tài)不改變)和/或易失性(在中斷對(duì)存儲(chǔ)器設(shè)備的供電的情況下,狀態(tài)不確定)存儲(chǔ)器設(shè)備。存儲(chǔ)器子系統(tǒng)1660可以存儲(chǔ)應(yīng)用數(shù)據(jù)、用戶數(shù)據(jù)、音樂(lè)、相片、文檔、或其它數(shù)據(jù)、以及與執(zhí)行計(jì)算設(shè)備1600的應(yīng)用和功能有關(guān)的系統(tǒng)數(shù)據(jù)(無(wú)論是長(zhǎng)期的或是暫時(shí)的)。
[0053]實(shí)施例的元件還被提供為用于存儲(chǔ)計(jì)算機(jī)可執(zhí)行指令(例如,用于實(shí)施本文中所討論的任何其它過(guò)程的指令)的機(jī)器可讀介質(zhì)(例如,存儲(chǔ)器1660)。機(jī)器可讀介質(zhì)(例如,存儲(chǔ)器1660)可以包括但不限于:閃速存儲(chǔ)器、光盤(pán)、CD-ROM、DVD ROM、RAM、EPROM、EEPROM、磁卡或光卡、相變存儲(chǔ)器(PCM)、或適合于存儲(chǔ)電子或計(jì)算機(jī)可執(zhí)行指令的其它類(lèi)型的機(jī)器可讀介質(zhì)。例如,本公開(kāi)內(nèi)容的實(shí)施例可以作為計(jì)算機(jī)程序(例如,B1S)被下載,可以經(jīng)由通信鏈路(例如,調(diào)制解調(diào)器或網(wǎng)絡(luò)連接)通過(guò)數(shù)據(jù)信號(hào)的方式將計(jì)算機(jī)程序從遠(yuǎn)程計(jì)算機(jī)(例如,服務(wù)器)傳輸?shù)秸?qǐng)求計(jì)算機(jī)(例如,客戶)。
[0054]連接1670包括硬件設(shè)備(例如,無(wú)線和/或有線連接器和通信硬件)和軟件組件(例如,驅(qū)動(dòng)器、協(xié)議堆棧),以使計(jì)算設(shè)備1600能夠與外部設(shè)備進(jìn)行通信。計(jì)算設(shè)備1600可以是單獨(dú)的設(shè)備,例如其它計(jì)算設(shè)備、無(wú)線接入點(diǎn)或基站、以及諸如耳機(jī)、打印機(jī)、或其它設(shè)備等外圍設(shè)備。
[0055]連接1670可以包括多個(gè)不同類(lèi)型的連接。概括地說(shuō),計(jì)算設(shè)備1600被示出為具有蜂窩式連接1672和無(wú)線連接1674。蜂窩式連接1672通常指代由無(wú)線運(yùn)營(yíng)商提供的蜂窩式網(wǎng)絡(luò)連接,例如經(jīng)由GSM(全球移動(dòng)通信系統(tǒng))或變體或衍生物、CDMA(碼分多址)或變體或衍生物、TDM(時(shí)分復(fù)用)或變體或衍生物、或其它蜂窩服務(wù)標(biāo)準(zhǔn)所提供的蜂窩式網(wǎng)絡(luò)連接。無(wú)線連接(或無(wú)線接口)1674指代非蜂窩式無(wú)線連接,并且可以包括個(gè)域網(wǎng)(例如藍(lán)牙、近場(chǎng)等)、局域網(wǎng)(例如W1-Fi)、和/或廣域網(wǎng)(例如WiMax)、或其它無(wú)線通信。
[0056]外圍連接1680包括用于進(jìn)行外圍連接的硬件接口和連接器、以及軟件組件(例如,驅(qū)動(dòng)器,協(xié)議堆棧)??梢岳斫獾氖?,計(jì)算設(shè)備1600既可以是至其它計(jì)算設(shè)備的外設(shè)設(shè)備(“至” 1682)、也可以具有連接到它的外圍設(shè)備(“來(lái)自” 1684)。計(jì)算設(shè)備1600通常具有用于連接到其它計(jì)算設(shè)備的“對(duì)接”連接器,以用于例如管理(例如,下載和/或上傳、改變、同步)計(jì)算設(shè)備1600上的內(nèi)容的目的。另外,對(duì)接連接器可以允許計(jì)算設(shè)備1600連接到允許計(jì)算設(shè)備1600控制輸出到例如影音系統(tǒng)或其它系統(tǒng)的內(nèi)容的特定的外圍設(shè)備。
[0057]除了專用的對(duì)接連接器或其它專用的連接硬件以外,計(jì)算設(shè)備1600可以經(jīng)由常見(jiàn)的或基于標(biāo)準(zhǔn)的連接器來(lái)進(jìn)行外圍連接1680。常見(jiàn)的類(lèi)型可以包括通用串行總線(USB)連接器(其可以包括任何數(shù)量的不同硬件接口)、包括微型顯示端口(MDP)的顯示端口、高清晰度多媒體接口(HDMI)、火線或其它類(lèi)型。
[0058]在說(shuō)明書(shū)中對(duì)“實(shí)施例”、“一個(gè)實(shí)施例”、“一些實(shí)施例”、或“其它實(shí)施例”的引用意指結(jié)合實(shí)施例所描述的特定特征、結(jié)構(gòu)或特性包括在至少一些實(shí)施例中,而不一定包括在所有實(shí)施例中?!皩?shí)施例” “一個(gè)實(shí)施例”或“一些實(shí)施例”的多處出現(xiàn)不一定全都指代同一實(shí)施例。如果說(shuō)明書(shū)陳述“可以”、“可能”、或“能夠”包括組件、特征、結(jié)構(gòu)、或特性,則不需要包括特定的組件、特征、結(jié)構(gòu)或特性。如果說(shuō)明書(shū)或權(quán)利要求書(shū)提及“一”元件,那么這并非意指僅存在元件中的一個(gè)元件。如果說(shuō)明書(shū)或權(quán)利要求書(shū)提及“附加”元件,那么這并不排除存在多于一個(gè)附加元件。
[0059]此外,特定特征、結(jié)構(gòu)、功能或特性可以以任何適合的方式結(jié)合到一個(gè)或多個(gè)實(shí)施例中。例如,第一實(shí)施例可以與第二實(shí)施例在與這兩個(gè)實(shí)施例相關(guān)聯(lián)的特定特征、結(jié)構(gòu)、功能或特性不相互排斥的任何地方進(jìn)行結(jié)合。
[0060]另外,為了圖示和討論簡(jiǎn)單,并且為了不使本公開(kāi)內(nèi)容難以理解,可以或可以不在所呈現(xiàn)的圖中顯示與集成電路(IC)芯片和其它組件的公知的電源/接地連接。此外,為了避免使本公開(kāi)內(nèi)容難以理解,并且還鑒于關(guān)于這種框圖布置的實(shí)施方式的細(xì)節(jié)高度依賴要實(shí)施本公開(kāi)內(nèi)容的平臺(tái)的事實(shí)(即,這種細(xì)節(jié)應(yīng)該完全在本領(lǐng)域技術(shù)人員的見(jiàn)識(shí)內(nèi)),可以用框圖的形式顯示布置。在闡述了具體細(xì)節(jié)(例如,電路)以便描述本公開(kāi)內(nèi)容的示例性實(shí)施例的情況下,對(duì)于本領(lǐng)域技術(shù)人員顯而易見(jiàn)的是,可以在沒(méi)有這些具體細(xì)節(jié)或在這些具體細(xì)節(jié)發(fā)生改變的情況下實(shí)踐本公開(kāi)內(nèi)容。因此,說(shuō)明書(shū)被認(rèn)為是說(shuō)明性的而非限制性的。[0061 ]以下示例屬于進(jìn)一步的實(shí)施例。示例中的細(xì)節(jié)可以在一個(gè)或多個(gè)實(shí)施例中的任何地方使用。還可以針對(duì)方法或過(guò)程來(lái)實(shí)施本文中所描述的裝置中的所有可選的特征。
[0062]例如,提供了一種裝置,其包括:第一橋,所述第一橋耦合到第一負(fù)載;第一脈沖寬度調(diào)制(PffM)電路,所述第一脈沖寬度調(diào)制(PffM)電路用于驅(qū)動(dòng)所述第一橋;第二橋,所述第二橋耦合到第二負(fù)載;以及第二PWM電路,所述第二PffM電路用于驅(qū)動(dòng)所述第二橋,其中,所述第一PWM電路由與第二數(shù)字字分隔開(kāi)的第一數(shù)字字來(lái)控制,其中,所述第二PWM電路由所述第二數(shù)字字來(lái)控制,并且其中,所述第二數(shù)字字源自于所述第一數(shù)字字。
[0063]在一個(gè)實(shí)施例中,所述裝置還包括:模數(shù)轉(zhuǎn)換器(ADC),所述模數(shù)轉(zhuǎn)換器(ADC)耦合到所述第一橋。在一個(gè)實(shí)施例中,所述裝置還包括:數(shù)字控制器,所述數(shù)字控制器生成所述第一數(shù)字字,所述數(shù)字控制器耦合到所述ADC。在一個(gè)實(shí)施例中,所述裝置還包括第一數(shù)字延遲線,所述第一數(shù)字延遲線用于向所述第一 PWM電路提供第一輸入,所述第一數(shù)字延遲線用于根據(jù)所述第一數(shù)字字來(lái)控制所述第一輸入的傳播延遲。在一個(gè)實(shí)施例中,所述裝置還包括:邏輯單元,所述邏輯單元用于調(diào)整所述第一延遲字并生成所述第二延遲字。
[0064]在一個(gè)實(shí)施例中,所述裝置還包括:第二延遲線,所述第二延遲線用于向所述第二PffM電路提供第二輸入,所述第二延遲線用于根據(jù)所述第二數(shù)字字來(lái)控制所述第二輸入的傳播延遲。在一個(gè)實(shí)施例中,所述邏輯單元用于修改所述第二數(shù)字字的校準(zhǔn)因數(shù),所述校準(zhǔn)因數(shù)用于補(bǔ)償與所述第一橋和所述第二橋相關(guān)聯(lián)的系統(tǒng)性偏移。在一個(gè)實(shí)施例中,所述ADC與所述第一橋和所述第二橋時(shí)間交錯(cuò)。在一個(gè)實(shí)施例中,所述裝置還包括另一個(gè)ADC,所述另一個(gè)ADC耦合到所述第二橋,所述另一個(gè)ADC以比所述ADC的頻率慢的頻率進(jìn)行操作。
[0065]在一個(gè)實(shí)施例中,所述裝置還包括:數(shù)字延遲線,所述數(shù)字延遲線用于分別向所述第一PWM電路和所述第二PWM電路提供第一輸入和第二輸入,其中,所述數(shù)字延遲線用于根據(jù)所述第一數(shù)字字來(lái)控制所述第一輸入的傳播延遲,并且其中,所述數(shù)字延遲線用于根據(jù)所述第二數(shù)字字來(lái)控制所述第二輸入的傳播延遲。在一個(gè)實(shí)施例中,所述第一數(shù)字字與所述第二數(shù)字字不同。在一個(gè)實(shí)施例中,所述第一數(shù)字字與所述第二數(shù)字字相同。
[0066]在另一個(gè)示例中,提供了一種系統(tǒng),所述系統(tǒng)包括:存儲(chǔ)器單元;以及處理器,所述處理器耦合到所述存儲(chǔ)器單元,所述處理器包括根據(jù)以上所討論的裝置的分布式電壓調(diào)節(jié)器。在一個(gè)實(shí)施例中,所述系統(tǒng)還包括:無(wú)線接口,所述無(wú)線接口用于將所述處理器與另一個(gè)設(shè)備通信地耦合。在一個(gè)實(shí)施例中,所述系統(tǒng)還包括顯示單元。在一個(gè)實(shí)施例中,所述顯示單元是觸摸屏。
[0067]在另一個(gè)示例中,提供了一種疊置式管芯,所述管芯包括:第一管芯,所述第一管芯包括第一處理器;第二管芯,所述第二管芯包括:第二處理器,所述第二處理器疊置在所述第一處理器上并且通過(guò)穿硅過(guò)孔(TSV)通信地耦合到所述第一處理器;第一橋;第二橋;第一脈沖寬度調(diào)制(PWM)電路,所述第一脈沖寬度調(diào)制(PWM)電路用于驅(qū)動(dòng)所述第一橋;以及第二PWM電路,所述第二PffM電路用于驅(qū)動(dòng)所述第二橋,其中,所述第一PffM電路由與第二數(shù)字字分隔開(kāi)的第一數(shù)字字來(lái)控制,其中,所述第二PWM電路由所述第二數(shù)字字來(lái)控制,并且其中,所述第二數(shù)字字源自于所述第一數(shù)字字,以及存儲(chǔ)器管芯,所述存儲(chǔ)器管芯耦合到所述第二管芯,所述存儲(chǔ)器管芯具有第一電壓域和第二電壓域,其中,所述第一橋用于驅(qū)動(dòng)所述第一電壓域的電源,并且其中,所述第二橋用于驅(qū)動(dòng)所述第二電壓域的第二電源。
[0068]在一個(gè)實(shí)施例中,所述疊置式管芯還包括:功率管理管芯,所述功率管理管芯耦合到所述第一管芯,所述功率管理管芯包括模數(shù)轉(zhuǎn)換器(ADC)。在一個(gè)實(shí)施例中,所述功率管理管芯包括數(shù)字控制器,所述數(shù)字控制器用于生成所述第一數(shù)字字,所述數(shù)字控制器耦合到所述ADC。在一個(gè)實(shí)施例中,所述功率管理管芯還包括:第一數(shù)字延遲線,所述第一數(shù)字延遲線用于向所述第一 PWM電路提供第一輸入,所述第一數(shù)字延遲線用于根據(jù)所述第一數(shù)字字來(lái)控制所述第一輸入的傳播延遲。在一個(gè)實(shí)施例中,所述功率管理管芯還包括:邏輯單元,所述邏輯單元用于調(diào)整所述第一延遲字并且用于生成所述第二延遲字。在一個(gè)實(shí)施例中,所述功率管理管芯還包括第二延遲線,所述第二延遲線用于向所述第二PffM電路提供第二輸入,所述第二延遲線用于根據(jù)所述第二數(shù)字字來(lái)控制所述第二輸入的傳播延遲。
[0069]在另一個(gè)示例中,提供了一種系統(tǒng),所述系統(tǒng)包括:存儲(chǔ)器單元;以及處理器,所述處理器耦合到所述存儲(chǔ)器單元,所述處理器包括根據(jù)以上所討論的疊置式管芯的疊置式管芯。在一個(gè)實(shí)施例中,所述系統(tǒng)還包括:無(wú)線接口,所述無(wú)線接口用于將所述處理器與另一個(gè)設(shè)備通信地耦合。在一個(gè)實(shí)施例中,所述系統(tǒng)還包括顯示單元。在一個(gè)實(shí)施例中,所述顯示單元是觸摸屏。
[0070]提供了摘要從而允許讀者確定本技術(shù)公開(kāi)內(nèi)容的本質(zhì)和要旨。在理解該摘要不用于限制權(quán)利要求的范圍或含義的情況下提交了摘要。所附權(quán)利要求書(shū)由此被并入到【具體實(shí)施方式】中,其中,每個(gè)權(quán)利要求自身都作為單獨(dú)的實(shí)施例。
【主權(quán)項(xiàng)】
1.一種裝置,包括: 第一橋,所述第一橋耦合到第一負(fù)載; 第一脈沖寬度調(diào)制(PWM)電路,所述第一脈沖寬度調(diào)制(PWM)電路用于驅(qū)動(dòng)所述第一橋; 第二橋,所述第二橋耦合到第二負(fù)載;以及 第二PWM電路,所述第二PWM電路用于驅(qū)動(dòng)所述第二橋,其中,所述第一PWM電路由與第二數(shù)字字分隔開(kāi)的第一數(shù)字字來(lái)控制,其中,第二PWM電路由所述第二數(shù)字字來(lái)控制,并且其中,所述第二數(shù)字字源自于所述第一數(shù)字字。2.根據(jù)權(quán)利要求1所述的裝置,還包括:模數(shù)轉(zhuǎn)換器(ADC),所述模數(shù)轉(zhuǎn)換器(ADC)耦合到所述第一橋。3.根據(jù)權(quán)利要求2所述的裝置,還包括:數(shù)字控制器,所述數(shù)字控制器用于生成所述第一數(shù)字字,所述數(shù)字控制器耦合到所述ADC。4.根據(jù)權(quán)利要求3所述的裝置,還包括:第一數(shù)字延遲線,所述第一數(shù)字延遲線用于向所述第一 PWM電路提供第一輸入,所述第一數(shù)字延遲線用于根據(jù)所述第一數(shù)字字來(lái)控制所述第一輸入的傳播延遲。5.根據(jù)權(quán)利要求4所述的裝置,還包括:邏輯單元,所述邏輯單元用于調(diào)整所述第一延遲字并且用于生成所述第二延遲字。6.根據(jù)權(quán)利要求5所述的裝置,還包括:第二延遲線,所述第二延遲線用于向所述第二PffM電路提供第二輸入,所述第二延遲線用于根據(jù)所述第二數(shù)字字來(lái)控制所述第二輸入的傳播延遲。7.根據(jù)權(quán)利要求4所述的裝置,其中,所述邏輯單元用于修改所述第二數(shù)字字的校準(zhǔn)因數(shù),所述校準(zhǔn)因數(shù)用于補(bǔ)償與所述第一橋和所述第二橋相關(guān)聯(lián)的系統(tǒng)性偏移。8.根據(jù)權(quán)利要求2所述的裝置,其中,所述ADC與所述第一橋和所述第二橋時(shí)間交錯(cuò)。9.根據(jù)權(quán)利要求2所述的裝置,還包括:另一個(gè)ADC,所述另一個(gè)ADC耦合到所述第二橋,所述另一個(gè)ADC以比所述ADC的頻率慢的頻率進(jìn)行操作。10.根據(jù)權(quán)利要求3所述的裝置,還包括:數(shù)字延遲線,所述數(shù)字延遲線用于分別向所述第一PWM電路和所述第二PWM電路提供第一輸入和第二輸入,其中,所述數(shù)字延遲線用于根據(jù)所述第一數(shù)字字來(lái)控制所述第一輸入的傳播延遲,并且其中,所述數(shù)字延遲線用于根據(jù)所述第二數(shù)字字來(lái)控制所述第二輸入的傳播延遲。11.根據(jù)權(quán)利要求1所述的裝置,其中,所述第一數(shù)字字與所述第二數(shù)字字不同。12.根據(jù)權(quán)利要求1所述的裝置,其中,所述第一數(shù)字字與所述第二數(shù)字字相同。13.—種疊置式管芯,包括: 第一管芯,所述第一管芯包括第一處理器; 第二管芯,所述第二管芯包括: 第二處理器,所述第二處理器疊置在所述第一處理器上并且通過(guò)穿硅過(guò)孔(TSV)通信地耦合到所述第一處理器; 第一橋; 第二橋; 第一脈沖寬度調(diào)制(PWM)電路,所述第一脈沖寬度調(diào)制(PWM)電路用于驅(qū)動(dòng)所述第一橋;以及 第二PWM電路,所述第二PWM電路用于驅(qū)動(dòng)所述第二橋,其中,所述第一PWM電路由與第二數(shù)字字分隔開(kāi)的第一數(shù)字字來(lái)控制,其中,所述第二PWM電路由所述第二數(shù)字字來(lái)控制,并且其中,所述第二數(shù)字字源自于所述第一數(shù)字字;以及 存儲(chǔ)器管芯,所述存儲(chǔ)器管芯耦合到所述第二管芯,所述存儲(chǔ)器管芯具有第一電壓域和第二電壓域,其中,所述第一橋用于驅(qū)動(dòng)所述第一電壓域的電源,并且其中,所述第二橋用于驅(qū)動(dòng)所述第二電壓域的第二電源。14.根據(jù)權(quán)利要求13所述的疊置式管芯,還包括:功率管理管芯,所述功率管理管芯耦合到所述第一管芯,所述功率管理管芯包括模數(shù)轉(zhuǎn)換器(ADC)。15.根據(jù)權(quán)利要求14所述的疊置式管芯,其中,所述功率管理管芯包括數(shù)字控制器,所述數(shù)字控制器用于生成所述第一數(shù)字字,所述數(shù)字控制器耦合到所述ADC。16.根據(jù)權(quán)利要求15所述的疊置式管芯,其中,所述功率管理管芯還包括:第一數(shù)字延遲線,所述第一數(shù)字延遲線用于向所述第一 PWM電路提供第一輸入,所述第一數(shù)字延遲線用于根據(jù)所述第一數(shù)字字來(lái)控制所述第一輸入的傳播延遲。17.根據(jù)權(quán)利要求16所述的疊置式管芯,其中,所述功率管理管芯還包括:邏輯單元,所述邏輯單元用于調(diào)整所述第一延遲字并且用于生成所述第二延遲字。18.根據(jù)權(quán)利要求17所述的疊置式管芯,其中,所述功率管理管芯還包括第二延遲線,所述第二延遲線用于向所述第二 PWM電路提供第二輸入,所述第二延遲線用于根據(jù)所述第二數(shù)字字來(lái)控制所述第二輸入的傳播延遲。19.一種系統(tǒng),包括: 存儲(chǔ)器單元; 處理器,所述處理器耦合到所述存儲(chǔ)器單元,所述處理器包括根據(jù)權(quán)利要求12至18中的任一項(xiàng)所述的疊置式管芯;以及 無(wú)線接口,所述無(wú)線接口用于將所述處理器與另一個(gè)設(shè)備通信地耦合。20.根據(jù)權(quán)利要求19所述的系統(tǒng),還包括顯示單元。21.—種系統(tǒng),包括: 存儲(chǔ)器單元; 處理器,所述處理器耦合到所述存儲(chǔ)器單元,所述處理器包括根據(jù)裝置權(quán)利要求1至12中的任一項(xiàng)所述的分布式電壓調(diào)節(jié)器;以及 無(wú)線接口,所述無(wú)線接口用于將所述處理器與另一個(gè)設(shè)備通信地耦合。22.根據(jù)權(quán)利要求21所述的系統(tǒng),還包括顯示單元。
【文檔編號(hào)】H02M1/00GK106030434SQ201580008771
【公開(kāi)日】2016年10月12日
【申請(qǐng)日】2015年2月6日
【發(fā)明人】N·P·考利, H·K·克里希納穆?tīng)柕? R·薩拉斯沃特
【申請(qǐng)人】英特爾公司