帶載能力強的電流源的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及電流源,尤其涉及到帶載能力強的電流源。
【背景技術(shù)】
[0002]為了提高電流源的帶載能力,設(shè)計了帶載能力強的電流源。
【發(fā)明內(nèi)容】
[0003]本實用新型旨在提供一種帶載能力強的電流源。
[0004]帶載能力強的電流源,包括第一電阻、第一 NPN管、第二 NPN管、第二電阻、第三NPN管、第一 PMOS管、第三電阻、第四電阻、第四NPN管、第五電阻、第五NPN管、第六電阻、第六NPN管、第二 PMOS管、第三PMOS管、第四PMOS管、第一電容、第七NPN管、第五PMOS管、第六PMOS管、第八NPN管、第七PMOS管和第八PMOS管:
[0005]所述第一電阻的一端接電源電壓VCC,另一端接所述第一 NPN管的基極和集電極和所述第三NPN管的基極;
[0006]所述第一 NPN管的基極和集電極接在一起再接所述第一電阻的一端和所述第三NPN管的基極,發(fā)射極接所述第二 NPN管的基極和集電極;
[0007]所述第二 NPN管的基極和集電極接在一起再接所述第一 NPN管的發(fā)射極,發(fā)射極接地;
[0008]所述第二電阻的一端接電源電壓VCC,另一端接所述第三NPN管的集電極;
[0009]所述第三NPN管的基極接第一電阻的一端和所述第一 NPN管的基極和集電極,集電極接所述第二電阻的一端,發(fā)射極接所述第三電阻的一端和所述第一 PMOS管的漏極;
[0010]所述第一 PMOS管的柵極接所述第二 PMOS管的柵極和漏極和所述第六NPN管的集電極和所述第一電容的一端,漏極接所述第三NPN管的發(fā)射極和所述第三電阻的一端,源極接所述第四PMOS管的柵極和漏極和所述第三PMOS管的柵極;
[0011 ] 所述第三電阻的一端接所述第三NPN管的發(fā)射極和所述第一 PMOS管的漏極,另一端接所述第四電阻的一端和所述第五電阻的一端;
[0012]所述第四電阻的一端接所述第三電阻的一端和所述第五電阻的一端,另一端接所述第四NPN管的基極和集電極和所述第五NPN管的基極;
[0013]所述第四NPN管的基極和集電極接在一起再接所述第四電阻的一端和所述第五NPN管的基極,發(fā)射極接地;
[0014]所述第五電阻的一端接所述第三電阻的一端和所述第四電阻的一端,另一端接所述第五NPN管的集電極和所述第六NPN管的基極和所述第一電容的一端和所述第七NPN管的基極和所述第八NPN管的基極;
[0015]所述第五NPN管的基極接所述第四電阻的一端和所述第四NPN管的基極和集電極,集電極接所述第五電阻的一端和所述第六NPN管的基極和所述第一電容的一端和所述第七NPN管的基極和所述第八NPN管的基極,發(fā)射極接所述第六電阻的一端;
[0016]所述第六電阻的一端接所述第五NPN管的發(fā)射極,另一端接地;
[0017]所述第六NPN管的基極接所述第五電阻的一端和所述第五NPN管的集電極和所述第一電容的一端和所述第七NPN管的基極和所述第八NPN管的基極;集電極接所述第一PMOS管的柵極和所述第二 PMOS管的柵極和漏極和所述第一電容的一端,發(fā)射極接地;
[0018]所述第二 PMOS管的柵極和漏極接在一起再接所述第一 PMOS管的柵極和所述第六NPN管的集電極和所述第一電容的一端,源極接所述第三PMOS管的漏極;
[0019]所述第三PMOS管的柵極接所述第一 PMOS管的源極和所述第四PMOS管的柵極和漏極,漏極接所述第二 PMOS管的源極,源極電源電壓VCC ;
[0020]所述第四PMOS管的柵極和漏極接在一起再接所述第一 PMOS管的源極和所述第三PMOS管的柵極,源極接電源電壓VCC ;
[0021]所述第七NPN管的基極接所述第五電阻的一端和所述第五NPN管的集電極和所述第一電容的一端和所述第六NPN管的基極和所述第八NPN管的基極,集電極接所述第五PMOS管的漏極和所述第六PMOS管的柵極和所述第八PMOS管的柵極,發(fā)射極接地;
[0022]所述第五PMOS管的柵極接所述第七PMOS管的柵極和漏極和所述第八NPN管的集電極,漏極接所述第七NPN管的集電極和所述第六PMOS管的柵極,源極接所述第六PMOS管的漏極;
[0023]所述第六PMOS管的柵極接所述第七NPN管的集電極和所述第五PMOS管的漏極,漏極接所述第五PMOS管的源極,源極接電源電壓VCC ;
[0024]所述第八NPN管的基極接所述第五電阻的一端和所述第五NPN管的集電極和所述第六NPN管的基極和所述第一電容的一端和所述第七NPN管的基極,集電極接所述第五PMOS管的柵極和所述第七PMOS管的柵極和漏極,發(fā)射極接地;
[0025]所述第七PMOS管的柵極和漏極接在一起再接所述第五PMOS管的柵極和所述第八NPN管的集電極,源極接所述第八PMOS管的漏極并作為該電流源的輸出驅(qū)動端;
[0026]所述第八PMOS管的柵極接所述第七NPN管的集電極和所述第五PMOS管的漏極和所述第六PMOS管的柵極,漏極接所述第七PMOS管的源極,源極接電源電壓VCC。
[0027]所述第一電阻、所述第一 NPN管、所述第二 NPN管、所述第二電阻和所述第三NPN管構(gòu)成啟動電路,從電源電壓VCC依次第一電阻、所述第一 NPN管、所述第二 NPN管形成電流,然后通過所述第一 NPN管鏡像給所述第三NPN管;所述第四電阻、所述第四NPN管、所述第五電阻、所述第五NPN管、所述第六電阻構(gòu)成基準電壓源的核心部分;啟動電路提供啟動電流后,電壓基準源正常工作后,由于所述第三NPN管的發(fā)射極電壓升高,所述第三NPN管的發(fā)射極就不會有電流流出,所述第六NPN管和所述第二 PMOS管構(gòu)成電壓基準源正常工作后反饋到基準電壓源核心部分的工作電流,通過所述第二 PMOS管鏡像給所述第一 PMOS管,同時這一工作電流通過所述第七NPN管和所述第八NPN管的基極和所述第六NPN管的基極接在一起,電流1l和102可以通過調(diào)整所述第七NPN管和所述第八NPN管與所述第六NPN管的發(fā)射極面積比進行調(diào)整;所述第三PMOS管和所述第四PMOS管是為了減少電源電壓VCC分別對所述第二 PMOS管和所述第一 PMOS管的影響,也即是提高了基準電壓源的電源抑制比;所述第一電容是為了調(diào)整整個電流源的頻率補償,使得環(huán)路更穩(wěn)定;從所述第七PMOS管的源極和所述第八PMOS管的漏極進行驅(qū)動其他電路,由于電流源的輸出電阻是所述第七PMOS管的源漏間電阻和所述第八PMOS管的源漏間電阻的并聯(lián),輸出電阻減小,就能有效地提高帶負載能力。
【附圖說明】
[0028]圖1為本實用新型的帶載能力強的電流源的電路圖。
【具體實施方式】
[0029]以下結(jié)合附圖對本【實用新型內(nèi)容】進一步說明。
[0030]帶載能力強的電流源,如圖1所示,包括第一電阻101、第一 NPN管102、第二 NPN管103、第二電阻104、第三NPN管105、第一 PMOS管106、第三電阻107、第四電阻108、第四NPN管109、第五電阻110、第五NPN管111、第六電阻112、第六NPN管113、第二 PMOS管114、第三PMOS管115、第四PMOS管116、第一電容117、第七NPN管118、第五PMOS管119、第六PMOS管120、第八NPN管121、第七PMOS管122和第八PMOS管123:
[0031]所述第一電阻101的一端接電源電壓VCC,另一端接所述第一 NPN管102的基極和集電極和所述第三NPN管105的基極;
[0032]所述第一 NPN管102的基極和集電極接在一起再接所述第一電阻101的一端和所述第三NPN管105的基極,發(fā)射極接所述第二 NPN管103的基極和集電極;
[0033]所述第二 NPN管103的基極和集電極接在一起再接所述第一 NPN管102的發(fā)射極,發(fā)射極接地;
[0034]所述第二電阻104的一端接電源電壓VCC,另一端接所述第三NPN管105的集電極;
[0035]所述第三NPN管105的基極接第一電阻101的一端和所述第一 NPN管102的基極和集電極,集電極接所述第二電阻104的一端,發(fā)射極接所述第三電阻107的一端和所述第一 PMOS管106的漏極;
[0036]所述第一 PMOS管106的柵極接所述第二 PMOS管114的柵極和漏極和所述第六NPN管113的集電極和所述第一電容118的一端,漏極接所述第三NPN管105的發(fā)射極和所述第三電阻107的一端,源極接所述第四PMOS管116的柵極和漏極和所述第三PMOS管115的柵極;
[0037]所述第三電阻107的一端接所述第三NPN管105的發(fā)射極和所述第一 PMOS管106的漏極,另一端接所述第四電阻108的一端和所述第五電阻110的一端;
[0038]所述第四電阻108的一端接所述第三電阻107的一端和所述第五電阻110的一端,另一端接所述第四NPN管109的基極和集電極和所述第五NPN管111的基極;
[0039]所述第四NPN管109的基極和集電極接在一起再接所述第四電阻108的一端和所述第五NPN管111的基極,發(fā)射極接地;
[0040]所述第五電阻110的一端接所述第三電阻107的一端和所述第四電阻108的一端,另一端接所述第五NPN管111的集電極和所述第六NPN管113的基極和所述第一電容117的一端和所述第七NPN管118的基極和所述第八NPN管121的基極;
[0041]所述第五NPN管111的基極接所述第四電阻108的一端和所述第四NPN管109的基極和集電極,集電極接所述第五電阻110的一端和所述第六NPN管113的基極和所述第一電容117的一端和所述第七NPN管1