專利名稱:24點(diǎn)陣中西文顯示終端專用芯片的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種集成電路芯片,特別是指一種24點(diǎn)陣中西文顯示終端專用芯片。
背景技術(shù):
;在金融、證券、稅務(wù)、保險(xiǎn)、海關(guān)等領(lǐng)域,由于其行業(yè)的特殊性,往往對(duì)顯示終端有特別的要求,以往用于這些領(lǐng)域的顯示終端,為滿足其特別的要求,都采用多塊芯片組合起來。但這樣一方面提高了顯示終端的成本,另一方面也使顯示終端的可靠性和安全性都大大降低。
發(fā)明內(nèi)容
本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)之不足而提供一種集成度高、功能強(qiáng)大的24點(diǎn)陣中西文顯示終端專用芯片。
本實(shí)用新型的技術(shù)方案是它包括顯示控制器、16位CPU接口、鍵盤控制器、4個(gè)串行接口控制器、系統(tǒng)顯示RAM控制器、GB13000/GB2312中文點(diǎn)陣譯碼器、蜂鳴器及寫保護(hù)單元,所述顯示控制器是芯片的核心模塊,控制圖形和字符兩類顯示,其輸入端分別接有16位CPU接口、鍵盤控制器,其輸出端分別接有系統(tǒng)及顯示RAM控制器、GB13000/GB2312中文點(diǎn)陣譯碼器、四個(gè)串行接口、蜂鳴器及寫保護(hù)單元。
本實(shí)用新型由于采用上述結(jié)構(gòu),它包含了一臺(tái)高性能、低成本字符圖形顯示終端的主要邏輯電路,使中西文顯示終端的功能得到增強(qiáng),芯片數(shù)量減少,可靠性和安全性都大大提高。
附圖1為本實(shí)用新型的的原理框圖。
附圖1為本實(shí)用新型的的引腳排列圖。
附圖3為本實(shí)用新型的的主控電路圖。
附圖4為本實(shí)用新型的的接口電路圖。
附圖5為本實(shí)用新型的的傳輸、存儲(chǔ)電路圖。
具體實(shí)施方式
參見圖1,本實(shí)用新型包括顯示控制器、16位CPU接口、鍵盤控制器、4個(gè)串行接口控制器、系統(tǒng)顯示RAM控制器、GB13000/GB2312中文點(diǎn)陣譯碼器、蜂鳴器及寫保護(hù)單元,所述顯示控制器是本芯片的核心模塊,它將從16位CPU接口接收的CPU數(shù)據(jù)進(jìn)行處理,控制相應(yīng)模塊1)、若是需要顯示的數(shù)據(jù),則CPU處理后生成漢字庫(kù)地址,送到中文點(diǎn)陣譯碼器,從譯碼器取回點(diǎn)陣信息,進(jìn)行顯示;2)、若是外設(shè)接口信息,則CPU處理后送到4個(gè)串行口的相應(yīng)接口,通過該接口模塊與外設(shè)進(jìn)行信息交換;3)若是命令,則CPU處理后識(shí)別命令,進(jìn)行執(zhí)行,是蜂鳴器命令則控制蜂鳴器操作;是保存命令則送到RAM中進(jìn)行保存;16位CPU接口包含有總結(jié)接口、中斷控制等功能,芯片通過16位CPU接口與CPU進(jìn)行接口,CPU的數(shù)據(jù)信息通過該模塊進(jìn)入芯片,芯片的數(shù)據(jù)信息從該模塊傳送給CPU;四個(gè)串行接口控制器控制本芯片與外接設(shè)備的串行通訊;鍵盤控制器是該芯片對(duì)鍵盤進(jìn)行控制的模塊,鍵盤輸入的數(shù)據(jù)從該接口轉(zhuǎn)換成CPU可以識(shí)別的信息格式,通過CPU接口送到CPU;從CPU傳來的數(shù)據(jù)由該模塊進(jìn)行譯碼后傳至鍵盤;系統(tǒng)、顯示RAM控制器控制RAM的存取,顯示點(diǎn)陣RAM的刷新;GB13000/GB2312中文點(diǎn)陣譯碼器控制GB13000或GB2312字符集漢字的地址譯碼,點(diǎn)陣讀??;蜂鳴器及寫保護(hù)單元控制蜂鳴器、EEPROM寫保護(hù)。
參見圖3、4、5,D2進(jìn)行數(shù)據(jù)的處理,通過AD總線進(jìn)行數(shù)據(jù)傳輸,D3和D4對(duì)總線的地址進(jìn)行鎖存和分離,D6和D7存有程序指令,D5和D6存儲(chǔ)處理的數(shù)據(jù)和設(shè)置的參數(shù),D18、D23、D24進(jìn)行接口數(shù)據(jù)處理,分送數(shù)據(jù)到各個(gè)接口,接收各接口來的數(shù)據(jù),D12~D15是D2的臨時(shí)數(shù)據(jù)存儲(chǔ)交換區(qū),D10是D2進(jìn)行顯示的數(shù)據(jù)存儲(chǔ)區(qū),它們都通過總線進(jìn)行數(shù)據(jù)的傳送。
本芯片的引腳說明如下引腳 引腳功能 引腳 引腳功能AD15-AD0 地址/數(shù)據(jù)總線Hsync 顯示器水平同步AR19-AR16 地址總線 Vsync 顯示器垂直同步BHE 總線高使能 T/RX 串口數(shù)據(jù)ALE 地址鎖存使能 DT/SR串口準(zhǔn)備好/S2 總線周期狀態(tài) PPIE并口輸入使能/RD、/WR 系統(tǒng)讀寫信號(hào) CD/RI 串口線路檢測(cè)SRDY 同步準(zhǔn)備信號(hào) FD15-FD0 數(shù)據(jù)總線/TOE RAM輸出使能 XTCLK 鍵盤時(shí)鐘輸入OA{90} DRAM地址總線 R/G/B 視頻OD{015} DRAM數(shù)據(jù)總線 XTDAT 鍵盤數(shù)據(jù)輸入/OWR DRAM寫 ATDTI 鍵盤數(shù)據(jù)輸入/CASL/H 列地址 ATDTO 鍵盤數(shù)據(jù)輸入FA16-FA0 地址總線 ATCKO 鍵盤時(shí)鐘輸入FSL4-FSL0 掃描地址總線 /XTRS 鍵盤復(fù)位信號(hào)C/RTS 串口發(fā)送握手信號(hào) PPOE并口輸出鎖存PACK 并口ACK輸入 RST 復(fù)位BUZZ 蜂器輸出 PIN 通用輸入端口POUT 通用輸出端口本芯片包含了一臺(tái)高性能、低成本字符圖形顯示終端的主要邏輯電路,使中西文顯示終端的功能得到增強(qiáng),芯片數(shù)量減少,可靠性和安全性都大大提高,采用本芯片的顯示終端可廣泛應(yīng)用于在金融、證券、稅務(wù)、保險(xiǎn)、海關(guān)等領(lǐng)域。
權(quán)利要求一種24點(diǎn)陣中西文顯示終端專用芯片,其特征在于它包括顯示控制器、16位CPU接口、鍵盤控制器、4個(gè)串行接口控制器、系統(tǒng)顯示RAM控制器、GB13000/GB2312中文點(diǎn)陣譯碼器、蜂鳴器及寫保護(hù)單元,所述顯示控制器是芯片的核心模塊,控制圖形和字符兩類顯示,其輸入端分別接有16位CPU接口、鍵盤控制器,其輸出端分別接有系統(tǒng)及顯示RAM控制器、GB13000/GB2312中文點(diǎn)陣譯碼器、四個(gè)串行接口、蜂鳴器及寫保護(hù)單元。
專利摘要一種24點(diǎn)陣中西文顯示終端專用芯片,它包括顯示控制器、16位CPU接口、鍵盤控制器、4個(gè)串行接口控制器、系統(tǒng)顯示RAM控制器、GB13000/GB2312中文點(diǎn)陣譯碼器、蜂鳴器及寫保護(hù)單元,本芯片包含了一臺(tái)高性能、低成本字符圖形顯示終端的主要邏輯電路,使中西文顯示終端的功能得到增強(qiáng),芯片數(shù)量減少,可靠性和安全性都大大提高,采用本芯片的顯示終端可廣泛應(yīng)用于在金融、證券、稅務(wù)、保險(xiǎn)、海關(guān)等領(lǐng)域。
文檔編號(hào)G06F3/14GK2514420SQ0124954
公開日2002年10月2日 申請(qǐng)日期2001年8月23日 優(yōu)先權(quán)日2001年8月23日
發(fā)明者朱皖, 曾喜芳 申請(qǐng)人:湖南計(jì)算機(jī)股份有限公司