專(zhuān)利名稱(chēng):智能型多功能復(fù)合式存儲(chǔ)器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種存儲(chǔ)器,尤其涉及一種由揮發(fā)性存儲(chǔ)器與非揮發(fā)性存儲(chǔ)器所組成的智能型多功能復(fù)合式存儲(chǔ)器。
本發(fā)明的另一個(gè)目的在于降低CPU工作負(fù)擔(dān)、避免CPU作動(dòng)延遲與不穩(wěn)定等現(xiàn)象。
為實(shí)現(xiàn)上述目的,本發(fā)明提供一種智能型多功能復(fù)合式存儲(chǔ)器,包含一第一揮發(fā)性存儲(chǔ)器,連接于一外部CPU,用以接收并傳送來(lái)自于該外部CPU的信息;一數(shù)據(jù)轉(zhuǎn)換電路,連接于該第一揮發(fā)性存儲(chǔ)器,用以將該第一揮發(fā)性存儲(chǔ)器所接收的來(lái)自該外部CPU的信息轉(zhuǎn)換成另一種信息;一第二揮發(fā)性存儲(chǔ)器,連接于該數(shù)據(jù)轉(zhuǎn)換電路及該外部CPU,用以接收該數(shù)據(jù)轉(zhuǎn)換電路所輸出的信息,并將該信息提供予該外部CPU;及一非揮發(fā)性存儲(chǔ)器,連接于該外部CPU,用以提供該外部CPU讀取的數(shù)據(jù),其中該第一揮發(fā)性存儲(chǔ)器、該數(shù)據(jù)轉(zhuǎn)換電路、該第二揮發(fā)性存儲(chǔ)器、以及該非揮發(fā)性存儲(chǔ)器系封裝在單一芯片上。
較佳地,上述數(shù)據(jù)轉(zhuǎn)換電路所輸出的信息為例如揮動(dòng)旗標(biāo)、跳頁(yè)書(shū)簽、比對(duì)類(lèi)別或自動(dòng)回授補(bǔ)償函數(shù)值等。此外,上述非揮發(fā)性存儲(chǔ)器儲(chǔ)存的數(shù)據(jù)為例如影像數(shù)據(jù)、音樂(lè)數(shù)據(jù)、計(jì)算器功能數(shù)據(jù)、游戲數(shù)據(jù)或補(bǔ)償數(shù)據(jù)等。
圖2為顯示本發(fā)明較佳實(shí)施例的智能型多功能復(fù)合式存儲(chǔ)器的方塊圖。
圖3為顯示本發(fā)明較佳實(shí)施例的智能型多功能復(fù)合式存儲(chǔ)器的顯示字體流程。
圖號(hào)說(shuō)明5 CPU10 智能型多功能復(fù)合式存儲(chǔ)器40 非揮發(fā)性存儲(chǔ)器100第一揮發(fā)性存儲(chǔ)器150數(shù)據(jù)轉(zhuǎn)換電路200第二揮發(fā)性存儲(chǔ)器圖2表示本發(fā)明較佳實(shí)施例的智能型多功能復(fù)合式存儲(chǔ)器的方塊圖,該智能型多功能復(fù)合式存儲(chǔ)器10包含(1)第一揮發(fā)性存儲(chǔ)器100,連接于一外部CPU,用以接收并傳送來(lái)自于該外部CPU 5的信息;(2)一數(shù)據(jù)轉(zhuǎn)換電路150,連接于該第一揮發(fā)性存儲(chǔ)器100,用以將該第一揮發(fā)性存儲(chǔ)器100所接收的來(lái)自該外部CPU 5的信息轉(zhuǎn)換成另一種信息;(3)一第二揮發(fā)性存儲(chǔ)器200,連接于該數(shù)據(jù)轉(zhuǎn)換電路150及該外部CPU 5,用以接收該數(shù)據(jù)轉(zhuǎn)換電路150所輸出的信息,并將該信息提供予該外部CPU 5;及(4)一非揮發(fā)性存儲(chǔ)器40,連接于該外部CPU5,用以提供該外部CPU 5讀取的數(shù)據(jù),其中該第一揮發(fā)性存儲(chǔ)器100、該數(shù)據(jù)轉(zhuǎn)換電路150、該第二揮發(fā)性存儲(chǔ)器200、以及該非揮發(fā)性存儲(chǔ)器40封裝在單一芯片上。
以下通過(guò)一實(shí)例說(shuō)明本發(fā)明的智能型多功能復(fù)合式存儲(chǔ)器所支持的功能。首先參考圖2,第一揮發(fā)性存儲(chǔ)器100接收來(lái)自于外部CPU 5的包括某一功能參數(shù)的信息,該信息依特定格式被儲(chǔ)存于第一揮發(fā)性存儲(chǔ)器100中。然后,將儲(chǔ)存于第一揮發(fā)性存儲(chǔ)器100的信息傳送至數(shù)據(jù)轉(zhuǎn)換電路150,數(shù)據(jù)轉(zhuǎn)換電路150接著將該信息轉(zhuǎn)換為另一種信息。舉例而言,一信息所包含的特定功能參數(shù)為顯示字體及兩個(gè)數(shù)據(jù)4與9,則此顯示字體的流程如圖3所示,數(shù)據(jù)轉(zhuǎn)換電路150將依序執(zhí)行下述步驟(1)判定所接收數(shù)據(jù)的內(nèi)容及其顯示字體的國(guó)別、字體、大小、顏色;(2)決定處理方法;(3)算出所需信息。在上述情況,數(shù)據(jù)轉(zhuǎn)換電路150判定4與9以四位格式表示為0100與1001,分別代表兩不同國(guó)別、字體、顏色但相同大小的數(shù)據(jù)(0100與1001兩者的第1、第2及第4位均不同,第3位則相同),并算出非揮發(fā)性存儲(chǔ)器40中儲(chǔ)存該等數(shù)據(jù)的起始地址。
然后,數(shù)據(jù)轉(zhuǎn)換電路150處理得到的信息被傳送到第二揮發(fā)性存儲(chǔ)器200而儲(chǔ)存起來(lái)。最后,外部CPU 5依第二揮發(fā)性存儲(chǔ)器200中儲(chǔ)存的信息而讀取非揮發(fā)性存儲(chǔ)器40中的數(shù)據(jù)。
簡(jiǎn)言之,本發(fā)明的智能型多功能復(fù)合式存儲(chǔ)器10利用數(shù)據(jù)轉(zhuǎn)換電路150、第一揮發(fā)性存儲(chǔ)器100及第二揮發(fā)性存儲(chǔ)器200而將來(lái)自外部CPU 5的信息轉(zhuǎn)換成另一種信息,并提供予外部CPU 5。所以,智能型多功能復(fù)合式存儲(chǔ)器10并非僅是被動(dòng)地儲(chǔ)存數(shù)據(jù),還能主動(dòng)地提供信息給CPU。再者,外部CPU 5在適當(dāng)時(shí)機(jī)取用第二揮發(fā)存儲(chǔ)器200的信息,然后根據(jù)該信息進(jìn)一步讀取非揮發(fā)性存儲(chǔ)器40的數(shù)據(jù),如此可降低CPU 5的工作負(fù)擔(dān),因而可避免作動(dòng)延遲、不穩(wěn)定等現(xiàn)象。
實(shí)際上,考慮電路配置的最佳化或生產(chǎn)制造的需求,本發(fā)明的智能型多功能復(fù)合式存儲(chǔ)器的第一揮發(fā)性存儲(chǔ)器、第二揮發(fā)性存儲(chǔ)器、數(shù)據(jù)轉(zhuǎn)換電路、及非揮發(fā)性存儲(chǔ)器可以封裝成單一芯片或多個(gè)芯片。而且,該智能型多功能復(fù)合式存儲(chǔ)器的數(shù)據(jù)轉(zhuǎn)換電路可為下述電路之一或多個(gè)所構(gòu)成邏輯電路、脈波形成電路、序向邏輯電路、算術(shù)邏輯運(yùn)算電路、記憶器等。至于由何種電路構(gòu)成主要取決于電子產(chǎn)品的不同功能需要何種電路來(lái)執(zhí)行,但其流程均如同上述顯示字體的步驟模式,只是根據(jù)不同的電路可以判定的信息及結(jié)果內(nèi)容不同。再者,非揮發(fā)性存儲(chǔ)器中儲(chǔ)存的數(shù)據(jù)可以依產(chǎn)品類(lèi)別或功能類(lèi)別區(qū)分為例如影像數(shù)據(jù)區(qū)塊、音樂(lè)數(shù)據(jù)區(qū)塊、計(jì)算器功能數(shù)據(jù)區(qū)塊、游戲數(shù)據(jù)區(qū)塊、及補(bǔ)償數(shù)據(jù)區(qū)塊等,以便更有系統(tǒng)地儲(chǔ)存不同類(lèi)別的數(shù)據(jù)。此外,第二揮發(fā)性存儲(chǔ)器傳給CPU的信息并不限定于上述實(shí)施例的特定數(shù)據(jù)的起始儲(chǔ)存地址。例如PDA運(yùn)用此智能型多功能復(fù)合式存儲(chǔ)器,依所決定處理方法的不同算出所需的信息可為揮動(dòng)旗標(biāo)、跳頁(yè)書(shū)簽、比對(duì)類(lèi)別等;而傳感器運(yùn)用此智能型多功能復(fù)合式存儲(chǔ)器,可以取得自動(dòng)回授補(bǔ)償函數(shù)值的信息。
以上所述僅為本發(fā)明的較佳實(shí)施例而已,且已達(dá)廣泛的實(shí)用功效,凡依本發(fā)明的權(quán)利要求所作的均等變化與修飾,均仍屬本發(fā)明專(zhuān)利涵蓋的范圍之內(nèi)。
權(quán)利要求
1.一種智能型多功能復(fù)合式存儲(chǔ)器,其特征在于,包含一第一揮發(fā)性存儲(chǔ)器,連接于一外部CPU,用以接收并傳送來(lái)自于該外部CPU的信息;一數(shù)據(jù)轉(zhuǎn)換電路,連接于該第一揮發(fā)性存儲(chǔ)器,用以將該第一揮發(fā)性存儲(chǔ)器所接收的來(lái)自該外部CPU的信息轉(zhuǎn)換成另一種信息;一第二揮發(fā)性存儲(chǔ)器,連接于該數(shù)據(jù)轉(zhuǎn)換電路及該外部CPU,用以接收該數(shù)據(jù)轉(zhuǎn)換電路所輸出的信息,并將該信息提供予該外部CPU;及一非揮發(fā)性存儲(chǔ)器,連接于該外部CPU,用以提供該外部CPU讀取的數(shù)據(jù),其中該第一揮發(fā)性存儲(chǔ)器、該數(shù)據(jù)轉(zhuǎn)換電路、該第二揮發(fā)性存儲(chǔ)器、以及該非揮發(fā)性存儲(chǔ)器封裝在單一芯片上。
2.如權(quán)利要求1所述的智能型多功能復(fù)合式存儲(chǔ)器,其特征在于該第一揮發(fā)性存儲(chǔ)器由下列存儲(chǔ)器之一或多個(gè)所組成RAM、SRAM、DRAM。
3.如權(quán)利要求1所述的智能型多功能復(fù)合式存儲(chǔ)器,其特征在于該數(shù)據(jù)轉(zhuǎn)換電路由下列電路之一或多個(gè)所組成邏輯電路、脈波形成電路、序向邏輯電路、算術(shù)邏輯運(yùn)算電路、記憶器。
4.如權(quán)利要求1所述的智能型多功能復(fù)合式存儲(chǔ)器,其特征在于該第二揮發(fā)性存儲(chǔ)器由下列存儲(chǔ)器之一或多個(gè)所組成RAM、SRAM、DRAM。
5.如權(quán)利要求1所述的智能型多功能復(fù)合式存儲(chǔ)器,其特征在于該非揮發(fā)性存儲(chǔ)器由下列存儲(chǔ)器之一或多個(gè)所組成ROM、MROM、EPROM、EEPROM、FLASH、可讀取的特殊存儲(chǔ)器。
全文摘要
本發(fā)明公開(kāi)了一種智能型多功能復(fù)合式存儲(chǔ)器。該智能型多功能復(fù)合式存儲(chǔ)器包括揮發(fā)性(volatile)存儲(chǔ)器、非揮發(fā)性(nonvolatile)存儲(chǔ)器、數(shù)據(jù)轉(zhuǎn)換電路,并封裝成單芯片或多芯片。該存儲(chǔ)器用以?xún)?chǔ)存暫時(shí)性或永久性數(shù)據(jù),而且具有數(shù)據(jù)轉(zhuǎn)換處理能力,可以分擔(dān)其所連接外部CPU的處理程序。
文檔編號(hào)G06K19/06GK1477593SQ0213040
公開(kāi)日2004年2月25日 申請(qǐng)日期2002年8月19日 優(yōu)先權(quán)日2002年8月19日
發(fā)明者蔡?hào)|和, 楊鴻銘 申請(qǐng)人:連邦科技股份有限公司