專利名稱:振蕩偏壓變動裝置的制作方法
技術領域:
本發(fā)明是有關于一種微電子裝置,且特別是有關于一種將變動偏壓信號提供給具有隨機數(shù)產(chǎn)生器集成電路的振蕩器的裝置。
背景技術:
許多目前以計算機為基礎的應用均非常依賴隨機數(shù)的可利用性。以前一直是程序設計師的技術領域的事物,最近已漸漸應用到商業(yè)界。
在過去幾年中,強大計算系統(tǒng)將隨機數(shù)用于仿真程序中,以真實地將感興趣事物(如大型計算機網(wǎng)絡內的流量)的現(xiàn)象的推測特性模型化。
然而,有關模型化及仿真方面,使隨機數(shù)的產(chǎn)生有效率且方便的要求從未減少,這是因為近幾年來,技術的增進已使桌上型計算機具有更強大的計算能力,而桌上型計算機本身中的組件已含有這樣的要求。事實上,通過桌上型計算機的處理效能的增加,已將隨機數(shù)的產(chǎn)生而被徹底地提升到新的應用領域。舉例來說,隨機數(shù)現(xiàn)已廣泛的在計算機游戲中作為設置、設定小行星或是敵人戰(zhàn)機的位置之用。為了使消費者能接受其為一真實的可信代表,因此計算機游戲必須仿真與在真實生活中的一個預期可能發(fā)生的現(xiàn)象相同的對應有趣現(xiàn)象。
根據(jù)隨機數(shù)的可利用性,隨機數(shù)的另一個應用領域為加密(cryptography),此領域仍舊提供許多隨機數(shù)產(chǎn)生的要求標準。在此領域之中,隨機數(shù)用以作為加密的鑰匙,其通過算法作為加密電子文件或用以儲存或傳輸數(shù)據(jù)流。舉例來說,隨機數(shù)被產(chǎn)生作為將金融數(shù)據(jù)加密為安全的電子交易文件以在因特網(wǎng)上進行處理。值得注意的是,將原始電子郵件信息以及類似文件加密以傳送于兩地,似乎越來越常見。
現(xiàn)今,大部分的隨機數(shù)為桌上型計算機系統(tǒng)利用一應用程序而產(chǎn)生。此產(chǎn)生形式即所謂的偽隨機數(shù)(pseudo-random number),其原因在于此隨機數(shù)產(chǎn)生形式為使用數(shù)學算法產(chǎn)生與一相同可能性分布一致的連續(xù)獨立數(shù)。通常,最初會選擇一個“種子(seed)”數(shù)字,然后會執(zhí)行算法而快速產(chǎn)生隨機出現(xiàn)的數(shù)字,但是在本質上,其完全決定于已知的種子。為了確實達成隨機的功能,隨機數(shù)產(chǎn)生器必須依據(jù)一些物理組件的隨機特性來產(chǎn)生,如利用二極管或是電阻所產(chǎn)生的熱噪聲。
一些以硬件為基礎的隨機數(shù)產(chǎn)生器,通常是單獨的一顆集成電路,至目前為止,并沒有任何硬件技術或方法可提供將隨機數(shù)產(chǎn)生器與微處理器電路本身結合。既然,微處理器電路為桌上型計算機的心臟,因此,隨機數(shù)直接在微處理器本身中產(chǎn)生是有利的。
故,一個能輕松合并于集成電路設計中的以硬件為基礎的隨機數(shù)產(chǎn)生器,是有必要的,特別是能否與現(xiàn)今微處理器設計結合。
此外,一個能使用到現(xiàn)今微處理器集成電路常見的邏輯組件的隨機數(shù)產(chǎn)生裝置,亦是有此需要的。
發(fā)明內容
本發(fā)明提供一種較好技術的以硬件為基礎的隨機數(shù)產(chǎn)生器。在一個優(yōu)選實施例中,提供一產(chǎn)生隨機數(shù)的裝置。此裝置具有第一可變頻率振蕩器、第二可變頻率振蕩器,以及可變偏壓產(chǎn)生器。第一可變頻率振蕩器于第一頻率時產(chǎn)生一第一振蕩信號。第二可變頻率振蕩器產(chǎn)生與第一振蕩信號不同步且具有較第一頻率低的第二頻率的第二振蕩信號,其中隨機數(shù)的位群為由第一振蕩信號于第二頻率時的取樣所配置。可變偏壓產(chǎn)生器耦接于第一可變頻率振蕩器與第二可變頻率振蕩器,且產(chǎn)生模擬偏壓信號。第一頻率與第二頻率根據(jù)模擬偏壓信號變化,且模擬偏壓信號根據(jù)根據(jù)隨機數(shù)的位群中的多個的邏輯狀態(tài)變化。
本發(fā)明另外提供一種集成電路中的隨機數(shù)產(chǎn)生裝置,包括快速振蕩器、慢速振蕩器、時域同步邏輯,以及偏壓產(chǎn)生器。其中,快速振蕩器被配置為于第一頻率時產(chǎn)生快速振蕩信號。慢速振蕩器被配置為產(chǎn)生慢速振蕩信號,慢速振蕩信號不耦接于快速振蕩信號且具有較二分之第一頻率低的第二頻率。時域同步邏輯耦接于快速振蕩器與慢速振蕩器,且被配置為以慢速振蕩信號的相位對快速振蕩信號取樣而得到隨機數(shù)的位群。偏壓產(chǎn)生器被配置為產(chǎn)生一偏壓信號以分送給快速振蕩器與慢速振蕩器,其中第二頻率的一范圍與第一頻率為根據(jù)偏壓信號設定,且其中偏壓產(chǎn)生器根據(jù)位群中的多個的狀態(tài),變化偏壓信號。
本發(fā)明另外又提供一種隨機數(shù)產(chǎn)生器中的隨機變化模擬偏壓信號裝置,包括總和邏輯以及產(chǎn)生隨機噪聲信號的裝置。其中,總和邏輯將一狀態(tài)偏壓信號與一隨機噪聲信號總和而產(chǎn)生模擬偏壓信號。產(chǎn)生隨機噪聲信號的裝置耦接于該總和邏輯,且在隨機數(shù)產(chǎn)生器配置一隨機數(shù)時,根據(jù)隨機數(shù)的一位群中的多個的一邏輯狀態(tài)變化隨機噪聲信號。
為讓本發(fā)明的上述和其它目的、特征、和優(yōu)點能更明顯易懂,下文特舉優(yōu)選實施例,并配合附圖,作詳細說明如下。
配合以下的敘述,以及伴隨的附圖,將更佳地了解本發(fā)明的這些及其它的目的、特征、以及優(yōu)點,其中圖1繪示的是根據(jù)本發(fā)明的產(chǎn)生隨機數(shù)的裝置的電路方塊圖;圖2繪示的是根據(jù)本發(fā)明的如何使用可變偏壓控制來修改振蕩器頻率的時序圖;圖3繪示的是在圖1中的隨機數(shù)產(chǎn)生器中的區(qū)域同步化邏輯的電路方塊圖;圖4繪示的是根據(jù)本發(fā)明的平衡邏輯的電路方塊圖;圖5繪示的是在圖1的隨機數(shù)產(chǎn)生器中的并列轉換邏輯的電路方塊圖;圖6繪示的是根據(jù)本發(fā)明的可變偏壓產(chǎn)生器的一實施例的詳細的電路方塊圖;圖7繪示的是可變偏壓產(chǎn)生器的另一個實施例的電路方塊圖;圖8繪示的是根據(jù)本發(fā)明的慢速頻率變化邏輯的電路方塊圖;圖9繪示的是根據(jù)本發(fā)明的慢速可變頻率振蕩器的電路方塊圖;
圖10繪示的是當模擬偏壓信號的許多電平作用時,快速振蕩信號的一個例子的周期及頻率的表;以及圖11繪示的是當模擬偏壓信號的許多電平,因為隨機變化的噪聲位的不同邏輯狀態(tài)而作用時,慢速振蕩信號的一個例子的周期及頻率的表。
具體實施例方式
接下來的敘述會使一般的本領域技術人員能完成及使用本發(fā)明,就如同在特定應用及其要求的上下文中所提供的一樣。然而,本領域技術人員顯然可以了解到,可對優(yōu)選實施例進行各種修飾,并且可將在此所定義的通則應用于其它的實施例。因此,本發(fā)明并非意圖限定于在此所顯示及敘述的特定實施例,而是符合最廣的范圍,其與在此所揭露的原則及新穎性一致。
有鑒于上述隨機數(shù)產(chǎn)生的背景討論,以及用來產(chǎn)生隨機數(shù)的目前集成電路中所使用的相關技術,本發(fā)明的討論現(xiàn)將參考圖1-11做說明。
請參考圖1,圖1繪示的是根據(jù)本發(fā)明優(yōu)選實施例中的隨機數(shù)產(chǎn)生裝置100的方塊圖。隨機數(shù)產(chǎn)生裝置100具有產(chǎn)生快速振蕩信號SOS2的快速可變頻率振蕩器101。此快速振蕩信號SOS2被提供給時域同步邏輯103。隨機數(shù)產(chǎn)生裝置100更具有產(chǎn)生隨機變化的模擬偏壓信號BIAS的可變偏壓產(chǎn)生器108。此模擬偏壓信號BIAS被提供給快速可變頻率振蕩器101、慢速可變頻率振蕩器102,以及頻率變化邏輯107。頻率變化邏輯107制造數(shù)字噪聲信號以提供給慢速可變頻率振蕩器102。平衡邏輯104輸出隨機位信號RNDM,以及伴隨輸出隨機位觸發(fā)信號CLKRN給并行轉換邏輯105。并行轉換邏輯105輸出預備信號RDY,以及伴隨輸出隨機數(shù)總線RN[70]給緩沖器106。隨機數(shù)總線RN[70]中的多個位群RN[10]被路由至可變偏壓產(chǎn)生器108。
在一個優(yōu)選實施例中,快速可變頻率振蕩器101以及慢速可變頻率振蕩器102都可為振鈴擺振蕩器,如目前集成電路中所使用的周期信號產(chǎn)生器。本領域技術人員可知,典型的振鈴擺振蕩器其所提供的振蕩輸出信號具有頻率限制范圍,而頻率限制范圍則由振鈴擺振蕩器本身的組件選擇以及指標所決定。快速振蕩信號SOS2以及慢速振蕩信號BOS的標準頻率通常為根據(jù)由可變偏壓產(chǎn)生器108送出給快速可變頻率振蕩器101以及慢速可變頻率振蕩器102的模擬偏壓信號BIAS的振幅所決定。在許多應用中,快速可變頻率振蕩器101以及慢速可變頻率振蕩器102期望被選擇為具有個別輸出頻率范圍的頻率,且模擬偏壓BIAS期望被設定為極好將快速可變頻率振蕩器101以及慢速可變頻率振蕩器102的個別輸出頻率調整為想要的頻率。除了提供對期望輸出頻率的良好控制外,今日的微電子學更利用多種其它技術細微變化模擬偏壓信號BIAS,以提供系統(tǒng)內電壓及溫度變動的補償,以及補償集成電路制造中的變化。
在操作過程中,雖然一般模擬偏壓信號BIAS被提供給快速可變頻率振蕩器101以及慢速可變頻率振蕩器102,快速可變頻率振蕩器101以及慢速可變頻率振蕩器102亦分別產(chǎn)生獨立且異步的快速振蕩信號SOS2與慢速振蕩信號BOS。在一個優(yōu)選實施例中,快速可變頻率振蕩器101以及慢速可變頻率振蕩器102被選擇為快速可變頻率振蕩器101的頻率范圍介于慢速可變頻率振蕩器102的10至20倍之間。在另一個優(yōu)選實施例中,快速可變頻率振蕩器101的頻率至少較慢速可變頻率振蕩器102的2倍大。時域同步邏輯103使用慢速振蕩信號BOS作為一取樣周期以得到快速振蕩信號SOS2的取樣。在慢速振蕩信號BOS的頻率時被取的快速振蕩信號SOS2的取樣,被連續(xù)提供給隨機位信號RNDUM,以作為隨機數(shù)的潛在位群。
平衡邏輯104被提供作為制造變動或是任何形式變動的補償,以導致在未來產(chǎn)生隨機位信號RNDUM上潛在的隨機數(shù)位群時,具會傾向特定有導向個別邏輯狀態(tài)(如邏輯0或邏輯1)的偏壓趨勢。于是,平衡邏輯104會經(jīng)由隨機位信號RNDUM檢查隨機數(shù)的兩個連續(xù)的潛在的位群對組,以確定每一對的兩成員是否具有相同的邏輯狀態(tài)。如果一對中的兩成員位群為相同邏輯狀態(tài),平衡邏輯104會拒絕此對成員作為隨機數(shù)的位群。如果兩成員位群具有不同的邏輯狀態(tài),平衡邏輯104會選擇兩成員位群中的其一作為隨機數(shù)中的一位。在一個優(yōu)選實施例中,一對潛在位群中的兩成員位群中的第一個被選擇作為隨機數(shù)位。在另一個優(yōu)選的實施例中,為兩成員位群中的第二個被選擇。在選擇之后,平衡邏輯104路由隨機數(shù)字至隨機數(shù)字輸出信號RNDM,且產(chǎn)生一對應觸發(fā)信號CLKRN指向至并行轉換邏輯105,以使其它隨機數(shù)為可用。
隨機數(shù)的位群經(jīng)由隨機數(shù)位輸出信號RNDM以及觸發(fā)信號CLKRN被連續(xù)記錄至并行轉換邏輯105。并行轉換邏輯105匯集連續(xù)被產(chǎn)生的隨機數(shù)位群成n位的隨機數(shù),以經(jīng)由總線RN[70]平行提供給緩沖器106。預備信號RDY致能緩沖器106拴鎖住n位的隨機數(shù),以使其隨后被擷取。在一個優(yōu)選實施例中,8位的隨機數(shù)剛好可使用整個總線RN[70]。在其它優(yōu)選的實施例中,可提供隨機數(shù)具有較佳的結構,以相稱較佳應用的需求。
使用隨機數(shù)的潛在位群的隨機數(shù)隨機性會透過獨立分別變化快速可變頻率振蕩器101以及慢速可變頻率振蕩器102兩者的頻率而提高。首先,提供給快速可變頻率振蕩器101以及慢速可變頻率振蕩器102的模擬偏壓信號BIAS的電平,為根據(jù)當隨機數(shù)被配置為提供給緩沖器106時的隨機數(shù)的多個位群的邏輯狀態(tài)。當平衡轉換邏輯105持續(xù)地將連續(xù)的隨機數(shù)位群移位至平行的隨機數(shù)群,總線RN[70]的狀態(tài)改變會反映出被移位至新位位置的新位的邏輯狀態(tài)。在本發(fā)明的一個實施例中,由總線RN[70]位群中取走兩個位RN[10],且路由這些位RN[10]至可變偏壓產(chǎn)生器108。接著,可變偏壓產(chǎn)生器108根據(jù)此兩位RN[10]的狀態(tài)變化模擬偏壓信號BIAS的模擬值。模擬偏壓信號BIAS的變化為圍繞著模擬偏壓信號BIAS的修正值,此修正值由一3位的修正點輸入信號XRAY[20]所決定。在集成電路的實施例中,此修正點輸入信號XRAY[20]長期為在制程部分時被確立。因此,集成電路設計師可以借助修正點輸入信號XRAY[20],在量產(chǎn)時,調整模擬偏壓信號BIAS的值以補償制程中的變動。雖然在圖1的實施例中,為僅由隨機數(shù)總線RN[70]中取用兩位RN[10]以調整模擬偏壓信號BIAS,但本領域技術人員可知,在本發(fā)明不同的實施例中,可配置為取走總線RN[70]中的其它位群以滿足不同較佳的需求。
第二個提高潛在位群的隨機數(shù)隨機性的裝置機制為借助頻率變化邏輯107。頻率變化邏輯107獨立地產(chǎn)生數(shù)字噪聲信號NOISE,而此數(shù)字噪聲信號NOISE的邏輯狀態(tài)隨機地變化使慢速可變頻率振蕩器102的頻率產(chǎn)生變化。此數(shù)字噪聲信號NOISE為借助慢速可變頻率振蕩器102與模擬偏壓信號BIAS連接,以改變慢速振蕩信號BOS的頻率,因此有效地改變快速振蕩信號SOS2的取樣頻率。
根據(jù)本發(fā)明對隨機數(shù)產(chǎn)生裝置100的總結為快速可變頻率振蕩器101的輸出(快速振蕩信號SOS2)狀態(tài)被取樣在慢速可變頻率振蕩器102所建立的比例上。慢速可變頻率振蕩器102與快速可變頻率振蕩器101相比,具有較小的頻率。平衡邏輯104濾出具有相同邏輯電平的取樣對組。由每一被接收對中的一位配置為n位的隨機數(shù),且將n位的隨機數(shù)完成連續(xù)轉平行后,提供給緩沖器106。多個位群RN[10],當隨機數(shù)被配置時,用以借助可變偏壓產(chǎn)生器108持續(xù)變化模擬偏壓信號BIAS的電平以提供給快速可變頻率振蕩器101以及慢速可變頻率振蕩器102兩者,而持續(xù)變化其對應輸出(快速振蕩信號SOS2及慢速振蕩信號BOS)。慢速可變頻率振蕩器102還依據(jù)被獨立產(chǎn)生的數(shù)字噪聲信號NOISE而持續(xù)被變化。
請參考圖2,圖2繪示的是根據(jù)本發(fā)明優(yōu)選實施例的可變偏壓控制如何修改振蕩頻率的時序圖200。時序圖200顯示了快速振蕩信號SOS2、慢速振蕩信號BOS,以及模擬偏壓信號BIAS。快速振蕩信號SOS2、慢速振蕩信號BOS,以及模擬偏壓信號BIAS為代表圖1中所討論的同名輸出??焖僬袷幮盘朣OS2、慢速振蕩信號BOS、模擬偏壓信號BIAS中的每一的振幅為以振幅界限HI、LO繪示,其可達到的范圍為根據(jù)目前電子電路的所提供的供應電壓以及所采用的電路技術。以1.5伏特技術的CMOS集成電路來說,代表HI的伏特數(shù)約為1.5伏特,而代表LO的伏特數(shù)約為0伏特。
根據(jù)本發(fā)明的一代表性實施例中可知,當模擬偏壓信號BIAS在極值HI時,快速振蕩信號SOS2,慢速振蕩信號BOS均為在其最高頻率??焖僬袷幮盘朣OS2具有1.0ns周期,且對應1GHz的頻率。慢速振蕩信號BOS具有15ns周期,且對應67MHz的頻率。因此,模擬偏壓信號BIAS在極值HI時,快速振蕩信號SOS2幾乎較慢速振蕩信號BOS快15倍。
當模擬偏壓信號BIAS在極值LO時,快速振蕩信號SOS2,慢速振蕩信號BOS均為在其最低頻率??焖僬袷幮盘朣OS2具有2.0ns周期,且對應500MHz的頻率。慢速振蕩信號BOS具有45ns周期,且對應22MHz的取樣頻率。在此極值時,快速振蕩信號SOS2幾乎較慢速振蕩信號BOS慢22倍。
模擬偏壓信號BIAS在中間范圍的振幅時結果為快速振蕩信號SOS2具有1.5ns周期(667MHz),而慢速振蕩信號BOS具有30ns周期(33MHz)。在此中間范圍,慢速振蕩信號BOS幾乎較快速振蕩信號SOS2慢20倍。
由時序圖200可知,快速振蕩信號SOS2,慢速振蕩信號BOS的周期幾乎呈現(xiàn)為線性變化,以響應模擬偏壓信號BIAS的變動,但兩信號SOS2,BOS間的關系,則并非為線性變化。由時序圖200可知,以上本發(fā)明的實施例中,此隨機數(shù)產(chǎn)生裝置的任何震蕩器并不需互相要為線性關系響應線性關系的振蕩器組,且模擬偏壓信號BIAS的變化也不需超過系統(tǒng)或在系統(tǒng)或是集成電路所提供的供應電壓的整個范圍內變化,即能實現(xiàn)本發(fā)明。此外,快速振蕩信號SOS2亦不需幾乎較慢速振蕩信號BOS快上10至20倍。
請參考圖3,圖3繪示的是圖1中的隨機數(shù)產(chǎn)生裝置100中的時域同步邏輯300的電路方塊圖。時域同步邏輯300包括兩緩存器301、303,以將快速振蕩信號SOS2同步為對應慢速振蕩信號BOS的時域。在一個優(yōu)選實施例中,緩存器301為D型觸發(fā)器,且慢速振蕩信號BOS作為緩存器301、303的脈沖輸入。在慢速振蕩信號BOS的第一個脈沖邊緣(如借助指定電路所配置的上升緣或是下降緣所決定),緩存器301對快速振蕩信號SOS2取樣,以產(chǎn)生輸出信號SOS2REG。在慢速振蕩信號BOS的下一個脈沖邊緣,緩存器303拴鎖住信號SOS2REG以產(chǎn)生輸出信號RNDUM。本領域技術人員可知,通常至少需要兩個連續(xù)的緩存器301,303克服兩不同時域的轉移問題,以將來自于不同時域的兩數(shù)字信號同步化。因此,隨著1個脈沖開始延遲,根據(jù)慢速振蕩信號BOS的每個脈沖邊緣,時域同步邏輯300在輸出信號RNDUM后隨即提供一隨機數(shù)的新潛在位。
請參考圖4,圖4繪示的是根據(jù)本發(fā)明優(yōu)選實施例中的平衡邏輯400的電路方塊圖。平衡邏輯400具有數(shù)據(jù)緩存器401,以通過輸出信號RNDUM接收隨機數(shù)的潛在位群。慢速振蕩信號BOS被數(shù)據(jù)緩存器401作為一脈沖信號,用以記錄連續(xù)通過平衡邏輯400的潛在位群。慢速振蕩信號BOS亦被提供給位計數(shù)器402和與(AND)邏輯404。數(shù)據(jù)緩存器401提供一被拴鎖數(shù)據(jù)輸出信號RNDUMX,且將此輸出信號RNDUMX路由至同位邏輯403以及數(shù)入的隨機位選擇緩沖器405。同位邏輯403具有一奇數(shù)同位輸出信號DIFF以提供作為與邏輯404的輸入。此外,位計數(shù)器402的偶數(shù)輸出信號EVEN被提供作為與邏輯404的另一個輸入。
在操作過程中,數(shù)據(jù)緩存器401使能平衡邏輯400處理由時域同步邏輯300所提供的以快速振蕩信號SOS2在慢速振蕩信號BOS時域的取樣作為隨機數(shù)的潛在位群中的一對。輸出信號RNDUM提供第一潛在位的存取,而輸出信號RNDUMX提供第二潛在位的存取。此對第一以及第二潛在位被提供至同位邏輯403。在一個優(yōu)選實施例中,同位邏輯403為一異或(exclusive-OR)邏輯門。如果輸出信號RNDUM、RNDUMX上的潛在位為不同的邏輯狀態(tài),同位邏輯403使能此奇數(shù)同位輸出DIFF。如果此兩潛在位為相同邏輯狀態(tài),此奇數(shù)同位輸出DIFF則不被使能。
回想平衡邏輯400的一目的為檢查由時域同步邏輯300所提供的連續(xù)潛在位群對組。因此,位計數(shù)器402用以使能慢速振蕩信號BOS的每一偶數(shù)周期的輸出信號EVEN,以及使能慢速振蕩信號BOS的每一奇數(shù)周期的輸出信號ODD。據(jù)此,位計數(shù)器402的偶數(shù)位輸出信號EVEN用以作為與邏輯404的一限制,且確保潛在位群以對(pair)的方式被檢查,以及不需考慮一潛在位會被接受兩次以上。當同位邏輯403確實在潛在位群流上移位2位同位窗口時,使用輸出信號EVEN與邏輯404的一限制,以確保潛在位群以對的方式被檢查。在一個優(yōu)選實施例中,與邏輯404為一與邏輯門。
如果潛在位群中的一對中的兩位為不同邏輯狀態(tài)時,此對中的第一位由輸出信號RNDUMX被路由,且通過緩沖器405以產(chǎn)生一輸出信號RNDM。
根據(jù)上述討論,本領域技術人員可知,本發(fā)明亦可以使用較佳的結構完成的前所敘述的相同功能。舉例來說,亦可使用位計數(shù)器402的奇數(shù)位輸出信號ODD作為與邏輯404的一限制。此外,潛在位群中的一對中的第二位亦可作為一隨機數(shù)位,而不是上述所討論的第一位。
請參考圖5,圖5繪示的是圖1的隨機數(shù)產(chǎn)生器中的平衡轉換邏輯的電路方塊圖。圖1的隨機數(shù)產(chǎn)生器中的平衡轉換邏輯500耦接平衡邏輯400,以及接收輸出信號RNDM以及觸發(fā)信號CLKRN。平衡轉換邏輯500包括位計數(shù)器501以及移位緩存器502。
在操作期間,當隨機數(shù)位被接受時,隨機數(shù)位的觸發(fā)信號CLKRN為通過平衡邏輯400所使能。經(jīng)由輸出信號RNDM所提供的新隨機數(shù)位,被提供至移位緩存器502,且經(jīng)由觸發(fā)信號CLKRN被記錄在移位緩存器502中。位計數(shù)器501計數(shù)由觸發(fā)信號CLKRN所提供的觸發(fā)數(shù)。當觸發(fā)信號CLKRN已觸發(fā)相當于隨機數(shù)尺寸的次數(shù)時,位計數(shù)器501指示在總線RN[70]上的新n位隨機數(shù)為可用。在圖5所繪示的實施例中,8位的位計數(shù)器501與8位的移位緩存器502為用以轉換8個連續(xù)的隨機位為平行的8位隨機數(shù)。雖然圖5繪示為產(chǎn)生8位隨機數(shù)的組件,但本領域技術人員可知,本發(fā)明可使用其它較佳結構實現(xiàn)n位的隨機數(shù),以滿足其它應用的需求。在圖5所繪示的實施例中,總線RN[70]上信號狀態(tài)的改變?yōu)樾码S機數(shù)位群通過移位緩存器502移位且移進總線RN[70]上的位置,因此,本發(fā)明提供了一裝置,使得總線RN[70]中的多個隨機數(shù)位群可為本發(fā)明的可變偏壓產(chǎn)生器用以變化模擬偏壓信號BIAS。
請參考圖6,圖6繪示的是根據(jù)本發(fā)明優(yōu)選實施例中的可變偏壓產(chǎn)生器600的電路方塊圖??勺兤珘寒a(chǎn)生器600包括2位的數(shù)字轉模擬(digital-to-analog,簡稱D/A)轉換邏輯602以及綜合邏輯603??偩€RN[70]中的兩位RN0,RN1,如圖5所討論,被提供作為2位D/A轉換器602的輸入。
2位D/A轉換器602轉換兩數(shù)字隨機數(shù)位群RN0,RN1為模擬電壓信號NSE,此模擬電壓信號NSE變化在邏輯0電壓與百分之二十的電源供應電壓(如VDD/5)。舉例來說,在一個1.5V的系統(tǒng)中,假設RN0為邏輯0且RN1為邏輯1,模擬電壓NSE的振幅約為200mV。當RN0變?yōu)檫壿?,模擬電壓NSE的值應變?yōu)?00mV。
當隨機數(shù)中的多個位群RN[10]持續(xù)在改變時,模擬電壓NSE的值亦會隨機改變。隨機變化的模擬信號NSE而因此通過總和邏輯603與狀態(tài)模擬偏壓信號STATIC BIAS的值總和以產(chǎn)生模擬偏壓信號BIAS。模擬偏壓信號BIAS被提供給隨機數(shù)產(chǎn)生器中的快速可變頻率振蕩器與慢速可變頻率振蕩器,以分別隨機變化隨機位產(chǎn)生頻率與取樣頻率。在圖6所繪示的實施例中,可以預期的是,狀態(tài)模擬偏壓信號STATIC BIAS為經(jīng)由設計者選擇所建立,如圖1中所繪示的信號XRA[20]的邏輯電平。本領域技術人員可知,以D/A為基礎的可變偏壓產(chǎn)生器600的欲有的功能為提供一隨機變化的模擬電壓以附加調整被修正的狀態(tài)模擬偏壓信號STATIC BIAS,以產(chǎn)生模擬偏壓信號BIAS。且此模擬偏壓信號BIAS的變化,與一些偏壓點有關。據(jù)此,D/A轉換器602的邏輯高與邏輯低輸入以及D/A轉換器602本身的形式可根據(jù)本發(fā)明而輕易更改以實現(xiàn)優(yōu)選實施例的需求。
圖7繪示的是根據(jù)本發(fā)明優(yōu)選實施例中的可變偏壓產(chǎn)生器700。此優(yōu)選實施例中的可變偏壓產(chǎn)生器700包括3個P通道的金氧半導體(MOS)組件P1、P2、P3,其并聯(lián)耦接于N信道組件N1的漏極。狀態(tài)偏壓信號XBIAS被提供給MOS組件N1的門極。可變偏壓產(chǎn)生器700接收總線[70]中的兩位RN0、RN1,此兩位RN0、RN1分別通過反相器703,702路由至反相器703,702所對應的P信道組件P4、P5。P信道組件P4、P5的漏極分別耦接P信道組件P2、P23的源極。
在操作過程中,以組件為基礎的可變偏壓產(chǎn)生器700借助位RN0、RN1的狀態(tài),隨機調整模擬偏壓信號BIAS的電壓,其中,根據(jù)本發(fā)明,此模擬偏壓信號BIAS的電壓為提供給振蕩器組以確立其對應的振蕩信號。進入N信道組件N1的狀態(tài)模擬偏壓信號XBIAS的模擬電平?jīng)Q定了P信道組件P1與N信道組件N1間的供應電壓VDD的電壓分配。模擬偏壓信號BIAS被提供于N信道組件N1的漏極。當位RN0、RN1為邏輯0狀態(tài)時P信道組件P4與P5關閉,因此阻止了任何電流通過P信道組件P2與P3。當位RN0為邏輯1狀態(tài)時,P信道組件P4打開,因此提供了一源流通過P通道P2,而上升了模擬偏壓信號BIAS的電壓電平。同樣地,當位RN1為邏輯1狀態(tài)時,P信道組件P5打開,因此提供了一源流通過P通道P3,而亦上升了模擬偏壓信號BIAS的電壓電平。本領域技術人員可知,當P信道組件P2、P3以并聯(lián)方式耦接于P信道組件P1時,打開P信道組件P2以及/或P3將導致與P信道組件P2、P3尺寸(與P信道組件P1的尺寸相同)有關的偏壓信號BIAS的電壓值增加。本領域技術人員亦可知,N信道組件N1與P信道組件P1的尺寸可輕易的改變,以提供模擬偏壓信號BIAS一個廣的振幅范圍,以滿足本發(fā)明隨機數(shù)產(chǎn)生裝置的多數(shù)應用。
請參考圖8,圖8繪示的是根據(jù)本發(fā)明優(yōu)選實施例中的慢速頻率變化邏輯800。回想在圖1中的討論,慢速頻率變化邏輯800(圖1中的組件107)用可以是提供另外一種改變隨機性額外的不可測性源的方式,以改變化慢速振蕩或是用以取樣的信號,即慢速振蕩信號BOS。此慢速頻率變化邏輯800包括兩獨立的快速可變頻率振蕩器801、8065。在一個優(yōu)選實施例中,快速可變頻率振蕩器801、8065與圖1中所討論的隨機數(shù)產(chǎn)生裝置100中所討論的快速可變頻率振蕩器101相同,因此可節(jié)省設計。快速可變頻率振蕩器801、8065分別提供異步振蕩的輸出信號SOS0、SOS1S1,而輸出信號SOS0、SOS1S1為分別被提供給分頻邏輯組件802、806。振蕩信號DSOS0、DSOS1分別由驅動邏輯組件802、806被提供至信號比較邏輯803。在一個優(yōu)選實施例中,信號比較邏輯803為一異或(exclusive-OR)邏輯組件。信號比較邏輯803輸出隨機變化數(shù)字噪聲信號NOISE,而隨機變化的數(shù)字噪聲信號NOISE為被提供至慢速可變頻率振蕩器102。一般來說,隨機變化的數(shù)字噪聲信號NOISE為通過比較兩分別獨立且異步的振蕩信號DSOS0、DSOS1而實現(xiàn)。在本發(fā)明的一個優(yōu)選實施例中,可以了解的是,信號比較邏輯803作一異或邏輯比較,其中,如果振蕩信號DSOS0、DSOS1的邏輯狀態(tài)為相同(即均為邏輯0或邏輯1),數(shù)字噪聲信號NOISE則不被使能(即邏輯0)。如果振蕩信號DSOS0、DSOS1的邏輯狀態(tài)為不相同(即一為邏輯0,另一為邏輯1),數(shù)字噪聲信號NOISE則被使能(即邏輯1)。由信號比較邏輯803所實現(xiàn)的異或比較亦可采用DOS0及DOS1的同位。當信號DSOS0、DSOS1具有奇同位(其為不同的邏輯狀態(tài)),則數(shù)字噪聲信號NOISE會被設定為邏輯1。當信號DSOS0、DSOS1具有偶同位(即其具有相同的邏輯狀態(tài)),則數(shù)字噪聲信號NOISE會被設定為邏輯0。在圖8所繪示的實施例中,二個振蕩信號DSOS0、DSOS1中的每一個,通過將快速可變頻率振蕩器801的輸出SOS0、SOS1做分頻而產(chǎn)生。在一個優(yōu)選實施例中,分頻邏輯組件802為除8的分頻器。實施例中,使用分頻邏輯組件802的系統(tǒng)響應,與慢速可變頻率振蕩器102的系統(tǒng)響應不同,以使符合慢速可變頻率振蕩器102的系統(tǒng)響應的數(shù)字噪聲信號NOISE產(chǎn)生。有鑒于此特點,本領域技術人員將顯然可知,實施例中的分頻邏輯組件802,不需使用獨立的可變頻率振蕩器801來符合慢速可變頻率振蕩器102的系統(tǒng)響應。本領域技術人員也將顯然可知,因為可變頻率振蕩器801中的每一個為獨立運作,以使用奇同位或偶同位(即奇同位的補碼)的邏輯功能,以產(chǎn)生數(shù)字噪聲信號NOISE。此外,本領域技術人員將會了解到,快速可變頻率振蕩器801不需相同。
回到圖9,其繪示的是根據(jù)本發(fā)明的慢速可變頻率振蕩器的電路方塊圖。慢速可變頻率振蕩器900產(chǎn)生取樣脈沖BOS,其會隨著隨機變化的模擬偏壓信號BIAS及隨機變化的數(shù)字噪聲位NOISE的作用而變化。慢速可變頻率振蕩器900包括慢速振鈴振蕩器901,其在頻率范圍內產(chǎn)生慢速振蕩信號BOS,此頻率范圍內的特定頻率為根據(jù)被提供的模擬信號FRQDRV的值而變化。為了產(chǎn)生FRQDRV,慢速可變頻率振蕩器900具有二個串聯(lián)的P信道組件P1、P2,其與另一個組件P3為并聯(lián)連接。模擬信號FRQDRV的振幅由組件P1-P3所導通的程度所決定。
回憶有關圖1、6、以及7的較早的討論,信號BIAS為隨機變化的模擬電壓,其在大約的固定偏壓點上做變化,因此會提供一個參考值,藉此,P2及P3會導通,以使模擬信號FRQDR能供應可接受的振幅范圍給慢速振鈴振蕩器901。此外,回憶有關圖1及8的討論,數(shù)字信號NOISE會隨機改變邏輯狀態(tài)。NOISE經(jīng)由低通濾波器而連接到P1的門極,而低通濾波器由電阻R1及電容C1所組成。本領域技術人員將顯然可知,本發(fā)明的某實施例可使用另外的組件,來達成如繪示于圖9中的組件R1及C1所提供的電阻及電容的效用。例如,在集成電路的實施例中,MOS組件可以提供R1及C1的功能。低通濾波器R1、C1用以提供NOISE的邏輯轉態(tài)的變動(slew)。因此,信號NOISE的轉態(tài)可通過使流經(jīng)P1的電流變化,而用以使在送到慢速振鈴振蕩器901的可接受范圍中的FRQDRV振幅隨機地提高及降低。本領域技術人員將顯然可知,因為串聯(lián)的P信道組件P1及P2與組件P3并聯(lián),流經(jīng)P1的電流程度將用來決定基于P1-P3的尺寸的FRQDRV的振幅。本領域技術人員也將會了解到,組件P1-P3的尺寸與特征可簡單地做調整,以產(chǎn)生寬廣范圍的振幅,其將會符合許多慢速振鈴振蕩器901的要求,而許多慢速振鈴振蕩器901用于本發(fā)明的范圍內,用以產(chǎn)生隨機數(shù)。
本發(fā)明目前已討論過的組件,會經(jīng)由使獨立產(chǎn)生且異步的振蕩信號SOS2、BOS的頻率隨機變化,而產(chǎn)生隨機數(shù)。特定1.5伏特CMOS微電路實施例中的細節(jié),現(xiàn)將配合圖10及11做討論。
參照圖10,表1000繪示的是當模擬偏壓信號BIAS的許多電平作用時,快速振蕩信號SOS_的一個例子的周期(SOS_PERIOD)及頻率(SOS_FREQUENCY)。與隨機位產(chǎn)生信號SOS2及異步振蕩信號SOS0、SOS1有關的快速振蕩信號SOS_,用以產(chǎn)生隨機噪聲位NOISE。這樣的信號根據(jù)本發(fā)明的快速可變頻率振蕩器101,以及在慢速可變頻率邏輯800中的類似的快速可變頻率振蕩器801所供應。根據(jù)本發(fā)明的可變偏壓產(chǎn)生器108、600、700,使用的固定偏壓信號XRAY[20]的的邏輯狀態(tài)以設定BIAS的值,如先前有關圖1、6、以及7的討論。
關于繪示于圖10中的實施例,快速可變頻率振蕩器101及快速可變頻率振蕩器801會使用范圍從766mV到509mV的BIAS電壓,以產(chǎn)生頻率范圍從大約500MHz到870MHz的振蕩信號SOS2、SOS0、SOS1?;貞浻嘘P圖1、6、以及7的討論,當隨機數(shù)的數(shù)個位改變隨機數(shù)總線RN[70]的狀態(tài)時,信號BIAS的電平可在極端點內隨機地變化。
現(xiàn)在參照圖11,其繪示的是當模擬偏壓信號BIAS的許多電平,因為隨機變化的數(shù)字噪聲位NOISE的不同的邏輯狀態(tài)而作用時,慢速振蕩信號BOS的一個例子的周期(BOS PERIOD)及頻率(BOS FREQUENCY)的表1100。有關取樣脈沖信號BOS的慢速振蕩信號BOS,藉由根據(jù)本發(fā)明的慢速可變頻率振蕩器102所供應。根據(jù)本發(fā)明的可變偏壓產(chǎn)生器108,600,700,可使用固定偏壓信號XRAY[20]的邏輯狀態(tài)來設定BIAS的值,如先前有關圖1、6、以及7的討論。
關于繪示于圖11中的實施例,慢速可變頻率振蕩器102使用范圍從766mV到509mV的BIAS電壓,以產(chǎn)生頻率范圍從大約為22MHz至63MHz的取樣脈沖BOS。回憶有關圖1、6、以及7的討論,當隨機數(shù)的多個位改變隨機數(shù)總線RN[70]的狀態(tài)時,信號BIAS的電平可在極端點內隨機地變化,其顯示于表1100中。參考圖8的討論,敘述如何產(chǎn)生數(shù)字噪聲位NOISE,以提供取樣脈沖頻率的進一步的隨機變化。
為了能了解本發(fā)明的內容,有關圖10-11所討論的例子只做為舉例之用。然而,本領域技術人員將顯然可知,有關圖10-11所討論的內容并非限制本發(fā)明的由于偏壓電壓及其相對應產(chǎn)生的頻率所包含的應用的范圍。
雖然本發(fā)明及其目的、特征、以及優(yōu)點已詳細敘述,但是本發(fā)明也可包含其它的實施例。例如,雖然本發(fā)明以隨機數(shù)產(chǎn)生器的內容顯示,而用于如微處理器的集成電路中,但是本發(fā)明的范圍可超出這樣的表示??深A期的是,本發(fā)明包含應用及實施例,其中在此所討論的組件可具體實施為獨立組件,或為隔開組件之間的分離電路。
除此之外,雖然在此所敘述的振蕩器已顯示為振鈴振蕩器,但是也可以使用其它的振蕩器技術。在今日的微電子學中,通常會使用振鈴振蕩器技術來產(chǎn)生脈沖信號,但是不應該認為的是,這些組件只能使用在此所敘述的振蕩器的實施例的方法。事實上,本發(fā)明的范圍可擴展到任何的手段或方法,藉此,異步振蕩信號可獨立產(chǎn)生,并且其頻率可在上述的限制中變化及使用。
此外,本發(fā)明已在內容中顯示快速位產(chǎn)生振蕩信號的范圍是從500MHz到1GHz,而取樣振蕩信號的范圍是從大約20MHz到65MHz。這樣的實施例只用來教導本發(fā)明在熟知的應用領域中。然而,本領域技術人員將顯然可知,本發(fā)明中的組件的頻率范圍可擴展或下降,用以在符合除了在此討論外的其它的應用要求的速率時,產(chǎn)生隨機數(shù)。使用二個獨立產(chǎn)生及異步的振蕩信號之間的同位,以產(chǎn)生數(shù)字噪聲位,其為用以更進一步變化隨機數(shù)產(chǎn)生器的取樣脈沖,以使設計者在隨機數(shù)產(chǎn)生器中可達成的頻率使用變化技術領域內,能達成更寬廣范圍的頻率,如來自電阻的熱噪聲。
本領域技術人員應該顯然可知,其能很容易地使用揭露的觀念及特定的實施例,當做設計或修改其它結構的基礎,用以完成本發(fā)明的相同目的,并且在此所做的各種各樣的改變、取代及變化,不能脫離如后附的權利要求書所定義的本發(fā)明的精神及范圍。
權利要求
1.一種隨機數(shù)產(chǎn)生裝置,包括一第一可變頻率振蕩器,以于一第一頻率時產(chǎn)生一第一振蕩信號;一第二可變頻率振蕩器,以產(chǎn)生與該第一振蕩信號不同步且具有較該第一頻率低的一第二頻率的一第二振蕩信號,其中該隨機數(shù)的一位群為由該第一振蕩信號于該第二頻率時的一取樣所配置;以及一可變偏壓產(chǎn)生器,耦接于該第一可變頻率振蕩器與該第二可變頻率振蕩器,以產(chǎn)生一模擬偏壓信號,且其中該模擬偏壓信號的變化為根據(jù)該隨機數(shù)之中該位群中的多個的一邏輯狀態(tài)來變化。
2.如權利要求1所述的隨機數(shù)產(chǎn)生裝置,其中該位群中的這些個位是包括該隨機數(shù)的該位群中的兩個位。
3.如權利要求1所述的隨機數(shù)產(chǎn)生裝置,其中該位群中的這些個位于該取樣作為該隨機數(shù)的配置期間,改變該邏輯狀態(tài)。
4.如權利要求3所述的隨機數(shù)產(chǎn)生裝置,其中該可變偏壓產(chǎn)生器包括一隨機噪聲信號,被配置為根據(jù)該邏輯狀態(tài)以變化。
5.如權利要求4所述的隨機數(shù)產(chǎn)生裝置,其中該可變偏壓產(chǎn)生器還包括一總和邏輯,耦接于該隨機噪聲信號,以將該隨機噪聲信號與一狀態(tài)偏壓信號總和而產(chǎn)生該模擬偏壓信號。
6.如權利要求4所述的隨機數(shù)產(chǎn)生裝置,其中該可變偏壓產(chǎn)生器包括一數(shù)字/邏輯轉換器,與該位群中的這些個位耦接,且被配置為將該邏輯狀態(tài)轉換為該隨機噪聲信號。
7.如權利要求4所述的隨機數(shù)產(chǎn)生裝置,其中該可變偏壓產(chǎn)生器包括多個P信道組件,這些P信道組件中的每一對應耦接于該位群中的這些個位中的其一,其中這些P信道組件被配置為并聯(lián)且具有一節(jié)點共通于該模擬偏壓信號,其中該邏輯狀態(tài)的任一改變,產(chǎn)生該邏輯偏壓信號的一對應改變。
8.一種集成電路中的隨機數(shù)產(chǎn)生裝置,包括一快速振蕩器,被配置為于一第一頻率時產(chǎn)生一快速振蕩信號;一慢速振蕩器,被配置為產(chǎn)生一慢速振蕩信號,該慢速振蕩信號不耦接于該快速振蕩信號且具有較二分之一該第一頻率的一半為低的一第二頻率;一時域同步邏輯,耦接于該快速振蕩器與該慢速振蕩器,且被配置為以該慢速振蕩信號的相位對該快速振蕩信號取樣而得到一隨機數(shù)的一位群;以及一偏壓產(chǎn)生器,被配置為產(chǎn)生一偏壓信號以分送給該快速振蕩器與該慢速振蕩器,其中該第二頻率的一范圍與該第一頻率為根據(jù)該偏壓信號以設定,且其中該偏壓產(chǎn)生器根據(jù)該位群中的多個的一狀態(tài),來變化該偏壓信號。
9.如權利要求8所述的集成電路中的隨機數(shù)產(chǎn)生裝置,其中該位群中的這些個位是包括該隨機數(shù)的該位群中的兩個。
10.如權利要求8所述的集成電路中的隨機數(shù)產(chǎn)生裝置,其中該位群中的這些個于該隨機數(shù)的配置期間,改變該狀態(tài)。
11.如權利要求10所述的集成電路中的隨機數(shù)產(chǎn)生裝置,其中該偏壓產(chǎn)生器包括一噪聲信號,被配置為根據(jù)該狀態(tài)以變化。
12.如權利要求10所述的集成電路中的隨機數(shù)產(chǎn)生裝置,其中該偏壓產(chǎn)生器還包括一總和邏輯,耦接于該噪聲信號,以將該噪聲信號與一被修正偏壓信號總和而產(chǎn)生該偏壓信號。
13.如權利要求11所述的集成電路中的隨機數(shù)產(chǎn)生裝置,其中該偏壓產(chǎn)生器包括一數(shù)字/邏輯轉換器,與該位群中的這些個位耦接,且被配置為將該狀態(tài)轉換為該噪聲信號。
14.如權利要求11所述的集成電路中的隨機數(shù)產(chǎn)生裝置,其中該偏壓產(chǎn)生器包括多個P信道組件,這些P信道組件中的每一對應耦接于該位群中的這些個位中的其一,其中這些P信道組件被配置為并聯(lián),且其中這些P信道組件具有一節(jié)點共通于該偏壓信號,其中該狀態(tài)的任一改變,產(chǎn)生該偏壓信號的一對應改變。
15.一種隨機數(shù)產(chǎn)生器中的隨機變化模擬偏壓信號裝置,包括一總和邏輯,以將一狀態(tài)偏壓信號與一隨機噪聲信號總和而產(chǎn)生該模擬偏壓信號;以及一產(chǎn)生該隨機噪聲信號的裝置,耦接于該總和邏輯,且被配置為在該隨機數(shù)產(chǎn)生器配置一隨機數(shù)時,根據(jù)該隨機數(shù)的一位群中的多個的一邏輯狀態(tài)變化該隨機噪聲信號。
16.如權利要求15所述的隨機數(shù)產(chǎn)生器中的隨機變化模擬偏壓信號裝置,其中該模擬偏壓信號為用以決定該隨機數(shù)產(chǎn)生器中的一振蕩器群的頻率。
17.如權利要求15所述的隨機數(shù)產(chǎn)生器中的隨機變化模擬偏壓信號裝置,其中該振蕩器群包括一快速振蕩器,被配置為于一第一頻率時產(chǎn)生一快速振蕩信號;以及一慢速振蕩器,被配置為產(chǎn)生一慢速振蕩信號,該慢速振蕩信號不耦接于該快速振蕩信號且具有較二分之一該第一頻率低的一第二頻率;其中,該隨機數(shù)的位群為藉由該快速振蕩器于該第二頻率時的一取樣以連續(xù)產(chǎn)生。
18.如權利要求15所述的隨機數(shù)產(chǎn)生裝置,其中該位群中的這些個位是包括該隨機數(shù)的該位群中的兩個。
19.如權利要求15所述的隨機數(shù)產(chǎn)生裝置,其中該產(chǎn)生該隨機噪聲信號的裝置包括一數(shù)字/邏輯轉換器,與該位群中的這些個位耦接,且被配置為將該邏輯狀態(tài)轉換為該隨機噪聲信號。
20.如權利要求15所述的隨機數(shù)產(chǎn)生裝置,其中該產(chǎn)生該隨機噪聲信號的裝置包括多個P信道組件,這些P信道組件中的每一對應耦接于該位群中的這些個位中的其一,其中這些P信道組件為并聯(lián),且其中這些P信道組件產(chǎn)生該隨機噪聲信號,其中該邏輯狀態(tài)的任一改變,產(chǎn)生該偏壓信號的一對應改變。
全文摘要
一種以硬件為基礎且用以并入于集成電路的隨機數(shù)產(chǎn)生裝置。此裝置具有第一可變頻率振蕩器、第二可變頻率振蕩器,以及可變偏壓產(chǎn)生器。第一可變頻率振蕩器于第一頻率時產(chǎn)生一第一振蕩信號。第二可變頻率振蕩器產(chǎn)生與第一振蕩信號不同步且具有較第一頻率低的第二頻率的第二振蕩信號,其中隨機數(shù)的位群為由第一振蕩信號于第二頻率時的取樣所配置??勺兤珘寒a(chǎn)生器耦接于第一可變頻率振蕩器與第二可變頻率振蕩器,且產(chǎn)生模擬偏壓信號。第一頻率與第二頻率根據(jù)模擬偏壓信號變化,且模擬偏壓信號根據(jù)隨機數(shù)的位群中的多個的邏輯狀態(tài)變化。
文檔編號G06F7/58GK1428691SQ0214981
公開日2003年7月9日 申請日期2002年11月6日 優(yōu)先權日2002年1月14日
發(fā)明者詹姆士·R·倫德貝爾格 申請人:智權第一公司