專利名稱:控制裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及具有從電池供電的微處理器的控制裝置。
但是,電源電壓監(jiān)視裝置判定的電壓,有必要設(shè)定為與在系統(tǒng)內(nèi)的電路中動作保障電壓最高的電壓一致。另一方面,作為以電池為電源的設(shè)備從電池的壽命來講,即使是稍微的也希望在低一些的電壓下動作。
進(jìn)一步,作為另一方面的問題,電源電池具有電池電壓一時變動的場合。因此,作為微機(jī)的電源有必要使用先將電池電壓升壓并使該升壓電壓穩(wěn)定的電壓。但是,即使在升壓的場合,在升壓電源不夠高的場合或者在微機(jī)動作中因某種原因?qū)е虏荒芡耆龎憾股龎弘娫唇档偷膱龊系?,也有可能使微機(jī)的動作不穩(wěn)定而產(chǎn)生誤動作。
為了達(dá)到上述目的,本發(fā)明提供一種控制裝置,具有CPU和判定向該CPU供電的供電電平并在該供電電壓降低到預(yù)定電平以下時對該CPU進(jìn)行復(fù)位的控制電路,根據(jù)CPU的動作狀態(tài)設(shè)置多個該預(yù)定電平。這時的動作狀態(tài),可以通過通常驅(qū)動狀態(tài)和低速驅(qū)動狀態(tài)來加以區(qū)別,也可以通過CPU訪問的外圍電路來加以區(qū)別。
此外,本發(fā)明提供一種控制裝置,在向CPU供電的供電電平在預(yù)定電平以下時,通過在程序上使CPU的動作狀態(tài)進(jìn)行無限循環(huán)處理來使其產(chǎn)生異常狀態(tài),通過檢測該異常狀態(tài)的監(jiān)視計時器的動作等檢測出CPU異常并進(jìn)行CPU的系統(tǒng)復(fù)位。
本發(fā)明的其他方面通過以下所示的優(yōu)選實(shí)施例會弄明白。
圖2是本發(fā)明的第2實(shí)施例中的主要電路構(gòu)成圖。
圖3是本發(fā)明的第3實(shí)施例中的主要電路構(gòu)成圖。
圖4是本發(fā)明的第4實(shí)施例中的主要電路構(gòu)成圖。
圖5是本發(fā)明的第5實(shí)施例中的主要電路構(gòu)成圖。
圖6是本發(fā)明的第5實(shí)施例中的電壓檢測電路構(gòu)成圖。
圖7是表示本發(fā)明的第5實(shí)施例中的電壓降低的曲線圖。
圖8是本發(fā)明的第5實(shí)施例中的時序圖。
圖9是本發(fā)明的第5實(shí)施例中的框圖。
圖1是具備本發(fā)明的第1實(shí)施例的電源電壓監(jiān)視電路的控制裝置的電路的一部分。在本圖中,1表示控制裝置的電路,2表示電源電壓監(jiān)視裝置。3是掌管控制裝置的動作的中央運(yùn)算處理裝置,通常采用微處理器,在本說明書中以下用CPU表示。4是發(fā)生CPU3的時鐘信號的振蕩電路,其發(fā)生兩種振蕩頻率,在此可以輸出32KHz和4MHz的時鐘信號。5是來自CPU3的頻率切換信號線,在CPU輸出‘Hi’時,振蕩電路4向時鐘線6輸出4MHz的時鐘,輸出‘Lo’的話,輸出32KHz的時鐘。CPU3與該時鐘同步進(jìn)行程序的處理。一般地,在要求控制裝置進(jìn)行高速的處理的場合,以4MHz的高速時鐘動作,為了降低消耗的電力以低速時鐘動作。另一方面,在以低速時鐘動作的場合,動作保障電壓的下限設(shè)定得較低,在本實(shí)施例中以Emin1表示。在以高速時鐘動作的場合,動作保障電壓的下限設(shè)定得較高,在本實(shí)施例中以Emin2表示。當(dāng)然,Emin1<Emin2。7是用于CPU3對電源電壓監(jiān)視裝置切換電源電壓判定電平的控制信號線。8是復(fù)位信號線,從電源電壓監(jiān)視裝置向該信號線輸出‘Hi’的話,CPU3復(fù)位,控制裝置停止動作回到初始狀態(tài)。9表示去往圖中沒有示出的外圍電路的信號線。在該外圍電路中包含寫有CPU3的控制程序的掩模ROM或RAM、EEPROM等存儲電路,驅(qū)動各種執(zhí)行機(jī)構(gòu)的驅(qū)動電路等。
10是比較器,其將以電阻14和電阻15分壓電源VCC和GND之間的電壓和基準(zhǔn)電壓源11或12的電壓進(jìn)行比較,在分壓的電壓變得比基準(zhǔn)電壓低的場合輸出‘Hi’。分壓的電壓高的話輸出‘Lo’。13是根據(jù)自CPU3輸出到信號線7的信號切換輸入給比較器10的基準(zhǔn)電壓源的開關(guān)。11是在CPU3以低速時鐘動作時選擇的電壓源,其輸出電壓是E1。14和15是決定連接在比較器10的一個輸入端的電壓的分壓電阻,其電阻值分別是R1和R2。進(jìn)一步,100是作為電源的可以裝卸的電池,從那里向控制電路系統(tǒng)供給的電壓以VCC表示。另外,從該電池向圖中沒有示出的執(zhí)行機(jī)構(gòu)等供給大的電流。101是二極管,102是大容量的電容,以這2個部件進(jìn)行控制系統(tǒng)的電源的備份。例如,為了驅(qū)動圖中沒有示出的執(zhí)行機(jī)構(gòu),大的電流從電池100流過,電池兩端的電壓急劇下降,但是,二極管101可以防止電流從控制系統(tǒng)流向電池方向,通過蓄積在電容102的電荷徐徐放電,可以防止VCC急劇降低。
可是,在選擇電壓源11時,比較器10翻轉(zhuǎn)的VCC的值是(1+R1/R2)×E1,VCC比該電壓低的話,比較器10輸出‘Hi’。因此,確定R1、R2、E1,使得式Emin1=(1+R1/R2)×E1…①成立。
12是在CPU3以高速時鐘動作時選擇的電壓源,其輸出值是E2。在選擇電壓源12時,比較器10翻轉(zhuǎn)的值是(1+R1/R2)×E2。VCC比該電壓低的話,比較器10輸出‘Hi’。因此,確定E2,使得式Emin2=(1+R1/R2)×E2…②成立。
對由以上構(gòu)成而組成的本控制電路的動作進(jìn)行說明。
由于CPU3通常以低速時鐘動作,所以在信號線5輸出‘Lo’,振蕩電路4輸出32KHz的時鐘。另外,通過信號線7,比較器的基準(zhǔn)電壓連接在E1上。如果是該狀態(tài)的話,CPU3的消耗電流小,而且只要VCC不降低很多(EI以下)就不會被復(fù)位,因此,電容102的備份長期有效。因此,即使在控制電路動作中,如果時間短的話,也可以進(jìn)行電池交換。
另一方面,如果需要使控制電路高速動作,首先切換信號線7,將比較器的基準(zhǔn)電壓切換到E2上。此后切換向信號線5的輸出,使振蕩器4的輸出為4MHz。在該狀態(tài)下,在不再需要繼續(xù)高速動作時,使振蕩器4的頻率回到32KHz后,利用信號線7操作開關(guān)13,將比較器10的基準(zhǔn)電壓切換到E1上。另外,在隨著電池的消耗剩余電量減少的狀態(tài)下,若控制電路在高速動作中使圖中沒有示出的執(zhí)行機(jī)構(gòu)動作的話,可能引起VCC降低到CPU的動作保障范圍以下。在這種場合下,由于比較器的基準(zhǔn)電壓設(shè)定為E2,所以,其輸出從‘Lo’翻轉(zhuǎn)為‘Hi’,對CPU進(jìn)行復(fù)位。即,可以不使系統(tǒng)失控而使控制停止。
圖2是表示涉及本發(fā)明的第2實(shí)施例的附圖,對與第1實(shí)施例不同的部位進(jìn)行說明。7是從CPU3對電源電壓監(jiān)視裝置進(jìn)行控制的控制信號線,將該信號設(shè)定為‘Hi’電平則使電源電壓監(jiān)視裝置的功能完全有效,但是,將該信號設(shè)定為‘Lo’電平的話,使該電路的功能的一部分不動作。詳細(xì)情況以后敘述。
10、11、14、15是用于檢測CPU3以低速時鐘動作時的最低動作電壓的電路,VCC降低到低于最低動作電壓后,比較器10輸出‘Hi’電平。該信號連接在或門電路21的輸入端的一端。12、16、17、18是用于檢測CPU3以高速時鐘動作時的最低動作電壓的電路,VCC降低到低于最低動作電壓后,比較器10輸出‘Lo’電平,將N溝道的FET19設(shè)定為截止?fàn)顟B(tài)。如果VCC比以高速時鐘動作的最低動作電壓高的話,F(xiàn)ET19成為導(dǎo)通狀態(tài)。20是電阻器,一端連接在FET19的漏極,另一端連接在信號線7上。21是具有2個輸入端的或門電路,其輸出端經(jīng)信號線8連接在CPU3的復(fù)位端上。其它是進(jìn)行與實(shí)施例1同樣的動作的部件。
在以上結(jié)構(gòu)的電路中,本裝置進(jìn)行如下動作。
通常CPU3將振蕩器的輸出頻率設(shè)定為低速,與實(shí)施例1同樣32KHz,在信號線7輸出‘Lo’。于是,無論FET19是導(dǎo)通狀態(tài)還是截止?fàn)顟B(tài),或門電路的輸入端的一端維持‘Lo’電平。即,禁止比較器16的信號輸出,使其不動作。雖然比較器16是檢測在高速時鐘下的最低動作電壓的部件,但是,通過以上處理,可以防止在以低速時鐘動作中,來自高速時鐘下的最低動作電壓檢測電路的信號輸出。
在CPU3以高速時鐘動作的場合,在信號線7輸出‘Hi’電平,此后切換信號線5將振蕩器4的輸出頻率設(shè)定為高速,與實(shí)施例1同樣4MHz。隨著電池100的消耗,在以高速時鐘的動作中,VCC降低到最低動作電壓以下后,比較器16翻轉(zhuǎn)為‘Lo’電平。由于在低速時鐘下的動作保障電壓比在高速的場合低,所以,比較器10的輸出維持‘Lo’電平。由于FET20其柵極變?yōu)椤甃o’所以成為截止?fàn)顟B(tài)。另一方面,由于電阻20的一端、信號線7被設(shè)定為‘Hi’電平,所以,F(xiàn)ET19的漏極成為‘Hi’電平。因此,由于或門電路21的一端成為‘Hi’電平,所以信號線8成為‘Hi’電平,CPU3被復(fù)位。
圖3是說明本發(fā)明的第3實(shí)施例的附圖,比較器10是用于檢測以低速時鐘動作時的最低電壓的部件,比較器16是用于檢測以高速時鐘動作時的最低電壓的部件。22是CPU3內(nèi)部的開關(guān),在軟件上可以自由地進(jìn)行ON/OFF的切換。
在以低速時鐘動作中,CPU3將內(nèi)部開關(guān)22設(shè)定為OFF狀態(tài)。通過該方式,忽略了作為自電源監(jiān)視裝置2的輸出的信號線8b的信號,即使VCC降低到以高速時鐘的動作電壓以下,也不會有任何反應(yīng)。另一方面,檢測在低速時鐘下的動作電壓的比較器10的信號輸出給信號線8a,該信號沒有被忽略是必定被接收的信號。因此,在以低速時鐘的動作中,比較器10的輸出翻轉(zhuǎn)為‘Hi’的話,CPU3進(jìn)行復(fù)位。
在切換到以高速時鐘的動作時,首先將內(nèi)部開關(guān)22切換到ON狀態(tài),以便成為能夠接收比較器16的信號的狀態(tài),然后,切換信號線5將振蕩器4的輸出頻率切換到高速。因此,VCC降低到以高速時鐘動作時的最低動作電壓以下后,成為對CPU3進(jìn)行復(fù)位。
圖4是表示本發(fā)明的第4實(shí)施例的附圖,控制電路1具備寫入了程序的2個存儲器電路。30是掩模ROM,記錄有在芯片制造時寫入的程序數(shù)據(jù)。由于掩模ROM在其電路結(jié)構(gòu)上能夠在很寬的電壓范圍內(nèi)穩(wěn)定地動作,所以,即使是比較低的電源電壓,也能夠讀出數(shù)據(jù)。以VCCrom表示在使用該掩模ROM的數(shù)據(jù)的場合的控制電路1的最低動作電壓。在此,通過寫入用于根據(jù)控制電路1控制的對象修正最合適的程序或者掩摸ROM的程序的程序等,可以更靈活地控制控制對象。但是,EEPROM由于動作電壓范圍的限制,屬于電源電壓受嚴(yán)格限制的部件。以VCCeep表示使用EEPROM的數(shù)據(jù)的場合的控制電路1的最低動作電壓。當(dāng)然,VCCrom<VCCeep。
控制電路2是具有與在實(shí)施例1記述的部件同樣的結(jié)構(gòu)的部件?;鶞?zhǔn)電壓源11是用于檢測VCCrom的部件,其電壓設(shè)定為下式所示的關(guān)系。
E1=VCCrom×(R2/(R1+R2))同樣地,基準(zhǔn)電壓源12是用于檢測VCCeep的部件,其電壓設(shè)定為下式所示。
E1=VCCeep×(R2/(R1+R2))以上構(gòu)成的本控制電路如下動作。
通常,CPU3通過寫入掩模ROM30的軟件數(shù)據(jù)開始動作。基準(zhǔn)電壓源11經(jīng)開關(guān)13連接到比較器10的輸入端。在將存儲器電路切換到EEPROM31時,CPU3首先操作信號線7切換開關(guān)13,將基準(zhǔn)電壓源12連接到比較器10的輸入端。另外,在將存儲器電路從EEPROM31返回到掩模ROM30的場合,在切換到掩摸ROM30之后,操作開關(guān)13,將比較器10的輸入端從基準(zhǔn)電壓源12切換到基準(zhǔn)電壓源11。CPU3通過上述動作起如下作用,即,在訪問EEPROM31時,比較器10總是將電源電壓與VCCeep比較,在VCC降低到VCCeep以下后,要對CPU3進(jìn)行復(fù)位。因此,能夠防止電源電壓降低后EEPROM輸出錯誤的數(shù)據(jù)。
接下來,對本發(fā)明的第5實(shí)施例進(jìn)行詳細(xì)說明。
圖5是表示涉及本發(fā)明的第5實(shí)施例的電路構(gòu)成的方塊圖。
在該圖中,101是進(jìn)行運(yùn)算、順序控制的控制用微型計算機(jī)。102是作為時間計測裝置的計時器,103是作為存儲裝置的EEPROM等非易失性存儲器。104是通過時間監(jiān)視檢測微機(jī)等的動作異常的監(jiān)視計時器。上述監(jiān)視計時器構(gòu)成為,在CPU進(jìn)行正常動作時,以通過程序設(shè)定的間隔被從CPU輸出的復(fù)位信號復(fù)位。由于構(gòu)成為,在被復(fù)位后,進(jìn)行限時動作,直到限時動作結(jié)束,若沒有從微機(jī)輸出下一個復(fù)位信號的話則計時時間超時輸出異常檢測信號,因此,可以認(rèn)為在沒有輸出異常檢測信號期間微機(jī)的動作是正常的。另外,在發(fā)生微機(jī)失控等的異常時,不發(fā)生依據(jù)程序的復(fù)位信號,因此,輸出異常檢測信號,告知微機(jī)的異常。105是檢測電池電壓的電壓檢測裝置,106是用于對電池電壓進(jìn)行升壓的升壓裝置,107是電源用二極管,108是來自升壓裝置106的電源供給用二極管,109是用于顯示的顯示裝置,110是作為電源的電池,111是電源備份用的電容。
圖6是檢測電池電壓(VBAT)的電路,由公知的比較器201和發(fā)生恒定電流源的部分以及用于檢測VBAT的分壓電阻構(gòu)成。比較器201的輸出在電池電壓(VBAT)降低到設(shè)定的閾值電壓以下時翻轉(zhuǎn)。
圖7是由閃光燈充電或其他原因引起的電池電壓降低時的圖表。其中,具有在檢測到電池電壓在預(yù)先設(shè)定的閾值以下時發(fā)生檢測信號的比較器201,由于電池電壓變?yōu)殚撝狄韵潞笫褂嫊r器開始計時,在預(yù)定時間(t)后進(jìn)行系統(tǒng)復(fù)位,因此,在上述計時器開始計時,上述系統(tǒng)進(jìn)行復(fù)位的預(yù)定時間(t)期間,將易失性存儲器等的信息傳送給非易失性存儲器。另外,在向非易失性存儲器傳送了數(shù)據(jù)后,經(jīng)過延遲預(yù)定時間(t)之前,確認(rèn)比較器201,當(dāng)確認(rèn)了電池電壓已經(jīng)恢復(fù)了時停止上述計時器的動作并返回到初始狀態(tài),此后微機(jī)回到執(zhí)行原來的程序中。由于在電池電壓降低到上述閾值電壓以下后延遲預(yù)定時間(t)僅限于在該時間內(nèi)電池電壓不恢復(fù)的情況進(jìn)行系統(tǒng)復(fù)位,所以在例如發(fā)生電池的接觸片顫動等時,電池電壓瞬間斷開的情況下不實(shí)施系統(tǒng)復(fù)位,易失性存儲器等的信息不會消失。作為具體的例子,能防止日期數(shù)據(jù)消失在不知不覺中返回到初始狀態(tài)的情況發(fā)生。
關(guān)于不使用專用的時間計測裝置102而得到與上述相同效果的實(shí)施例,在下面進(jìn)行說明。這里,在使用微機(jī)的系統(tǒng)中,利用一般具有的監(jiān)視計時器。圖8是表示監(jiān)視計時和系統(tǒng)復(fù)位的關(guān)系的時序圖。
計時器復(fù)位信號401是取消監(jiān)視計時的信號。比較器輸出402是根據(jù)電池電壓比圖7所示的比較器閾值高還是低而進(jìn)行翻轉(zhuǎn)的信號。數(shù)據(jù)寫入指示403是在電池電壓比比較器輸出402的閾值低的場合,從CPU輸出的信號。數(shù)據(jù)傳送404是數(shù)據(jù)寫入指示403后向非易失性存儲器轉(zhuǎn)移各種數(shù)據(jù)的信號。系統(tǒng)復(fù)位405是從比較器輸出402翻轉(zhuǎn)經(jīng)過時間(t)后,實(shí)施復(fù)位的信號。
圖9是表示本實(shí)施例中從啟動到恢復(fù)的一連串動作的框圖。接通微機(jī)的電源,CPU被復(fù)位后,CPU101從初始狀態(tài)啟動(501)。首先,執(zhí)行初始設(shè)定的程序(502),進(jìn)行電池電壓的監(jiān)視(503),開始通常的動作依次執(zhí)行程序(504)。接下來,在通常的動作中如果電池電壓在比較器閾值以上的話,反復(fù)進(jìn)行通常的動作,電池電壓在比較器閾值以下的話,前進(jìn)到下一個順序(505)。變?yōu)樯鲜霰容^器閾值以下的場合,CPU進(jìn)行數(shù)據(jù)寫入指示(506),使各種數(shù)據(jù)轉(zhuǎn)移在非易失性存儲器(507)。之后,進(jìn)而程序轉(zhuǎn)移到無限循環(huán)(508),監(jiān)視計時無取消地(無限循環(huán)為異常動作,沒有輸出對上述計時器進(jìn)行復(fù)位的信號)經(jīng)過一段時間后(509),強(qiáng)行將CPU復(fù)位(510),返回初始設(shè)定(502)。即,通過程序回歸到通常動作。
在初始設(shè)定(502),讀出非易失性存儲器的數(shù)據(jù),使系統(tǒng)恢復(fù)到原來的狀態(tài),繼續(xù)進(jìn)行處理。
此外,也可以是在轉(zhuǎn)移到無限循環(huán)(508)之前,確認(rèn)比較器輸出402,在電池電壓已經(jīng)恢復(fù)(比較器輸出為‘Lo’)的情況下,恢復(fù)到通常動作的順序。在該場合,與上述實(shí)施例相同,能夠防止在電池電壓瞬間斷開的情況實(shí)施系統(tǒng)復(fù)位。
權(quán)利要求
1.一種控制裝置,包括處理電路;控制電路,根據(jù)依照上述處理電路的動作狀態(tài)設(shè)定的多個基準(zhǔn)電平判定對上述處理電路進(jìn)行供電的電源的電平,并使上述處理電路的動作狀態(tài)改變。
2.如權(quán)利要求1所述的控制裝置,其特征在于,上述處理電路包含CPU。
3.如權(quán)利要求1所述的控制裝置,其特征在于,供電電平的判定根據(jù)檢測電池電壓或向處理電路供給的電壓的結(jié)果進(jìn)行。
4.如權(quán)利要求1所述的控制裝置,其特征在于,處理電路的動作狀態(tài)分為通常的動作狀態(tài)和低速驅(qū)動狀態(tài)。
5.如權(quán)利要求4所述的控制裝置,其特征在于,依照處理電路的動作狀態(tài)設(shè)定的基準(zhǔn)電平,通常動作狀態(tài)的電平是比低速驅(qū)動狀態(tài)的電平高的電平。
6.如權(quán)利要求1所述的控制裝置,其特征在于,上述控制電路利用復(fù)位信號使上述處理電路的動作狀態(tài)改變。
7.如權(quán)利要求1所述的控制裝置,其特征在于,處理電路的動作狀態(tài)依據(jù)處理電路訪問的負(fù)荷電路而變化。
8.如權(quán)利要求7所述的控制裝置,其特征在于,上述負(fù)荷電路中至少包含掩模ROM和EEPROM。
9.如權(quán)利要求8所述的控制裝置,其特征在于,上述處理電路訪問掩模ROM時的基準(zhǔn)電平是比訪問EEPROM時的基準(zhǔn)電平低的電平。
10.如權(quán)利要求7所述的控制裝置,其特征在于,上述控制電路利用復(fù)位信號使上述處理電路的動作狀態(tài)改變。
11.一種控制裝置,包括控制電路,該控制電路判定電源部的供電電平或供給處理電路的供電電平,在該供電電平成為預(yù)定電平時,使上述處理電路的動作狀態(tài)變更到異常狀態(tài);監(jiān)視電路,該監(jiān)視電路檢測上述異常狀態(tài)并進(jìn)而使上述處理電路的動作狀態(tài)變更到其他動作狀態(tài)。
12.如權(quán)利要求11所述的控制裝置,其特征在于,上述處理電路包含CPU。
13.如權(quán)利要求11所述的控制裝置,其特征在于,供電電平的判定是供給處理電路的電壓的判定。
14.如權(quán)利要求11所述的控制裝置,其特征在于,上述異常狀態(tài)是無限循環(huán)處理狀態(tài)。
15.如權(quán)利要求11所述的控制裝置,其特征在于,上述監(jiān)視電路利用復(fù)位信號使上述處理電路的動作狀態(tài)變更到其它動作狀態(tài)。
16.如權(quán)利要求11所述的控制裝置,其特征在于,上述處理電路構(gòu)成為,在正常動作時以預(yù)定的時間間隔輸出信號,上述監(jiān)視電路在超過預(yù)先決定的時間沒有輸出該信號時判斷為異常。
17.如權(quán)利要求16所述的控制裝置,其特征在于,上述監(jiān)視電路具有每當(dāng)檢測上述信號時反復(fù)進(jìn)行計時動作的監(jiān)視計時器,由該監(jiān)視計時器進(jìn)行的計時動作進(jìn)行到超過預(yù)定時間時,檢測出上述處理電路為異常狀態(tài)。
18.如權(quán)利要求17所述的控制裝置,其特征在于,在檢測到上述供電電平比上述預(yù)定電平低后,上述控制電路在將上述處理電路的動作狀態(tài)變更到異常狀態(tài)前,進(jìn)行將預(yù)定數(shù)據(jù)傳送到非易失性存儲器的處理。
19.如權(quán)利要求18所述的控制裝置,其特征在于,在變更到上述異常狀態(tài)之前,進(jìn)一步比較上述供電電平和上述預(yù)定電平,在比上述預(yù)定電平高時中止向上述異常狀態(tài)的變更而繼續(xù)原來的處理,在比上述預(yù)定電平低時執(zhí)行向上述異常狀態(tài)的變更。
全文摘要
一種具有從電池供電的CPU的控制裝置,在電壓降低時,根據(jù)CPU的狀態(tài)變更基準(zhǔn)電壓并決定是否進(jìn)行復(fù)位,另外,在程序上使CPU轉(zhuǎn)移到無限循環(huán),作為CPU異常狀態(tài),實(shí)施復(fù)位。
文檔編號G06F1/24GK1444124SQ0310184
公開日2003年9月24日 申請日期2003年1月22日 優(yōu)先權(quán)日2002年1月24日
發(fā)明者高崎實(shí), 末浩樹, 原田康裕 申請人:佳能株式會社