專利名稱:用于雙核處理的方法和系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明一般而言涉及移動(dòng)通信系統(tǒng)中的基帶信號(hào)處理,更特別地但并非作為限制,涉及在根據(jù)GSM、GPRS或EDGE操作的移動(dòng)終端中使用的雙核信號(hào)處理的方法。
背景技術(shù):
在諸如全球移動(dòng)通信系統(tǒng)(GSM)、通用分組無(wú)線業(yè)務(wù)(GPRS)、或GSM演進(jìn)的增強(qiáng)數(shù)據(jù)(EDGE)系統(tǒng)的基帶信號(hào)處理中,存在許多方式來(lái)實(shí)現(xiàn)必要的信號(hào)處理功能。不同的實(shí)現(xiàn)方式經(jīng)常相對(duì)于四個(gè)參數(shù)進(jìn)行測(cè)量1)成本(例如實(shí)現(xiàn)方式的硅尺寸);2)性能(例如所用算法的質(zhì)量);3)靈活性(例如升級(jí)和改進(jìn)系統(tǒng)功能的能力);以及4)電流消耗,特別是在空閑模式中。在所有參數(shù)上都表現(xiàn)杰出的系統(tǒng)對(duì)于實(shí)現(xiàn)方式將非常具有吸引力。
發(fā)明內(nèi)容
一種處理系統(tǒng)包括適于以第一時(shí)間基準(zhǔn)(time basis)執(zhí)行任務(wù)的第一數(shù)字信號(hào)處理器和適于以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù)的第二數(shù)字信號(hào)處理器。第二時(shí)間基準(zhǔn)是第一時(shí)間基準(zhǔn)的整數(shù)倍。
在包含多個(gè)數(shù)字信號(hào)處理器的系統(tǒng)中,一種處理方法包括由第一數(shù)字信號(hào)處理器以第一時(shí)間基準(zhǔn)執(zhí)行任務(wù),以及由第二數(shù)字信號(hào)處理器以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù)。第二時(shí)間基準(zhǔn)是第一時(shí)間基準(zhǔn)的整數(shù)倍。
通過在結(jié)合附圖時(shí)參考本發(fā)明的說(shuō)明性實(shí)施例的下面的詳細(xì)描述,可以獲得對(duì)本發(fā)明更完全的理解,在附圖中圖1是根據(jù)本發(fā)明原理的雙核(例如雙DSP)系統(tǒng);以及圖2是根據(jù)本發(fā)明原理的多核(例如多DSP)系統(tǒng)。
具體實(shí)施例方式
現(xiàn)在將參考附圖更全面地描述本發(fā)明的實(shí)施例。以下將相對(duì)于GSM/GPRS/EDGE的實(shí)現(xiàn)方式來(lái)描述不同的實(shí)施例。然而,本發(fā)明可以體現(xiàn)為許多不同的形式,包括使用多個(gè)時(shí)間基準(zhǔn)的任何實(shí)現(xiàn)方式,例如寬帶碼分多址(WCDMA)、CDMA-2000、個(gè)人數(shù)字蜂窩(PDC)、時(shí)分多址(TDMA)、或IS-95。本發(fā)明不應(yīng)當(dāng)被理解為限于此處闡述的實(shí)施例。本發(fā)明應(yīng)當(dāng)被認(rèn)為僅由現(xiàn)存的權(quán)利要求書及其等同物來(lái)限定。
典型系統(tǒng)可被分為兩個(gè)不同的類型1)基于硬件的系統(tǒng);以及2)基于數(shù)字信號(hào)處理器(DSP)的系統(tǒng)。在基于硬件的系統(tǒng)中,必要的功能通常被分成適當(dāng)?shù)膲K并且被實(shí)施為硬件,以及由微處理器來(lái)執(zhí)行硬件塊的控制。
在基于DSP的系統(tǒng)中,通常使用DSP和適當(dāng)?shù)挠布铀倨鳌?duì)于專用于語(yǔ)音處理的系統(tǒng)架構(gòu)中的DSP而言,需要基于DSP系統(tǒng)的基本原理。如果在執(zhí)行語(yǔ)音處理的DSP上還實(shí)現(xiàn)了GSM/EDGE調(diào)制解調(diào)器處理,那么可以獲得某些資源共享。
基于硬件的系統(tǒng)通常在電流消耗上表現(xiàn)杰出,因?yàn)榕c軟件相比,從電流消耗的觀點(diǎn)來(lái)看,通常在硬件中可以更有效地執(zhí)行處理功能。然而,基于硬件的系統(tǒng)往往是不靈活的,并且沒有充分利用可用的系統(tǒng)資源(例如音頻DSP)。當(dāng)考慮到在調(diào)制解調(diào)器硅工藝中數(shù)字專用集成電路(ASIC)的成本和發(fā)展進(jìn)度時(shí),該不靈活性尤其嚴(yán)重。
基于DSP的系統(tǒng)通常更好地利用可用的系統(tǒng)資源(例如現(xiàn)有的DSP是可用的),并且比基于硬件的系統(tǒng)更具有靈活性。從成本的觀點(diǎn)來(lái)看,與基于硬件的系統(tǒng)相比,可以除去大多數(shù)專用硬件。然而,相對(duì)于基于硬件的系統(tǒng)的必需的附加DSP軟件的存儲(chǔ)器消耗,以及在一些情況下仍然必需的硬件加速器,常常抵消了所產(chǎn)生的成本改善。最終,在所有其他東西都相同的情況下,基于DSP的系統(tǒng)通常比基于硬件的系統(tǒng)更昂貴。
基于DSP的系統(tǒng)在空閑模式和專用模式通常都比相應(yīng)的基于硬件的系統(tǒng)消耗更多的電流。而且,基于DSP的系統(tǒng)的軟件通常比基于硬件的系統(tǒng)的軟件更復(fù)雜,因?yàn)榫哂胁煌瑫r(shí)間基準(zhǔn)的任務(wù)必須在同一個(gè)DSP上共存。
本發(fā)明的不同實(shí)施例涉及GSM/EDGE信號(hào)處理的基于DSP的實(shí)現(xiàn)方式,其中使用兩個(gè)DSP而不是一個(gè)DSP,并且其中進(jìn)行功能分割,以使基于時(shí)隙的任務(wù)在第一DSP上執(zhí)行,而基于幀的任務(wù)在第二DSP上執(zhí)行。在GSM/EDGE中,對(duì)語(yǔ)音編碼器的數(shù)據(jù)輸出進(jìn)行加密、編碼、以及交織。該數(shù)據(jù)作為以577μs的時(shí)隙的脈沖串(burst)進(jìn)行發(fā)送。在每個(gè)時(shí)分多址(TDMA)幀中有8個(gè)或16個(gè)這些時(shí)隙?;跁r(shí)隙的任務(wù)通常被認(rèn)為具有比基于幀的任務(wù)更高的優(yōu)先級(jí)。因此,如果DSP正在執(zhí)行基于幀的任務(wù),并且需要執(zhí)行基于時(shí)隙的任務(wù)的話,那么就中斷基于幀的任務(wù)并保存上下文(context)。保存上下文需要存儲(chǔ)器。另外,為了實(shí)現(xiàn)必要的中斷過程,更復(fù)雜的軟件結(jié)構(gòu)是必需的,這一般需要更多的存儲(chǔ)器。
由于即使不是所有,但是大多數(shù)實(shí)際DSP系統(tǒng)的成本都是由存儲(chǔ)器成本來(lái)支配的事實(shí),所以通過添加DSP可以獲得系統(tǒng)成本的下降。因此,最小化片上存儲(chǔ)器常常用來(lái)降低系統(tǒng)成本。
圖1說(shuō)明一種雙核(例如雙DSP)系統(tǒng)。系統(tǒng)100包括時(shí)隙DSP102。該時(shí)隙DSP 102操縱GSM/EDGE基于時(shí)隙的任務(wù)處理(例如均衡化)。該系統(tǒng)100還包括幀DSP 104。該幀DSP 104操縱GSM/EDGE基于幀的任務(wù)處理(例如語(yǔ)音處理、信道編碼/解碼、交織/解交織)。
在GSM/EDGE中,基于時(shí)隙的任務(wù)一般是以與物理無(wú)線電信道上發(fā)送或接收的物理分組相同的時(shí)間基準(zhǔn)運(yùn)行的任務(wù)?;趲娜蝿?wù)在整數(shù)個(gè)時(shí)隙上運(yùn)行。在GSM/EDGE中,典型的基于時(shí)隙的任務(wù)是在物理無(wú)線電信道上發(fā)送的物理分組上進(jìn)行的均衡化。在GSM/EDGE中,典型的基于幀的任務(wù)是通過組裝四個(gè)無(wú)線電脈沖串(以四個(gè)時(shí)隙發(fā)送)并接著執(zhí)行信道解碼來(lái)進(jìn)行的信道解碼。
時(shí)隙DSP 102和幀DSP 104均具有從接口和主接口、隨機(jī)存取存儲(chǔ)器(RAM)、只讀存儲(chǔ)器(ROM)、以及DSP核。系統(tǒng)100還包括協(xié)處理器系統(tǒng)106。該協(xié)處理器系統(tǒng)106包括用于信號(hào)處理功能的硬件加速器(如果必要的話)和用于系統(tǒng)控制的塊。
系統(tǒng)100還包括微控制器108。微控制器108運(yùn)行GSM/EDGE堆棧,并控制時(shí)隙DSP 102和幀DSP 104。系統(tǒng)100還包括用于高效數(shù)據(jù)傳輸?shù)闹苯哟鎯?chǔ)器存取(DMA)110。DMA 110是在不同存儲(chǔ)器之間移動(dòng)數(shù)據(jù)而無(wú)須處理器(例如DSP或CPU)干預(yù)的獨(dú)立硬件設(shè)備。系統(tǒng)100還包括用于微控制器108的總線112、用于DMA 110的總線114、以及由時(shí)隙DSP 102和幀DSP 104共用的總線116。盡管將時(shí)隙DSP 102和幀DSP 104顯示為共用總線116,但是本領(lǐng)域技術(shù)人員將會(huì)理解,時(shí)隙DSP 102和幀DSP 104各自未必需要共用總線116,而是可以各自具有一條專用總線。而且,在不背離本發(fā)明的原理的情況下,根據(jù)設(shè)計(jì)目標(biāo)的規(guī)定,在系統(tǒng)100中可以包含多于兩個(gè)的DSP。
系統(tǒng)100還包含外部存儲(chǔ)器接口(EMIF)118,該外部存儲(chǔ)器接口操縱系統(tǒng)100的外部存儲(chǔ)器存取。在另一個(gè)選項(xiàng)中,代替如圖1中所示的外部存儲(chǔ)器120,可以使用緊湊低成本片上存儲(chǔ)器,例如嵌入式動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM),因?yàn)榍度胧紻RAM通常比片上靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)更便宜。
時(shí)隙DSP 102和幀DSP 104之間的DSP功能分割允許在時(shí)隙DSP102上的所有任務(wù)以第一速率運(yùn)行,以及在幀DSP 104上運(yùn)行的所有任務(wù)以第二速率運(yùn)行。時(shí)隙DSP 102和幀DSP 104各自的執(zhí)行模式變得可以預(yù)測(cè),并且任務(wù)不會(huì)相互中斷。結(jié)果,不必具有處理任務(wù)調(diào)度的操作系統(tǒng)支持。
任務(wù)不會(huì)相互中斷的事實(shí)意味著應(yīng)用程序數(shù)據(jù)存儲(chǔ)器消耗可以由最大單獨(dú)任務(wù)來(lái)確定。相比之下,在具有操作系統(tǒng)(OS)調(diào)度的系統(tǒng)中,應(yīng)用程序數(shù)據(jù)存儲(chǔ)器消耗一般由所有任務(wù)的消耗之和來(lái)確定。而且,軟件執(zhí)行是可預(yù)測(cè)的;因此,時(shí)隙DSP 102和幀DSP 104各自都知道在當(dāng)前任務(wù)之后它將運(yùn)行什么任務(wù)。結(jié)果,系統(tǒng)100的軟件可以被存儲(chǔ)在便宜的大容量存儲(chǔ)器中,或者是片上或者是片外。例如,外部存儲(chǔ)器120可以位于與時(shí)隙DSP 102和/或幀DSP 104相同的芯片上,或者可以位于包括時(shí)隙DSP 102和/或幀DSP 104的芯片的外部。
在當(dāng)前任務(wù)執(zhí)行期間,DSP(例如時(shí)隙DSP 102)可以將用于由DSP要執(zhí)行的下一任務(wù)的軟件下載到執(zhí)行存儲(chǔ)器中,該過程有時(shí)被稱作按需軟件下載。執(zhí)行按需軟件下載的一種方式是通過DMA 110。另外,由于任務(wù)組合的數(shù)目相對(duì)于其中單個(gè)DSP必須以多于一個(gè)的速率執(zhí)行任務(wù)的系統(tǒng)而言得以降低,因此時(shí)隙DSP 102和幀DSP 104的驗(yàn)證相對(duì)更簡(jiǎn)單。
相對(duì)于可比的基于單DSP的系統(tǒng)而言,系統(tǒng)100的存儲(chǔ)器消耗得以降低。由于沒有任務(wù)相互中斷的事實(shí),所以數(shù)據(jù)存儲(chǔ)器得以減少,并且由于執(zhí)行按需軟件下載的能力,所以程序存儲(chǔ)器得以減少。存儲(chǔ)器減少通常比由于額外DSP(例如幀DSP 104)所導(dǎo)致的附加成本大得多。此外,由額外DSP所添加的附加計(jì)算性能使得能夠除去對(duì)于單個(gè)DSP系統(tǒng)而言另外所必需的硬件加速器。
由于時(shí)隙DSP 102和幀DSP 104的可編程性,所以諸如系統(tǒng)100之類的雙核系統(tǒng)是靈活的。而且,由于在典型的先前基于DSP的系統(tǒng)中,出于成本的原因系統(tǒng)軟件的大部分被存儲(chǔ)在ROM中的事實(shí),所以系統(tǒng)100的軟件可以主要被存儲(chǔ)在便宜的大容量存儲(chǔ)器中,并且剛好在執(zhí)行之前被下載到執(zhí)行存儲(chǔ)器,這用來(lái)增強(qiáng)系統(tǒng)100的靈活性。
一個(gè)更加可編程的解決方案通常導(dǎo)致增加的電流消耗。然而,對(duì)于現(xiàn)代數(shù)字硅工藝而言,空閑模式中的電流消耗由泄漏支配。對(duì)抗泄漏的最佳方式通常是減少存儲(chǔ)器;因此,諸如系統(tǒng)100之類的雙DSP系統(tǒng)可以比相應(yīng)的單個(gè)DSP系統(tǒng)使用更少的電流。
圖2說(shuō)明多核(例如多DSP)系統(tǒng)。系統(tǒng)200包括時(shí)隙DSP簇(cluster)202和幀DSP簇204。時(shí)隙DSP簇202包括至少一個(gè)時(shí)隙DSP 202和至少一個(gè)幀DSP 104,在圖2中說(shuō)明了多個(gè)時(shí)隙DSP102(1)-(n)和多個(gè)幀DSP 104(1)-(m)。本領(lǐng)域技術(shù)人員將會(huì)理解,n和m各自均可以是根據(jù)設(shè)計(jì)考慮而選擇的非負(fù)整數(shù)。盡管時(shí)隙DSP 102(1)-(n)和幀DSP 104(1)-(m)中的每個(gè)均在系統(tǒng)100和200中完全相同地進(jìn)行表示,但是本領(lǐng)域技術(shù)人員將會(huì)理解,在不背離本發(fā)明的原理的情況下可以使用具有變化的特性的DSP,并且如此使用的DSP不必全部彼此相同,其或者在時(shí)隙DSP簇202、幀DSP簇204的一個(gè)或二者之內(nèi),或者作為一個(gè)整體的系統(tǒng)100或系統(tǒng)200。
如上面相對(duì)于系統(tǒng)100所述,時(shí)隙DSP 102(1)-(n)用來(lái)操縱基于時(shí)隙的任務(wù)處理,而幀DSP 104(1)-(m)用來(lái)操縱基于幀的任務(wù)處理。另外,以類似于系統(tǒng)100的方式,時(shí)隙DSP 102(1)-(n)和幀DSP 104(1)-(m)各自均具有從接口和主接口、RAM、ROM、以及DSP核。系統(tǒng)200還包括協(xié)處理器系統(tǒng)106和微控制器108。系統(tǒng)200還包括DMA 110、總線112、總線114、以及總線116。而且,盡管將時(shí)隙DSP 102(1)-(n)和幀DSP 104(1)-(m)顯示為共用總線116,但是本領(lǐng)域技術(shù)人員將會(huì)理解,時(shí)隙DSP 102(1)-(n)和幀DSP 104(1)-(m)各自未必需要共用一條總線,而是可以各自具有一條專用總線。而且,以類似于系統(tǒng)100的方式,系統(tǒng)200包括EMIF 118以及外部存儲(chǔ)器120。
本領(lǐng)域技術(shù)人員將會(huì)理解,系統(tǒng)200在許多方面以類似于系統(tǒng)100的方式來(lái)操作。因此,在上文中相對(duì)于系統(tǒng)100及其操作的討論適用于系統(tǒng)200。當(dāng)然,在本發(fā)明的不同實(shí)施例中,當(dāng)使用時(shí)隙DSP簇202和幀DSP簇204中的一個(gè)或二者時(shí),必須考慮根據(jù)在給定簇內(nèi)包含的多個(gè)DSP而強(qiáng)加的附加設(shè)計(jì)考慮,例如共用DSP總線116的適當(dāng)過程。
應(yīng)當(dāng)強(qiáng)調(diào),術(shù)語(yǔ)“包括”、“包含”、以及“含有”在此處使用時(shí),用來(lái)規(guī)定所述特征、整數(shù)、步驟、或部件的存在,但是并不排除一個(gè)或多個(gè)其他特征、整數(shù)、步驟、部件或其組的存在或添加。
前面詳細(xì)描述的是本發(fā)明的實(shí)施例。本發(fā)明的范圍不應(yīng)當(dāng)一定限于該描述。代之以,本發(fā)明的范圍由后面的權(quán)利要求書及其等同物來(lái)限定。
權(quán)利要求
1.一種處理系統(tǒng),包括適于以第一時(shí)間基準(zhǔn)執(zhí)行任務(wù)的第一數(shù)字信號(hào)處理器;適于以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù)的第二數(shù)字信號(hào)處理器;以及其中第二時(shí)間基準(zhǔn)是第一時(shí)間基準(zhǔn)的整數(shù)倍。
2.權(quán)利要求1所述的處理系統(tǒng),還包括第三數(shù)字信號(hào)處理器;其中第三信號(hào)處理器適于以第一時(shí)間基準(zhǔn)執(zhí)行任務(wù);以及其中第一時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇包括第一數(shù)字信號(hào)處理器和第三數(shù)字信號(hào)處理器。
3.權(quán)利要求1所述的處理系統(tǒng),還包括第三數(shù)字信號(hào)處理器;其中第三信號(hào)處理器適于以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù);以及其中第二時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇包括第二數(shù)字信號(hào)處理器和第三數(shù)字信號(hào)處理器。
4.權(quán)利要求1所述的處理系統(tǒng),其中任務(wù)由第一數(shù)字信號(hào)處理器和第二數(shù)字信號(hào)處理器同時(shí)執(zhí)行。
5.權(quán)利要求2所述的處理系統(tǒng),其中任務(wù)由第一時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇和第二數(shù)字信號(hào)處理器同時(shí)執(zhí)行。
6.權(quán)利要求3所述的處理系統(tǒng),其中任務(wù)由第二時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇和第一數(shù)字信號(hào)處理器同時(shí)執(zhí)行。
7.權(quán)利要求1所述的處理系統(tǒng),其中第一時(shí)間基準(zhǔn)對(duì)應(yīng)于時(shí)隙;以及第二時(shí)間基準(zhǔn)對(duì)應(yīng)于幀。
8.權(quán)利要求7所述的處理系統(tǒng),其中該時(shí)隙大約是577μs。
9.權(quán)利要求1所述的處理系統(tǒng),其中由于任務(wù)要由第一數(shù)字信號(hào)處理器執(zhí)行,所以第二數(shù)字信號(hào)處理器不中斷地執(zhí)行任務(wù)。
10.權(quán)利要求1所述的處理系統(tǒng),其中該系統(tǒng)根據(jù)GSM/EDGE操作。
11.權(quán)利要求1所述的處理系統(tǒng),其中該系統(tǒng)根據(jù)WCDMA操作。
12.權(quán)利要求1所述的處理系統(tǒng),其中該系統(tǒng)根據(jù)PDC操作。
13.權(quán)利要求1所述的處理系統(tǒng),其中該系統(tǒng)根據(jù)TDMA操作。
14.權(quán)利要求1所述的處理系統(tǒng),其中該系統(tǒng)根據(jù)IS-95操作。
15.權(quán)利要求1所述的處理系統(tǒng),其中該系統(tǒng)根據(jù)CDMA2000操作。
16.權(quán)利要求1所述的處理系統(tǒng),其中第一數(shù)字信號(hào)處理器和第二數(shù)字信號(hào)處理器共用總線。
17.權(quán)利要求1所述的處理系統(tǒng),其中第一數(shù)字信號(hào)處理器和第二數(shù)字信號(hào)處理器各自具有專用總線。
18.在包括多個(gè)數(shù)字信號(hào)處理器的系統(tǒng)中的一種處理方法,包括由第一數(shù)字信號(hào)處理器以第一時(shí)間基準(zhǔn)執(zhí)行任務(wù);由第二數(shù)字信號(hào)處理器以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù);以及其中第二時(shí)間基準(zhǔn)是第一時(shí)間基準(zhǔn)的整數(shù)倍。
19.權(quán)利要求18所述的方法,還包括其中第一時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇包括第一數(shù)字信號(hào)處理器和第三數(shù)字信號(hào)處理器;以及由第三信號(hào)處理器以第一時(shí)間基準(zhǔn)執(zhí)行任務(wù)。
20.權(quán)利要求18所述的方法,還包括其中第二時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇包括第二數(shù)字信號(hào)處理器和第三數(shù)字信號(hào)處理器;以及由第三信號(hào)處理器以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù)。
21.權(quán)利要求18所述的方法,其中任務(wù)由第一數(shù)字信號(hào)處理器和第二數(shù)字信號(hào)處理器同時(shí)執(zhí)行。
22.權(quán)利要求19所述的方法,其中任務(wù)由第一時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇和第二數(shù)字信號(hào)處理器同時(shí)執(zhí)行。
23.權(quán)利要求20所述的方法,其中任務(wù)由第二時(shí)間基準(zhǔn)的數(shù)字信號(hào)處理器簇和第一數(shù)字信號(hào)處理器同時(shí)執(zhí)行。
24.權(quán)利要求18所述的方法,其中第一時(shí)間基準(zhǔn)對(duì)應(yīng)于時(shí)隙;以及第二時(shí)間基準(zhǔn)對(duì)應(yīng)于幀。
25.權(quán)利要求24所述的方法,其中該時(shí)隙大約是577μs。
26.權(quán)利要求18所述的方法,其中由于任務(wù)要由第一數(shù)字信號(hào)處理器執(zhí)行,所以第二數(shù)字信號(hào)處理器不中斷地執(zhí)行任務(wù)。
27.權(quán)利要求18所述的方法,其中該方法根據(jù)GSM/EDGE操作。
28.權(quán)利要求18所述的方法,其中該方法根據(jù)WCDMA操作。
29.權(quán)利要求18所述的方法,其中該方法根據(jù)TDMA操作。
30.權(quán)利要求18所述的方法,其中該方法根據(jù)IS-95操作。
31.權(quán)利要求18所述的方法,其中該方法根據(jù)CDMA2000操作。
32.權(quán)利要求18所述的方法,其中第一數(shù)字信號(hào)處理器和第二數(shù)字信號(hào)處理器共用總線。
33.權(quán)利要求18所述的方法,其中第一數(shù)字信號(hào)處理器和第二數(shù)字信號(hào)處理器各自具有專用總線。
全文摘要
一種處理系統(tǒng)包括適于以第一時(shí)間基準(zhǔn)執(zhí)行任務(wù)的第一數(shù)字信號(hào)處理器和適于以第二時(shí)間基準(zhǔn)執(zhí)行任務(wù)的第二數(shù)字信號(hào)處理器。第二時(shí)間基準(zhǔn)是第一時(shí)間基準(zhǔn)的整數(shù)倍。
文檔編號(hào)G06F9/46GK1926771SQ200580006684
公開日2007年3月7日 申請(qǐng)日期2005年3月2日 優(yōu)先權(quán)日2004年3月3日
發(fā)明者P·永貝里 申請(qǐng)人:艾利森電話股份有限公司