專利名稱:帶有可變鏈路寬度的系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及帶有可變鏈路寬度的系統(tǒng)。
背景技術(shù):
業(yè)已提出了有關(guān)存儲(chǔ)器系統(tǒng)中各存儲(chǔ)器芯片的各種排列。例如,在常規(guī)的同
步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)系統(tǒng)中,存儲(chǔ)器控制器和存儲(chǔ)器芯片經(jīng)由雙向數(shù) 據(jù)總線傳送數(shù)據(jù)并經(jīng)由命令和地址總線接收命令和地址。存儲(chǔ)器芯片具有連接至各 總線的短截線(stub)。在某些存儲(chǔ)器系統(tǒng)中,單向或雙向是點(diǎn)對(duì)點(diǎn)互連。
在某些存儲(chǔ)器系統(tǒng)中,存儲(chǔ)器芯片接收信號(hào)并將它們中繼給有兩個(gè)或多個(gè)存 儲(chǔ)器芯片的一系列芯片中的下一個(gè)存儲(chǔ)器芯片。在這些系統(tǒng)的某一些中,該系列內(nèi) 最后一個(gè)存儲(chǔ)器芯片能夠直接將信號(hào)發(fā)送回存儲(chǔ)器控制器或其他始發(fā)芯片。這被稱 為環(huán)。
在存儲(chǔ)器控制器和存儲(chǔ)器芯片之間的鏈路可以是單端的(一個(gè)導(dǎo)線)或者是 差分的(載有互補(bǔ)信號(hào)的兩個(gè)導(dǎo)線)。
現(xiàn)存各種類型的發(fā)送器和接收器。某些包括用于提供時(shí)鐘或選通信號(hào)的延遲 鎖定環(huán)。某些則包括相位內(nèi)插器。
業(yè)已使用各種低功率狀態(tài)來(lái)降低各電路的功耗。這些涉及降低送至芯片中部 分或全部電路的電壓或頻率或者是完全切斷對(duì)芯片各部分或全部的供電。
存儲(chǔ)器模塊包括其上置有多個(gè)存儲(chǔ)器芯片的基片。這些存儲(chǔ)器芯片可被置于 基片的一側(cè)或基片的兩側(cè)。在某些系統(tǒng)中,基片上還置有緩沖器。對(duì)于至少某些信 號(hào)而言,緩沖器接口在存儲(chǔ)器控制器和模塊上的各存儲(chǔ)器芯片之間。在這一緩沖系 統(tǒng)中,在存儲(chǔ)器控制器和緩沖器之間,而非在緩沖器和存儲(chǔ)器芯片之間存在有不同 的信號(hào)傳送(例如,頻率和電壓值,以及點(diǎn)對(duì)點(diǎn)相對(duì)于多站(multi-drop)排列)。
附圖簡(jiǎn)述
將從以下給出的詳細(xì)描述和本發(fā)明各實(shí)施例的附圖中得出對(duì)本發(fā)明更為全面 的理解,然而不應(yīng)認(rèn)為是將本發(fā)明限于所述或所示的各具體實(shí)施例,這些實(shí)施例僅 用于解釋和理解。
圖1和圖2各自都是根據(jù)本發(fā)明某些實(shí)施例的包括存儲(chǔ)器控制器與第一和第 二存儲(chǔ)器設(shè)備的一系統(tǒng)的框圖表示。
圖3是根據(jù)本發(fā)明某些實(shí)施例的圖1和圖2中的存儲(chǔ)器控制器的框圖表示。
圖4是根據(jù)本發(fā)明某些實(shí)施例的圖1和圖2中的存儲(chǔ)器設(shè)備的框圖表示。
圖5-8各自都是根據(jù)本發(fā)明某些實(shí)施例的包括存儲(chǔ)器控制器和存儲(chǔ)器設(shè)備的
一系統(tǒng)的框圖表示。
圖9-11是根據(jù)本發(fā)明某些實(shí)施例的包括存儲(chǔ)器控制器和各存儲(chǔ)器設(shè)備的一系
統(tǒng)的框圖表示。
圖12是根據(jù)本發(fā)明某些實(shí)施例的圖1和圖2中的系統(tǒng)的操作的流程圖。
圖13是根據(jù)本發(fā)明某些實(shí)施例的包括存儲(chǔ)器控制器和各存儲(chǔ)器設(shè)備的一系統(tǒng) 的框圖表示。
圖14是根據(jù)本發(fā)明某些實(shí)施例的包括存儲(chǔ)器控制器和帶有各存儲(chǔ)器設(shè)備的模 塊的一系統(tǒng)的框圖表示。
圖15和圖16各自都是根據(jù)本發(fā)明某些實(shí)施例的包括存儲(chǔ)器控制器的一系統(tǒng) 的框圖表示。
詳細(xì)描述
參見(jiàn)圖1,存儲(chǔ)器系統(tǒng)10包括存儲(chǔ)器控制器12,該存儲(chǔ)器控制器12經(jīng)由巷 道(lane)14-l, 14-2, ... 14-N耦合至存儲(chǔ)器設(shè)備22-1 ,并經(jīng)由巷道18-1, 18-2, ... 18-N 耦合至存儲(chǔ)器設(shè)備22-2。巷道14-1, 14-2, ... 14-N和18-1, 18-2, ... 18-N可以是單端 的或是差分的。存儲(chǔ)器設(shè)備可以是動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)芯片或者某一其 他種類的存儲(chǔ)器芯片。在一個(gè)實(shí)際的實(shí)現(xiàn)中,期望在系統(tǒng)中有兩個(gè)以上的存儲(chǔ)器設(shè) 備。巷道14-1, 14-2, ... 14-N可以是與巷道18-1, 18-2, ... 18-N相同的鏈路的一部分, 或者可以是不同鏈路的一部分。巷道14-1, 14-2, ... 14-N可以是與巷道18-l, 18-2,... 18-N相同的通道的一部分,或者可以是不同通道的一部分。
存儲(chǔ)器控制器12能夠取決于所估算的鏈路上的活動(dòng)水平來(lái)動(dòng)態(tài)地改變至少一 個(gè)鏈路上的可工作巷道的數(shù)量。這能夠改善在需要時(shí)的更高帶寬與在不需要更高帶 寬時(shí)的降低功耗之間的折衷。存儲(chǔ)器控制器12能夠在不同的功率狀態(tài)或模式下工
作。在完全工作狀態(tài)下,所有的巷道都是工作的。在部分工作狀態(tài)下,部分巷道則 通過(guò)讓相關(guān)聯(lián)的發(fā)送器和接收器不工作而變得不工作。部分工作狀態(tài)可被認(rèn)為是低 功率狀態(tài)。然而在某些實(shí)施例中,存儲(chǔ)器控制器12還可以具有其中例如所有巷道 都不工作的一個(gè)或多個(gè)額外的低功率狀態(tài)。此外,在某些實(shí)施例中,存儲(chǔ)器控制器 12還可以同時(shí)地或是順序地在諸如功率調(diào)節(jié)狀態(tài)等其他狀態(tài)下工作。
在圖1中,用于巷道14-1, 14-2, ... 14-N和18-1, 18-2, ... 18-N的發(fā)送器和接 收器是工作的,這意味著它們實(shí)際上正在發(fā)送或接收信號(hào),或正準(zhǔn)備發(fā)送或接收信 號(hào)。因此,可以說(shuō)巷道14-1, 14-2, ... 14-N和18-1, 18-2, ... 18-N是工作的,因?yàn)樗?br>
們實(shí)際上正攜帶信號(hào)或者準(zhǔn)備好攜帶信號(hào)。因此,系統(tǒng)、發(fā)送器、接收器以及各組 巷道是完全工作的。
相反地,在圖2中,用于巷道14-5, ... 14-N和18-l ... 18-N的發(fā)送器和接收 器是工作的,但用于巷道14-1, ... 14-4禾口 18-1 ... 18-4的發(fā)送器和接收器是不工作 的。在圖2中,"X"指示不工作的巷道。不工作的發(fā)送器和接收器號(hào)比起那些工 作的但實(shí)際未用于發(fā)送或接收信號(hào)的發(fā)送器和接收器,所消耗的功率要小得多。在 圖2中,僅有四條巷道變?yōu)椴还ぷ鞯模且部梢允瞧渌麛?shù)量的巷道。
在圖1中,巷道14-1, ... 14-4被示出為一個(gè)接一個(gè),并且巷道14-5, ... 14-N 被示出為一個(gè)接一個(gè)。然而在一個(gè)實(shí)際的實(shí)現(xiàn)中,被關(guān)閉的特定巷道無(wú)需在物理上 一個(gè)接一個(gè)。在某些實(shí)施例中,不同的巷道攜帶不同類型的信號(hào)。例如,可以在與 攜帶命令的巷道不同的巷道上攜帶讀取數(shù)據(jù)。不工作的部分巷道可以是那些攜帶一 類信號(hào)(例如,命令)的巷道,而其他的不工作巷道則可以是那些攜帶另一類信號(hào) (例如,讀取數(shù)據(jù))的巷道。其他的巷道則可以是那些攜帶再一類信號(hào)的巷道。
在某些實(shí)施例中,脈沖串長(zhǎng)度隨著巷道數(shù)量的減少而改變。例如,假設(shè)在正 常操作中,有8個(gè)工作巷道和長(zhǎng)度為8的脈沖串來(lái)提供64字節(jié)的高速緩存線。如 果工作巷道的數(shù)量減少為4,則脈沖串長(zhǎng)度可被增加為16來(lái)實(shí)現(xiàn)這64字節(jié)。另外, 還可以有兩個(gè)而不是一個(gè)命令。
在其他實(shí)施例中,工作的巷道14的數(shù)量可與工作的巷道18的數(shù)量相同。在 其它實(shí)施例中,工作的巷道14的數(shù)量可與工作的巷道18的數(shù)量不同。
有各種方法來(lái)實(shí)現(xiàn)存儲(chǔ)器控制器12。圖3示出了根據(jù)某些實(shí)施例的存儲(chǔ)器控 制器12的一部分的框圖排列,但是該存儲(chǔ)器控制器12可以在各其它實(shí)施例中不同。
參見(jiàn)圖3,命令由控制電路44通過(guò)導(dǎo)線42接收。作為一個(gè)示例,可以直接或 間接從計(jì)算機(jī)系統(tǒng)內(nèi)的處理器或其他電路接收命令。導(dǎo)線42或其他導(dǎo)線上攜帶數(shù)
據(jù)信號(hào)。控制電路44提供命令給發(fā)送器50和發(fā)送器60。當(dāng)處于工作中時(shí),發(fā)送 器50提供信號(hào)給巷道72,而接收器52則接收來(lái)自巷道74的信號(hào)。當(dāng)處于工作中 時(shí),發(fā)送器60提供信號(hào)給巷道76,而接收器62則接收來(lái)自巷道78的信號(hào)??刂?電路44接收來(lái)自接收器52和62的信號(hào)。
巷道72、巷道74、巷道76和巷道78各自都包括一個(gè)以上的巷道,因而發(fā)送 器50包括一個(gè)以上的發(fā)送器。類似地,接收器52包括一個(gè)以上接收器。接收器的 數(shù)量沒(méi)有必要與發(fā)送器的數(shù)量相等。巷道72和74可以包括巷道14-1, ... 14-4,而 巷道76禾口 78則可以包括巷道14-5... 14-N。在圖1和2中,巷道14-1, 14-2, ... 14-N 可以是單向的、順序雙向的、或是同時(shí)雙向的。在圖3和4的示例中,巷道72、 巷道74、巷道76和巷道78是單向的。
控制電路44控制門控電路54是否允許發(fā)送器50和接收器52接收來(lái)自導(dǎo)線 56的電壓和/或其他信號(hào)。作為一個(gè)示例,門控電路54可以包括AND門。當(dāng)系統(tǒng) 10處于完全工作狀態(tài)時(shí),門控電路54允許將來(lái)自導(dǎo)線56的電壓信號(hào)和/或其他信 號(hào)送至發(fā)送器50和60以及接收器52和62。例如,電壓信號(hào)可以是電源電壓Vcc 和/或其他電壓。其他信號(hào)則可包括來(lái)自延遲鎖定環(huán)的時(shí)鐘或選通信號(hào)。當(dāng)系統(tǒng)IO 處于部分工作狀態(tài)時(shí),門控電路54將阻止發(fā)送器50和接收器52接收來(lái)自導(dǎo)線56 的電壓信號(hào)和/或其他信號(hào),但允許發(fā)送器60和接收器62接收信號(hào)。注意,可以 存在耦合在門控電路54與發(fā)送器50和接收器52之間并在發(fā)送器50和接收器52 不接收信號(hào)時(shí)也不會(huì)接收信號(hào)的各種緩沖器或其他電路。
在一個(gè)甚至更低的功率狀態(tài)下,門控電路54能夠阻止發(fā)送器50和60以及接 收器52和62接收來(lái)自導(dǎo)線56的信號(hào)。在某些實(shí)施例中,發(fā)送器60和接收器62 不接收來(lái)自門控電路54的信號(hào)。
控制電路44 (或其他電路)確定估算的活動(dòng)水平是處于第一范圍還是第二范 圍,或者在某些實(shí)施例中處于第三范圍甚至是第四范圍。第四范圍可以與第一范圍 相同或不同。
作為一個(gè)示例,在第一范圍的情況下,估算的活動(dòng)水平要小于一閾值,并且 在第二范圍的情況下,估算的活動(dòng)水平要等于或大于該閾值。也可滿足第一和第二 范圍的其他示例。存在不同類型的估算的活動(dòng)水平,這些活動(dòng)水平涉及對(duì)不同巷道 或者發(fā)送器和接收器的估算。例如, 一個(gè)估算的活動(dòng)水平涉及一條鏈路、鏈路的一 部分、或通道上的活動(dòng),而另一個(gè)估算的活動(dòng)水平則涉及另一鏈路、該鏈路的另一 部分、或另一通道上的活動(dòng)。僅作為示例而不作為要求,估算的活動(dòng)水平可包括在使得發(fā)送器和接收器不工作的情況下在期望的一段時(shí)間內(nèi)通過(guò)這些發(fā)送器和接收 器的信號(hào)的估算數(shù)量,而第二估算活動(dòng)水平可包括在使得發(fā)送器和接收器不工作的 情況下在期望的一段時(shí)間內(nèi)通過(guò)這些發(fā)送器和接收器中的特定幾個(gè)的信號(hào)的估算 數(shù)量。各種估算的活動(dòng)水平取決于該實(shí)施例也可以表示其他的含義。
有各種各樣實(shí)現(xiàn)存儲(chǔ)器設(shè)備22-1和22-2的方法。圖4示出了根據(jù)某些實(shí)施例 的存儲(chǔ)器設(shè)備22-l的框圖排列,但是存儲(chǔ)器設(shè)備22-l在各種其他實(shí)施例中也可以 有所不同。參見(jiàn)圖4,接收器80和90接收來(lái)自巷道72和76的信號(hào),而發(fā)送器82 和92則向巷道74和78發(fā)送信號(hào)。控制電路84控制門控電路86是否允許接收器 80和90以及發(fā)送器82和92接收來(lái)自導(dǎo)線88的電壓和/或其他信號(hào)。當(dāng)系統(tǒng)10 處于完全工作狀態(tài)時(shí),門控電路86允許將來(lái)自導(dǎo)線88的電壓信號(hào)和/或其他信號(hào) 送至接收器80和發(fā)送器82。該電壓信號(hào)和/或其他信號(hào)可以與存儲(chǔ)器控制器12內(nèi) 的相同或不同。當(dāng)系統(tǒng)10處于部分工作狀態(tài)時(shí),門控電路86將阻止接收器80和 發(fā)送器82接收來(lái)自導(dǎo)線88的電壓信號(hào)和/或其他信號(hào)。注意,可以存在耦合在門 控電路86與發(fā)送器80和接收器82之間并在發(fā)送器80和接收器82不接收信號(hào)時(shí) 也不會(huì)接收信號(hào)的各種緩沖器或其他電路。
在一個(gè)甚至更低的功率狀態(tài)下,門控電路86能夠阻止發(fā)送器80和90以及接 收器82和92接收來(lái)自導(dǎo)線88的信號(hào)。在某些實(shí)施例中,發(fā)送器90和接收器92 不接收來(lái)自門控電路86的信號(hào)。
圖5示出了通過(guò)一組巷道154 (具有X條巷道)和一組巷道154 (具有Y條 巷道)耦合至存儲(chǔ)器設(shè)備22-1的存儲(chǔ)器控制器(MC) 12。在此實(shí)施例中,巷道 154單向地?cái)y帶送至存儲(chǔ)器設(shè)備22-1 (可以是DRAM或者其他類型的存儲(chǔ)器或者 緩沖器)的命令或者命令和寫(xiě)入數(shù)據(jù)。根據(jù)各實(shí)施例,地址信息可以在巷道152 或154或者其他巷道上(未示出)。巷道154攜帶數(shù)據(jù)并且可以是單向或者雙向的。 在圖5中,巷道152和154可以都是工作的。巷道152和154可被認(rèn)為是相同鏈路
的一部分或者是不同的鏈路。
圖6類似于圖5,不同之處在于巷道154中僅有Y/2條是工作的。所有的巷道 152都像圖6那樣工作。
圖7類似于圖6,不同之處在于巷道152中僅有X/2條是工作的,并且巷道 154中僅有Y/2條是工作的。
圖8示出了兩組單向巷道156和158來(lái)代替巷道154。
圖9示出了通過(guò)巷道188-1、 188-2、 188-3和188-4 (每個(gè)都可以包括一條或多條鏈路)耦合至存儲(chǔ)器設(shè)備22-l、 22-2、 22-3和22-4的存儲(chǔ)器控制器12。在該 系統(tǒng)中可以有更多的存儲(chǔ)器設(shè)備。在圖9中,每條巷道都是工作的。
如圖10和11所示,不工作的特定巷道可以在耦合至不同存儲(chǔ)器設(shè)備的各巷 道之間不同地分布。在圖10中,巷道188-1中的某一些、巷道188-2中的某一些、 巷道188-3中的某一些和巷道188-4中的某一些是不工作的。在圖11中,所有的 巷道188-1和188-2都是工作的,而所有的巷道188-3和188-4都是不工作的。在 圖10和11中不工作的巷道的總數(shù)可以相同或不同。
圖12示出了某些實(shí)施例的操作的流程圖,但是在其他實(shí)施例中也可以使用其 他的操作。參見(jiàn)圖3,存儲(chǔ)器控制器12被初始化(框202)。存儲(chǔ)器控制器12檢 測(cè)存儲(chǔ)器設(shè)備的線寬容量(框204)。存儲(chǔ)器系統(tǒng)用默認(rèn)的鏈路寬度工作。使用詞 "寬度"是因?yàn)榭赡苌婕耙唤M以上的巷道(如圖6所示)。
圖3的控制電路44監(jiān)視導(dǎo)線42上的傳入命令并確定是否將特定的一組巷道 或多組巷道從完全工作切換成部分工作,或者從部分工作切換成完全工作(框 208)。在某些實(shí)施例中,控制電路44還可以在不同級(jí)別的部分工作之間進(jìn)行選擇 (例如,選擇X/2、 X/4或3X/4條巷道為不工作的)。控制電路44包括用于確定 在決定是否改變鏈路寬度時(shí)是否滿足某些策略的電路。
當(dāng)控制電路44確定應(yīng)該改變工作巷道的數(shù)量時(shí),它如上所述發(fā)送命令至存儲(chǔ) 器設(shè)備22-l的控制電路90 (框210)。控制電路90隨后就如上所述通過(guò)門控電路 84使接收器80和發(fā)送器82不工作。類似地,控制電路44如上所述通過(guò)門控電路 54使接收器50和發(fā)送器52不工作。在某些實(shí)施例中,接收器80和發(fā)送器82在 接收器50和發(fā)送器52變得不工作之前變得不工作,而在其它實(shí)施例中則正相反。
特定鏈路中的巷道如上所述被打開(kāi)或關(guān)閉(變得工作或不工作)(框214)。 該系統(tǒng)隨后用新的鏈路寬度來(lái)工作(框216)。在某些實(shí)施例中,控制電路44繼 續(xù)監(jiān)視傳入命令來(lái)確定是否改變鏈路寬度。因?yàn)榻o定時(shí)間段內(nèi)傳入命令的量和類型 都能夠快速改變,所以鏈路寬度也可以快速改變。如果鏈路寬度改變得太頻繁,則 會(huì)損失用于讓鏈路變得可工作的額外功率。在某些實(shí)施例中,為了防止鏈路寬度改 變過(guò)于頻繁,控制電路僅在估算的活動(dòng)水平(計(jì)劃的帶寬需求)顯著改變時(shí)才改變 鏈路寬度。
圖13示出了在其中存儲(chǔ)器設(shè)備用作對(duì)其他存儲(chǔ)器設(shè)備的中繼器的系統(tǒng)。例如, 存儲(chǔ)器設(shè)備232-1通過(guò)巷道226-1 ... 226-M耦合至存儲(chǔ)器設(shè)備22-1,而存儲(chǔ)器設(shè)備 232-2則通過(guò)巷道228-1 ... 228-M耦合至存儲(chǔ)器設(shè)備22-2 (M可以等于N或者不等于N)。有各種方法來(lái)耦合中繼器存儲(chǔ)器設(shè)備22-l和232-1。在某些實(shí)施例中,該 中繼器系統(tǒng)包括巷道236和巷道238來(lái)提供將讀取數(shù)據(jù)返回給存儲(chǔ)器控制器12的 環(huán)路,雖然并非所有實(shí)施例都必須有巷道236和巷道238。在不同的實(shí)施例中,控 制電路能夠控制這些巷道或鏈路組中的一個(gè)或多個(gè)(例如,全部)的寬度。
圖14示出了在其中存儲(chǔ)器控制器240經(jīng)由緩沖器244耦合至基片246上的存 儲(chǔ)器設(shè)備20-l ...20-Z的系統(tǒng)。 一組巷道242的寬度可被改變。在某些實(shí)施例中, 一組巷道248-1 ... 248-Z的寬度也可改變。用于確定巷道248-1 ... 248-Z的寬度是 否應(yīng)被改變的控制電路可以在存儲(chǔ)器控制器242內(nèi)或在緩沖器244內(nèi)。存在鏈接至 緩沖器244的其他緩沖器,并且連接巷道的寬度也可改變。在該系統(tǒng)中還存在帶緩 沖器的額外模塊。
圖15示出了在處理器芯片260中的存儲(chǔ)器控制器12,其中該處理器芯片260 耦合至輸入/輸出控制器266。輸入/輸出控制器266又耦合至可任選的無(wú)線發(fā)送器 和接收器268。
圖16示出了在存儲(chǔ)器控制器集線器272中的存儲(chǔ)器控制器12,而該存儲(chǔ)器控 制器集線器272則耦合至處理器芯片274。存儲(chǔ)器控制器集線器272耦合至輸入/ 輸出控制器276。輸入/輸出控制器276又耦合至可任選的無(wú)線發(fā)送器和接收器268。
附加信息和實(shí)施例
雖然已經(jīng)在存儲(chǔ)器系統(tǒng)方面描述了各示出的實(shí)施例,但是本發(fā)明也可以在不 是存儲(chǔ)器設(shè)備的芯片內(nèi)或在包括存儲(chǔ)器控制器的芯片內(nèi)實(shí)現(xiàn),但也可以在存儲(chǔ)器控 制器以外的芯片各部分內(nèi)實(shí)現(xiàn)。例如,本發(fā)明可以在并不主要用于攜帶存儲(chǔ)器命令 或相關(guān)聯(lián)數(shù)據(jù)的接口內(nèi)實(shí)現(xiàn)。
本發(fā)明不限于任何具體的信令技術(shù)或協(xié)議。例如,信令可以是單端的或差分 的。信令可以僅包括兩個(gè)電壓電平,也可以包括兩個(gè)以上的電壓電平。時(shí)鐘(或選 通)可以與信號(hào)分開(kāi)傳送或者嵌入到信號(hào)內(nèi)??梢允褂酶鞣N編碼技術(shù)??梢允褂么?行或傳統(tǒng)的并行信令。信號(hào)可以被打包、多路復(fù)用或者具有專用線路。例如,命令、 地址或者寫(xiě)入數(shù)據(jù)信號(hào)可以被打包或時(shí)分復(fù)用?;蛘呖梢源嬖谟糜诿畹膶S镁€ 路、用于命令的專用線路以及用于寫(xiě)入數(shù)據(jù)的專用線路或它們的組合。本發(fā)明并不 嚴(yán)格限于特定類型的發(fā)送器和接收器。在發(fā)送器和接收器和其他電路中可以使用各 種定時(shí)技術(shù)。在圖中的接收器符號(hào)可以包括初始接收電路以及相關(guān)的鎖存和定時(shí)電 路。電路可以是電壓模式、電路模式或其他模式。發(fā)送器和接收器可以包括延遲鎖定環(huán)(DLL)或鎖相環(huán)(PLL),但這些都不是必需的。導(dǎo)線88上的其他信號(hào)可 以包括相位內(nèi)插器信號(hào),但也不是必需的。
存儲(chǔ)器控制器12已經(jīng)在各實(shí)施例中描述。單個(gè)存儲(chǔ)器控制器無(wú)需以上結(jié)合附 圖描述的歸因于存儲(chǔ)器控制器12的所有功能。
控制電路44和84可以執(zhí)行未在此公開(kāi)內(nèi)容中描述的附加功能,或者可存在 未示出的附加控制電路。
芯片中還可以具有各種未在圖中示出的電路。當(dāng)各附圖示出了通過(guò)導(dǎo)線連接 的兩個(gè)塊時(shí),可能存在未示出的中間電路。各塊的形狀和相對(duì)大小并不旨在與實(shí)際 的形狀和相對(duì)大小有關(guān)。
實(shí)施例是本發(fā)明的實(shí)現(xiàn)或示例。在說(shuō)明書(shū)中對(duì)"一實(shí)施例"、"一個(gè)實(shí)施例"、 "某些實(shí)施例"或"其他各實(shí)施例"的參考指的是結(jié)合各實(shí)施例描述的特定特征、 結(jié)構(gòu)或特性被包括在本發(fā)明的至少某些實(shí)施例中,但不是必須被包括在所有實(shí)施例 中,多次出現(xiàn)的"一實(shí)施例"、"一個(gè)實(shí)施例"或"某些實(shí)施例"無(wú)需全部指代相 同的實(shí)施例。
當(dāng)說(shuō)到元件"A"耦合至元件"B"時(shí),元件A可以直接耦合至元件B或者例 如通過(guò)元件C間接耦合至元件B。
當(dāng)說(shuō)明書(shū)或權(quán)利要求書(shū)陳述一組件、特征、結(jié)構(gòu)、進(jìn)程或特性A "引起"一 組件、特征、結(jié)構(gòu)、進(jìn)程或特性B時(shí),它指的是"A"至少是"B"的部分原因, 但是也可能存在有助于引起"B"的至少一個(gè)其他組件、特征、結(jié)構(gòu)、進(jìn)程或特性。
如果說(shuō)明書(shū)陳述一組件、特征、結(jié)構(gòu)、進(jìn)程或特性"可以"、"可能"、或 "能"被包括,則該特定組件、特征、結(jié)構(gòu)、進(jìn)程或特性并非必須被包括。如果說(shuō) 明書(shū)或權(quán)利要求書(shū)陳述"一"元素,則并不意味著只有一個(gè)元素。如果說(shuō)明書(shū)或權(quán) 利要求書(shū)陳述"一額外"元素,則并不排除有一個(gè)以上額外元素的可能。
本發(fā)明不限于在此描述的具體細(xì)節(jié)。實(shí)際上,可以在本發(fā)明的范圍內(nèi)對(duì)在前 描述和附圖做出各種其他變化。因此,所附權(quán)利要求書(shū)可以包括用來(lái)限定本發(fā)明范 圍的任何改正。
權(quán)利要求
1.一種芯片,包括發(fā)送器和接收器;以及控制電路,所述控制電路響應(yīng)于估算的活動(dòng)水平處于第一范圍,引起所述發(fā)送器和接收器中的某一些不工作,而其他的所述發(fā)送器和接收器保持工作。
2. 如權(quán)利要求l所述的芯片,其特征在于,響應(yīng)于所述估算的活動(dòng)水平處于 第二范圍,所述控制電路不引起任何所述發(fā)送器和接收器不工作,并且其中所述估 算的活動(dòng)水平處于所述第一范圍指的是所述估算的活動(dòng)水平小于第一閾值,而所述 估算的活動(dòng)水平處于所述第二范圍指的是所述估算的活動(dòng)水平等于或大于所述第一閾值。
3. 如權(quán)利要求l所述的芯片,其特征在于,如果所述估算的活動(dòng)水平處于第 三范圍,則所述控制電路引起所述發(fā)送器和接收器中的另外的某幾個(gè)不工作。
4. 如權(quán)利要求l所述的芯片,其特征在于,所述芯片還包括包含所述控制電 路的存儲(chǔ)器控制器,并且其中所述發(fā)送器和接收器的不同組通過(guò)巷道耦合至不同的 存儲(chǔ)器設(shè)備,且在某些情況下,所述控制電路使得某幾組發(fā)送器和接收器全都不工 作,而其他各組發(fā)送器和接收器全都工作。
5. 如權(quán)利要求l所述的芯片,其特征在于,所述芯片還包括包含所述控制電路的存儲(chǔ)器控制器,并且其中所述發(fā)送器和接收器的不同組通過(guò)巷道耦合至不同的存儲(chǔ)器設(shè)備,且在某些情況下,所述控制電路使得每個(gè)組的發(fā)送器和接收器中的某 一些不工作。
6. 如權(quán)利要求l所述的芯片,其特征在于,如果第二估算的活動(dòng)水平處于第 四范圍,則所述控制電路引起所述發(fā)送器中的不同的某幾個(gè)不工作,而其他的所述 發(fā)送器和全部所述接收器仍然工作。
7. 如權(quán)利要求l所述的芯片,其特征在于,還包括與具有電壓信號(hào)的導(dǎo)線相 耦合的門控電路,并且其中所述控制電路控制所述發(fā)送器和接收器的至少一部分是 否通過(guò)所述門控電路接收所述電壓信號(hào),并且其中不接收所述電壓信號(hào)的至少某些 所述發(fā)送器和接收器是不工作的。
8. 如權(quán)利要求7所述的芯片,其特征在于,所述門控電路與攜帶所述電壓信號(hào)和其他信號(hào)的額外導(dǎo)線相耦合,并且其中所述控制電路控制所述所述發(fā)送器和接 收器中的至少一部分是否接收所述其他信號(hào)。
9. 如權(quán)利要求l所述的芯片,其特征在于,所述估算的活動(dòng)水平包括在沒(méi)有使得所述發(fā)送器和接收器中的某一些不工作的情況下在期望的一段時(shí)間內(nèi)通過(guò)所 述發(fā)送器和接收器的信號(hào)的估算數(shù)量,并且其中所述第二估算的活動(dòng)水平包括在沒(méi) 有使得所述發(fā)送器和接收器中的特定的幾個(gè)不工作的情況下在期望的一段時(shí)間內(nèi) 通過(guò)這些發(fā)送器和接收器的信號(hào)的估算數(shù)量。
10. 如權(quán)利要求1所述的芯片,其特征在于,所述控制電路確定所述估算的 活動(dòng)水平及其處于什么范圍。
11. 如權(quán)利要求10所述的芯片,其特征在于,所述控制電路考慮傳入命令來(lái) 做出所述估算d
12. 如權(quán)利要求1所述的芯片,其特征在于,響應(yīng)于所述估算的活動(dòng)水平處 于所述第一范圍,所述控制電路把要發(fā)送的命令送至另一芯片,以指示所述另一芯 片使其發(fā)送器和接收器中的某一些不工作。
13. 如權(quán)利要求1所述的芯片,其特征在于,在所述控制電路引起所述發(fā)送 器和接收器中的某一些不工作之后,如果所述估算的活動(dòng)水平變?yōu)樘幱谒龅诙?圍,則所述控制電路引起所述發(fā)送器和接收器重新工作。
14. 如權(quán)利要求1所述的芯片,其特征在于,響應(yīng)于所述控制電路接收第一 類型的命令,所述控制電路引起所述發(fā)送器和接收器中的某一些不工作。
15. —種系統(tǒng),包括包括控制電路以及發(fā)送器和接收器的第一芯片,所述發(fā)送器和接收器通過(guò)巷 道耦合至第二芯片的接收器和發(fā)送器;以及其中響應(yīng)于估算的活動(dòng)水平處于第一范圍,所述第一芯片的控制電路引起將 一命令發(fā)送給所述第二芯片,并引起所述第一芯片的發(fā)送器和接收器中的某一些不 工作,并且其中響應(yīng)于接收所述命令,所述第二芯片的控制電路引起所述第二芯片 的發(fā)送器和接收器中的某一些不工作。
16. 如權(quán)利要求15所述的系統(tǒng),其特征在于,如果在所述估算的活動(dòng)水平處于所述第一范圍之后,所述估算的活動(dòng)水平變?yōu)樘幱谒龅诙秶瑒t所述第一芯 片的控制電路引起將另一命令發(fā)送給所述第二芯片,并引起所述第一芯片的不工作 的發(fā)送器和接收器工作,并且其中響應(yīng)于接收所述另一命令,所述第二芯片的控制 電路引起所述不工作的發(fā)送器和接收器工作。
17. 如權(quán)利要求15所述的系統(tǒng),其特征在于,所述第一芯片包括存儲(chǔ)器控制 器和處理器,而所述第二芯片是存儲(chǔ)器設(shè)備。
18. 如權(quán)利要求15所述的系統(tǒng),其特征在于,響應(yīng)于所述估算的活動(dòng)水平處 于第二范圍,所述第一芯片的控制電路不引起所述第一芯片的任何發(fā)送器和接收器 不工作,并且不引起將所述命令發(fā)送給所述第二芯片。
19. 如權(quán)利要求15所述的系統(tǒng),其特征在于,所述第一芯片還包括與具有電 壓信號(hào)的導(dǎo)線相耦合的門控電路,并且其中所述第一芯片的控制電路控制所述第一 芯片的發(fā)送器和接收器中的至少一部分是否通過(guò)所述門控電路接收所述電壓信號(hào), 并且其中所述第一芯片的發(fā)送器和接收器中不接收所述電壓信號(hào)的至少某一些是 不工作的。
20. 如權(quán)利要求15所述的系統(tǒng),其特征在于,所述第二芯片還包括與具有電 壓信號(hào)的導(dǎo)線相耦合的門控電路,并且其中所述第二芯片的控制電路控制所述第二 芯片的發(fā)送器和接收器中的至少一部分是否通過(guò)所述門控電路接收所述電壓信號(hào),并且其中所述第二芯片的發(fā)送器和接收器中不接收所述電壓信號(hào)的至少某一些是 不工作的。
全文摘要
在某些實(shí)施例中,一種芯片包括發(fā)送器和接收器、以及控制電路。該控制電路響應(yīng)于估算的活動(dòng)水平處于第一范圍引起部分發(fā)送器和接收器不工作,而其他的發(fā)送器和接收機(jī)則保持工作。描述和/或要求保護(hù)了其他實(shí)施例。
文檔編號(hào)G06F13/40GK101198942SQ200680021782
公開(kāi)日2008年6月11日 申請(qǐng)日期2006年6月19日 優(yōu)先權(quán)日2005年6月17日
發(fā)明者B·克里斯滕森, J·麥考爾 申請(qǐng)人:英特爾公司