專利名稱:一種具有公式發(fā)現(xiàn)功能的嵌入式智能芯片的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種智能芯片,具體講是一種具有公式發(fā)現(xiàn)功能的嵌入式智能芯片, 屬人工智能技術(shù)領(lǐng)域。
技術(shù)背景人工智能是信息技術(shù)發(fā)展的重要方向之一。世界各國(guó)都在開(kāi)展公式發(fā)現(xiàn)系統(tǒng)的研 究工作,公式發(fā)現(xiàn)系統(tǒng)主要是指通過(guò)機(jī)器的發(fā)現(xiàn)學(xué)習(xí),幫助學(xué)習(xí)者或研究者分析實(shí)驗(yàn)數(shù)據(jù)、發(fā)現(xiàn)潛在規(guī)律、驗(yàn)證學(xué)習(xí)者或研究者設(shè)想的一種系統(tǒng)。據(jù)資料報(bào)道,世界上目 前只有美國(guó)德州儀器公司和惠普公司開(kāi)發(fā)成功過(guò)一種手持式的具有公式發(fā)現(xiàn)功能的圖形化計(jì)算儀。然而,這種計(jì)算儀在公式發(fā)現(xiàn)上仍然采用的是傳統(tǒng)的數(shù)據(jù)擬合技術(shù), 當(dāng)行列式元素微小變化引起解的顯著變化的問(wèn)題,即線性方程組系數(shù)行列式存在"病 態(tài)問(wèn)題"。并且,圖形化計(jì)算儀發(fā)掘出來(lái)的公式只有多項(xiàng)式一種類型,不僅知識(shí)形式 單一、可理解性、可用性差;更重要的是無(wú)法從得到的公式中了解周期性、變化趨勢(shì)等重要特征。Sinx-x—O. 166667x3+0. 008333x5—0. 0001984x7+0. 0000027557x9—...... (1)阻尼振動(dòng)曲線公式x-A0e'"cos(o)ft+4)) (2)觀察公式(1)等號(hào)左邊與右邊可以看出右邊的多項(xiàng)式表示形式無(wú)法體現(xiàn)周期 性、變化趨勢(shì)等重要特征,而左邊則完全不同;公式(2)的情況更是如此。目前國(guó)內(nèi)外僅有的少數(shù)幾個(gè)儀器制造企業(yè)設(shè)計(jì)和生產(chǎn)具有公式發(fā)現(xiàn)系統(tǒng)功能的 芯片,大多數(shù)廠家仍延用基于通用嵌入式處理器,再加上外圍電路組裝后,公式發(fā)現(xiàn)由軟件算法完成的方式,這種方式主要缺點(diǎn)是公式發(fā)現(xiàn)的效率低。第二種是基于FDD (Formula Discovery from Data,公式發(fā)現(xiàn))的系統(tǒng),其運(yùn)行環(huán)境是計(jì)算機(jī),而不 是嵌入式系統(tǒng),這種方式的主要缺點(diǎn)是體積大、外圍接口單元多,無(wú)法隨身便攜,使 用不方便??傊?,目前還沒(méi)有發(fā)現(xiàn)基于SOC (片上系統(tǒng))的公式發(fā)現(xiàn)系統(tǒng)解決方案。 因此,研究一種能夠提高公式發(fā)現(xiàn)系統(tǒng)的效率,減少外圍驅(qū)動(dòng)接口單元及電路板間的 信號(hào)傳遞,可重構(gòu)的公式發(fā)現(xiàn)系統(tǒng)已成為國(guó)內(nèi)外提高智能化信息發(fā)展研究的重要內(nèi) 容。發(fā)明內(nèi)容本發(fā)明的目的是提供一種具有公式發(fā)現(xiàn)功能的嵌入式智能芯片,其是基于XILINX公司的FPGA (Field Programmable Gate Array,即現(xiàn)場(chǎng)可編程門陣列)的公式發(fā)現(xiàn) SOC (片上系統(tǒng))智能芯片。為了實(shí)現(xiàn)上述目的,本發(fā)明采用如下技術(shù)方案一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,它包括存儲(chǔ)器、IP軟核芯片、軟 核微處理器、鍵盤接口、 USB接口及LCD顯示控制器,其特征在于軟核微處理器與 存儲(chǔ)器、IP模塊、鍵盤接口、 USB接口、 LCD控制器通過(guò)各自的接口分別連接;所述 IP軟核芯片為內(nèi)置有公式發(fā)現(xiàn)系統(tǒng)的SOC系統(tǒng)芯片。其中,所述IP軟核芯片包括數(shù)據(jù)輸入端口、公式發(fā)現(xiàn)控制模塊、公式庫(kù)及公式 輸出端口;所述公式發(fā)現(xiàn)控制模塊分別與數(shù)據(jù)輸入端口、公式庫(kù)、公式輸出端口連接。其中,所述公式發(fā)現(xiàn)控制模塊內(nèi)置有數(shù)據(jù)預(yù)處理模塊、公式初選模塊、誤差分析 模塊和公式修正模塊。其中,所述公式庫(kù)是將知識(shí)庫(kù)中的知識(shí)預(yù)先固化于該模塊中,此預(yù)固化程序?qū)桨l(fā)現(xiàn)系統(tǒng)進(jìn)行分析、判斷、決定最終公式;該公式庫(kù)包括原型函數(shù)公式庫(kù)和原型算法庫(kù),其中,原型函數(shù)公式庫(kù)是構(gòu)成數(shù)學(xué)公式的基本單元,原型算法庫(kù)所包括的原型決定了系統(tǒng)的發(fā)現(xiàn)能力。其中,所述公式輸出端口將所決定最終公式輸出給LCD顯示。 其中,該智能芯片通過(guò)鍵盤輸入的原始數(shù)據(jù)或者通過(guò)USB接口從計(jì)算機(jī)下載的原 始數(shù)據(jù),首先經(jīng)過(guò)公式發(fā)現(xiàn)IP核模塊中數(shù)據(jù)預(yù)處理模塊進(jìn)行初步處理;第二步由公 式初選模塊根據(jù)誤差逼近情況來(lái)優(yōu)選原型函數(shù);第三步由誤差分析模塊計(jì)算入選公式 的相對(duì)誤差并對(duì)誤差進(jìn)行比較;第四步根據(jù)用戶提供的誤差要求決定是否對(duì)系統(tǒng)所發(fā) 現(xiàn)的公式進(jìn)行修正;軟核微處理器完成整個(gè)公式發(fā)現(xiàn)系統(tǒng)的調(diào)度工作,如實(shí)現(xiàn)數(shù)據(jù)輸 入或下載,響應(yīng)接口命令,控制LCD顯示刷新等功能;LCD控制器實(shí)現(xiàn)外部LCD的驅(qū) 動(dòng)功能。其中,所述的經(jīng)過(guò)公式發(fā)現(xiàn)IP核模塊中數(shù)據(jù)預(yù)處理模塊進(jìn)行初步處理,包括兩 個(gè)方面,其一是根據(jù)具體情況對(duì)用戶所提供的數(shù)據(jù)進(jìn)行初步處理;其二是在多變量中 選擇兩個(gè)變量以及向多變量的過(guò)渡處理。本發(fā)明采用如上技術(shù)方案,其有益效果如下 一、本發(fā)明所述的智能芯片,是基 于XILINX FPGA的公式發(fā)現(xiàn)芯片,該芯片將存儲(chǔ)器、公式發(fā)現(xiàn)IP核模塊、HLINX FPGA 軟核微處理器、鍵盤接口USB接口以及LCD控制器集成為一體,固化成一體積微小的 芯片,與現(xiàn)有技術(shù)相比,不僅可以大幅縮短系統(tǒng)發(fā)現(xiàn)公式的時(shí)間,更可以縮小整個(gè)系 統(tǒng)所占的面積,減少外圍驅(qū)動(dòng)接口單元及電路板間的信號(hào)傳遞,加快微處理器數(shù)據(jù)處 理的速度,內(nèi)嵌的線路還可以避免外部電路板上信號(hào)傳遞所造成的系統(tǒng)干擾。芯片本 身在最簡(jiǎn)單的低端應(yīng)用中可以充當(dāng)獨(dú)立的公式發(fā)現(xiàn)芯片,芯片集成度高,可靠性強(qiáng)。二、本發(fā)明的技術(shù)方案是基于大規(guī)模FPGA解決方案的SOC (片上系統(tǒng))現(xiàn)代計(jì)算機(jī)輔 助技術(shù)、EDA (電子設(shè)計(jì)自動(dòng)化)技術(shù)和大規(guī)模集成電路技術(shù)高度發(fā)展的綜合技術(shù),本發(fā)明改變了以往將IP硬核預(yù)先植入系統(tǒng)微處理器的方式,采用嵌入式系統(tǒng)微處理 器的IP軟核,該IP軟核可以根據(jù)用戶需要隨意對(duì)其硬件結(jié)構(gòu)、功能特點(diǎn)、資源占用 等進(jìn)行靈活配置構(gòu)建;改變了 IP硬核無(wú)法裁減微處理器硬件資源的缺陷,該IP軟核 則可以隨意裁減,有效降低了 FPGA成本,從而在相當(dāng)短的時(shí)間內(nèi)用很低的成本就可 以開(kāi)發(fā)出目標(biāo)產(chǎn)品。三、本發(fā)明的智能芯片裝載于不同的儀器、儀表或設(shè)備中,使這 些儀器、儀表或設(shè)備具有公式發(fā)現(xiàn)的能力,這對(duì)于提高儀器、儀表或設(shè)備的智能化程 度將起到非常重要的作用。
圖1為本發(fā)明的具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片的結(jié)構(gòu)框圖 圖2為本發(fā)明中公式發(fā)現(xiàn)IP軟核芯片的結(jié)構(gòu)框圖具體實(shí)施方式
下面結(jié)合附圖對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的說(shuō)明。如圖l、圖2所示,本發(fā)明公開(kāi)的具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,提 出了一個(gè)完整的公式發(fā)現(xiàn)SOC芯片的設(shè)計(jì)方案,并立足于實(shí)際的具體應(yīng)用,給出了基 于XILINX公司的32位MicroBlaze軟核處理器的FPGA實(shí)現(xiàn)方案。該系統(tǒng)方案同樣可 以應(yīng)用到其它數(shù)據(jù)發(fā)現(xiàn)SOC芯片設(shè)計(jì)中,只是需要修改相應(yīng)的發(fā)現(xiàn)算法,調(diào)整系統(tǒng)軟 件中相應(yīng)的模塊就可以了。本發(fā)明的具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,由存儲(chǔ)器,XILINX FPGA 軟核微處理器,公式發(fā)現(xiàn)IP軟核芯片、鍵盤接口, USB接口以及LCD控制器組成,其 中,XILINXFPGA軟核微處理器分別與存儲(chǔ)器、公式發(fā)現(xiàn)IP軟核芯片、鍵盤接口, USB 接口以及LCD控制器連接。其中,存儲(chǔ)器用來(lái)保存需要進(jìn)行發(fā)現(xiàn)的原始數(shù)據(jù)和各種中間運(yùn)行結(jié)果,以便后面 的運(yùn)算使用,它直接受到XILINXFPGA軟核微處理器的控制;同時(shí)它還可以使公式發(fā) 現(xiàn)IP軟核芯片可以實(shí)現(xiàn)流水線結(jié)構(gòu),加快運(yùn)算速度;XILINX FPGA軟核微處理器是本發(fā)明的指揮控制中心,本發(fā)明實(shí)施例中采用 MicroBlaze軟核微處理器,該MicroBlaze軟核微處理器完成整個(gè)公式發(fā)現(xiàn)系統(tǒng)的調(diào) 度工作,如實(shí)現(xiàn)數(shù)據(jù)輸入或下載,響應(yīng)鍵盤及USB接口命令,控制LCD顯示刷新等功 能。該MicroBlaze軟核微處理器是一種針對(duì)Xilinx FPGA器件而優(yōu)化的32位微處理 器,適用于所有的FPGA器件。將MicroBlaze軟核微處理器和其它外設(shè)IP核一起, 可以完成可編程系統(tǒng)芯片的設(shè)計(jì)。MicroBlaze軟內(nèi)核采用RISC(reduced instruction system computer)架構(gòu)和哈佛(Harvard)結(jié)構(gòu)的32位指令和數(shù)據(jù)總線,內(nèi)部有32 個(gè)通用寄存器R0 R31和2個(gè)特殊寄存器程序指針和處理器狀態(tài)寄存器。MicroBlaze 還具有指令和數(shù)據(jù)緩存,所有的指令長(zhǎng)度都是32位,有3個(gè)操作數(shù)和兩種尋址模式, 指令功能劃分有邏輯運(yùn)算,算術(shù)運(yùn)算,分支,存儲(chǔ)器讀/寫和特殊指令等,指令執(zhí)行 的流水線是并行流水線,它分為3級(jí)流水線取指,譯碼和執(zhí)行。本發(fā)明中采用的是MicroBlaze軟核處理器的升級(jí)版本一MicroBlaz V4. 0??晒ぷ饔?00MHz時(shí)鐘頻率, 與以前版本相比,核性能增加了 25%。此外,MicroBlaze V4. 0的32位處理器還包括可選擇的浮點(diǎn)單元。公式發(fā)現(xiàn)IP軟核芯片是整個(gè)智能芯片的核心部分,它主要是利用FPGA實(shí)現(xiàn)公式 的搜索、誤差計(jì)算和數(shù)據(jù)擬合;優(yōu)選函數(shù)原型、控制繼續(xù)發(fā)現(xiàn)和修正公式等。該IP 軟核芯片內(nèi)置有數(shù)據(jù)輸入端口、公式發(fā)現(xiàn)控制模塊、公式庫(kù)與公式輸出端口;所述的 公式發(fā)現(xiàn)控制模塊分別與數(shù)據(jù)輸入端口、公式庫(kù)及公式輸出端口連接。其中公式庫(kù) 模塊是將知識(shí)庫(kù)中的知識(shí)預(yù)先固化于該模塊中,此預(yù)固化程序用于對(duì)公式發(fā)現(xiàn)系統(tǒng)進(jìn) 行分析、判斷、決定最終公式;公式發(fā)現(xiàn)控制模塊中內(nèi)置有4個(gè)子模塊,分別為數(shù) 據(jù)預(yù)處理模塊、公式初選模塊、誤差分析模塊和公式修正模塊。公式發(fā)現(xiàn)IP軟核芯 片主要是利用XILINX FPGA軟核微處理器完成整個(gè)公式發(fā)現(xiàn)芯片的調(diào)度工作,從而 構(gòu)成公式發(fā)現(xiàn)系統(tǒng);鍵盤接口提供外接鍵盤功能,以方便數(shù)據(jù)的輸入;鍵盤接口,通過(guò)鍵盤人工向 MicroBlaze軟核微處理器輸入命令,包括輸入原始數(shù)據(jù)和誤差要求等技術(shù)內(nèi)容。USB接口提供與計(jì)算機(jī)連接功能,以方便批量數(shù)據(jù)能夠通過(guò)計(jì)算機(jī)下載到本系統(tǒng) 中;USB接口提供MicroBlaze軟核微處理器與計(jì)算機(jī)或其它儀器、儀表或設(shè)備的連 接功能,以方便批量數(shù)據(jù)能夠通過(guò)計(jì)算機(jī)或其它儀器、儀表或設(shè)備下載到本系統(tǒng)中。LCD控制器實(shí)現(xiàn)LCD的驅(qū)動(dòng)功能。LCD顯示控制器是整個(gè)系統(tǒng)人機(jī)交互的界面, LCD顯示控制器顯示當(dāng)前MicroBlaze軟核微處理器數(shù)據(jù)預(yù)處理結(jié)果,公式初選擇情 況,誤差分析結(jié)果,公式修正,最終挖掘出來(lái)的公式等等,同時(shí)也可以方便系統(tǒng)調(diào)試。其中,上述該IP軟核芯片內(nèi)置的公式發(fā)現(xiàn)控制模塊是公式發(fā)現(xiàn)IP軟核芯片中的核心部分,其工作原理為(1) 數(shù)據(jù)預(yù)處理模塊通過(guò)數(shù)據(jù)輸入端口輸入的數(shù)據(jù)進(jìn)入該模塊的主要完成兩個(gè) 任務(wù),其一是根據(jù)具體情況對(duì)用戶所提供的數(shù)據(jù)進(jìn)行初步處理;其二是在多變量中選 擇兩個(gè)變量以及向多變量的過(guò)渡處理。(2) 公式初選模塊按照接收到的數(shù)據(jù)預(yù)處理后的數(shù)據(jù)與公式庫(kù)中提供的公式進(jìn) 行初選,根據(jù)其誤差(用戶進(jìn)行公式發(fā)現(xiàn)時(shí)給出的誤差)逼近情況來(lái)選擇所有滿足條 件的原型函數(shù)。(3) 誤差分析模塊將公式初選模塊提供的公式,按照相對(duì)誤差和均方差最小的 原則進(jìn)行比較。(4) 公式修正模塊經(jīng)過(guò)誤差分析模塊得到的分析結(jié)果與由鍵盤接口輸入的誤差 要求決定是否對(duì)系統(tǒng)所發(fā)現(xiàn)的公式進(jìn)行修正。其中,上述該IP軟核芯片內(nèi)置的公式庫(kù)模塊包括原型函數(shù)公式庫(kù)和原型算法 庫(kù),其中,原型函數(shù)公式庫(kù)是構(gòu)成數(shù)學(xué)公式的基本單元,原型算法庫(kù)所包括的原型決 定了系統(tǒng)的發(fā)現(xiàn)能力;其中,上述該IP軟核芯片內(nèi)置的公式輸出端口模塊將公式發(fā)現(xiàn)控制模塊決定 的最終輸出公式輸入至MicroBlaze軟核微處理器,通過(guò)MicroBlaze軟核微處理器將該結(jié)果輸入到LCD顯示控制器,由LCD實(shí)現(xiàn)可視化顯示。用戶通過(guò)LCD顯示控制器可以很直觀地閱讀公式,并了解所發(fā)現(xiàn)的公式逼近實(shí)驗(yàn) 數(shù)據(jù)的情況。公式發(fā)現(xiàn)IP軟核芯片的工作流程由數(shù)據(jù)輸入端口人工輸入試驗(yàn)數(shù)據(jù),包括選 擇的函數(shù)原型或推理機(jī)自動(dòng)選擇函數(shù)原型組合成數(shù)學(xué)關(guān)系式,利用最小二乘法原理求 組合關(guān)系式的各個(gè)系數(shù),顯示變化趨勢(shì),通過(guò)數(shù)據(jù)預(yù)處理模塊;再將預(yù)處理后的數(shù)據(jù) 送入公式初選模塊、根據(jù)數(shù)學(xué)關(guān)系式的逼近效果,由使用者決定重新構(gòu)造關(guān)系式還是 進(jìn)行自動(dòng)推理深入構(gòu)造數(shù)學(xué)關(guān)系式,并進(jìn)入誤差分析模塊進(jìn)行誤差分析,在搜索過(guò)程 中,每當(dāng)發(fā)現(xiàn)一個(gè)比較可行的公式或函數(shù)原型,便將其送入公式庫(kù)等待下一步的選擇, 每一輪選擇之后便把落選的公式剔除出公式庫(kù),直至發(fā)現(xiàn)滿意的公式為止,最后將其 滿意的公式經(jīng)公式輸出端口輸出。
權(quán)利要求
1、一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,它包括存儲(chǔ)器、IP軟核芯片、軟核微處理器、鍵盤接口、USB接口及LCD顯示控制器,其特征在于軟核微處理器與存儲(chǔ)器、IP模塊、鍵盤接口、USB接口、LCD控制器通過(guò)各自的接口分別連接;所述IP軟核芯片為內(nèi)置有公式發(fā)現(xiàn)系統(tǒng)的SOC系統(tǒng)芯片。
2、 根據(jù)權(quán)利要求1所述的一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,其特 征在于所述IP軟核芯片包括數(shù)據(jù)輸入端口、公式發(fā)現(xiàn)控制模塊、公式庫(kù)及公式輸 出端口;所述公式發(fā)現(xiàn)控制模塊分別與數(shù)據(jù)輸入端口、公式庫(kù)、公式輸出端口連接。
3、 根據(jù)權(quán)利要求2所述的一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,其特 征在于所述公式發(fā)現(xiàn)控制模塊內(nèi)置有數(shù)據(jù)預(yù)處理模塊、公式初選模塊、誤差分析模 塊和公式修正模塊。
4、 根據(jù)權(quán)利要求2所述的一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,其特征在于所述公式庫(kù)是將知識(shí)庫(kù)中的知識(shí)預(yù)先固化于該模塊中,此預(yù)固化程序?qū)?發(fā)現(xiàn)系統(tǒng)進(jìn)行分析、判斷、決定最終公式;該公式庫(kù)包括原型函數(shù)公式庫(kù)和原型算法 庫(kù),其中,原型函數(shù)公式庫(kù)是構(gòu)成數(shù)學(xué)公式的基本單元,原型算法庫(kù)所包括的原型決 定了系統(tǒng)的發(fā)現(xiàn)能力。
5、 根據(jù)權(quán)利要求2所述的一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,其特 征在于所述公式輸出端口將所決定最終公式輸出給LCD顯示。
6、 如權(quán)利要求1或2或3或4或5所述的一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式 智能芯片,其特征在于該智能芯片通過(guò)鍵盤輸入的原始數(shù)據(jù)或者通過(guò)USB接口從計(jì)算機(jī)下載的原始數(shù)據(jù),首先經(jīng)過(guò)公式發(fā)現(xiàn)IP核模塊中數(shù)據(jù)預(yù)處理模塊進(jìn)行初步處理; 第二步由公式初選模塊根據(jù)誤差逼近情況來(lái)優(yōu)選原型函數(shù);第三步由誤差分析模塊計(jì) 算入選公式的相對(duì)誤差并對(duì)誤差進(jìn)行比較;第四步根據(jù)用戶提供的誤差要求決定是否 對(duì)系統(tǒng)所發(fā)現(xiàn)的公式進(jìn)行修正;軟核微處理器完成整個(gè)公式發(fā)現(xiàn)系統(tǒng)的調(diào)度工作,如 實(shí)現(xiàn)數(shù)據(jù)輸入或下載,響應(yīng)接口命令,控制LCD顯示刷新等功能;LCD控制器實(shí)現(xiàn)外 部LCD的驅(qū)動(dòng)功能。
7、根據(jù)權(quán)利要求6所述的一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,其特 征在于所述的經(jīng)過(guò)公式發(fā)現(xiàn)IP核模塊中數(shù)據(jù)預(yù)處理模塊進(jìn)行初步處理,包括兩個(gè) 方面,其一是根據(jù)具體情況對(duì)用戶所提供的數(shù)據(jù)進(jìn)行初步處理;其二是在多變量中選 擇兩個(gè)變量以及向多變量的過(guò)渡處理。
全文摘要
一種具有公式發(fā)現(xiàn)系統(tǒng)功能的嵌入式智能芯片,它包括存儲(chǔ)器、IP軟核芯片、軟核微處理器、鍵盤接口、USB接口及LCD顯示控制器軟核微處理器與存儲(chǔ)器、IP模塊、鍵盤接口、USB接口、LCD控制器通過(guò)各自接口連接;IP軟核芯片為內(nèi)置公式發(fā)現(xiàn)系統(tǒng)SOC系統(tǒng)芯片。IP軟核芯片包括數(shù)據(jù)輸入端口、公式發(fā)現(xiàn)控制模塊、公式庫(kù)及公式輸出端口;公式發(fā)現(xiàn)控制模塊分別與數(shù)據(jù)輸入端口、公式庫(kù)、公式輸出端口連接。智能芯片從計(jì)算機(jī)下載的原始數(shù)據(jù),首先經(jīng)數(shù)據(jù)預(yù)處理模塊初步處理;第二步由公式初選模塊根據(jù)誤差逼近情況優(yōu)選原型函數(shù);第三步由誤差分析模塊計(jì)算入選公式的相對(duì)誤差并進(jìn)行比較;第四步根據(jù)用戶的誤差要求決定是否對(duì)系統(tǒng)所發(fā)現(xiàn)的公式進(jìn)行修正。
文檔編號(hào)G06F15/18GK101276322SQ20081009805
公開(kāi)日2008年10月1日 申請(qǐng)日期2008年5月23日 優(yōu)先權(quán)日2008年5月23日
發(fā)明者萬(wàn)瑪寧, 永 關(guān), 馮金花, 劉旭敏, 劉永梅, 吳敏華, 尚媛園, 杰 張, 顥 張, 張偉功, 張樹(shù)東, 張聰霞, 徐遠(yuǎn)超, 虹 朱, 李寶方, 李曉娟, 毛春靜, 巍 潘, 石長(zhǎng)地, 袁慧梅, 趙冬生, 陳金強(qiáng) 申請(qǐng)人:首都師范大學(xué)