專利名稱:一種用于PCI Express X1至CPCI Express X1的轉(zhuǎn)接卡的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種PCI Express Xl至CPCI Express Xl的轉(zhuǎn)接卡,用于將計算機(jī)中 PCI Express 1插槽轉(zhuǎn)換為符合PICMG EXP. 0R1. 0標(biāo)準(zhǔn)的CPCI Express Xl插槽,以使符合 PICMG EXP. 0R1. 0標(biāo)準(zhǔn)的CPCI Express Xl插卡可以在PCIExpress 1插槽中進(jìn)行應(yīng)用、調(diào) 試與測試。本發(fā)明屬于計算機(jī)通信,計算機(jī)輔助測試及自動測試領(lǐng)域。
背景技術(shù):
PCI Express是新一代的計算機(jī)串行總線,其以協(xié)議替代了傳統(tǒng)的同步或異步時 序邏輯總線接口,具有傳輸速率高、節(jié)省硬件資源、無串?dāng)_、無碼間干擾、無信號偏移、無直 流偏置等突出特點。所以,一經(jīng)推出就得到了廣泛的重視和應(yīng)用。目前各類商用計算機(jī)、工 業(yè)控制計算機(jī)等都具有PCI Express擴(kuò)展槽。可以說,PCI Express總線正逐步替代和取 代傳統(tǒng)的PCI總線。PCI Express總線可以配置成1條通道(Lane)連接至32條通道連接,具有非常強(qiáng) 的伸縮性,以滿足不同系統(tǒng)設(shè)備對數(shù)據(jù)傳輸帶寬不同的需求。PCI Express總線常用的通道 配置包括X1、X4、X8以及X16。通道少的PCI Express卡可以插入通道多的PCI Express 插槽中使用,稱為上插(Up-plugging)。PCI Express擴(kuò)展卡外廓尺寸和連接形式與PCI總 線非常類似,但是它的引腳定義完全不同,且不支持-12V和5V電源。CompactPCI Express是國際工業(yè)計算機(jī)制造者聯(lián)合會(PCI IndustrialComputer Manufacturer ‘ s Group,簡禾爾 PICMG)既 CompactPCI(Compact PeripheralComponent Interconnect,簡稱CPCI,中文稱緊湊型PCI)后,于2005推出發(fā)布的緊湊型Express標(biāo)準(zhǔn) (即 PICMG EXP. 0R1. 0)。CompactPCI Express—方面繼承了 CompactPCI的原有技術(shù)優(yōu)勢,采用高可靠歐 洲卡結(jié)構(gòu),改善了散熱條件、提高了抗振動沖擊能力、符合電磁兼容性要求,采用2mm密度 的高速針孔連接器替代PCI Express中的金手指式互連方式,進(jìn)一步提高了可靠性,保持 了高速差分信號完整性,并增加了負(fù)載能力。另一方面更為重要的是,CompactPCI Express 中傳輸?shù)闹饕歉咚佟⒌蛿[幅差分信號,兼容了 PCI Express總線的全部接口協(xié)議。由于 CompactPCI Express的獨到優(yōu)勢,其在電信、計算機(jī)通信、工控與測試、航空航天等領(lǐng)域有 著非常廣闊的應(yīng)用前景。但是,由于CompactPCI Express規(guī)范接口卡板及機(jī)箱的特點,造成了 CompactPCI Express接口卡在機(jī)箱中的布置非常緊湊,幾乎無法方便地進(jìn)行相關(guān)的開發(fā)、測試和調(diào)試工 作。同時,CompactPCI Express相關(guān)的設(shè)備還比較昂貴,構(gòu)建一套CompactPCI Express基 本平臺(機(jī)箱和控制器)成本高。因此,非常有必要為CompactPCI Express接口卡板提供一個既符合接口協(xié)議、 成本低廉,又便于開發(fā)、測試和調(diào)試的環(huán)境。實際上,由于PCI Express與CompactPCI Express接口協(xié)議完全相同,因此二者有諸多內(nèi)在的關(guān)聯(lián);而且PCIExpress無論商用和工 控系統(tǒng)非常普及、價格低廉、系統(tǒng)開發(fā)性好,非常適于作為開發(fā)、測試和調(diào)試的平臺。但是由于CompactPCI Express和PCI Express標(biāo)準(zhǔn)連接器及接口定義的區(qū)別,致使CompactPCI Express接口板卡根本無法直接在PCI Express系統(tǒng)(計算機(jī))中應(yīng)用、調(diào)試和測試。也就 是說,目前PCI Express系統(tǒng)不兼容CompactPCI Express接口板卡(擴(kuò)展卡)。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種用于PCI Express Xl至CPCI Express Xl的轉(zhuǎn)接卡, 用于將商用和工業(yè)控制臺式計算機(jī)中的PCI Express 1插槽轉(zhuǎn)換為符合PICMG EXP. 0R1. O 標(biāo)準(zhǔn)的 CPCI Express Xl 插槽,以使符合 PICMG EXP. 0R1. O 標(biāo)準(zhǔn)的 CPCI Express Xl 接口 卡(插卡)可以在普通商用和工業(yè)控制臺式計算機(jī)中的PCI Express Xl插槽中進(jìn)行應(yīng)用、 調(diào)試與測試。本發(fā)明中的轉(zhuǎn)換包括其一,將PCI Express Xl物理插槽轉(zhuǎn)換為CPCI ExpressXl 信號插槽XP3和電源輔助插槽XP4 ;其二,利用阻抗控制電路板轉(zhuǎn)接的信號至少包括參考時 鐘差分信號(RefClk+和RefClk-)、接收差分信號(PERpO和PERnO)、發(fā)送差分信號(PETpO 和PETnO)和參考地信號;其三,利用阻抗控制電路板轉(zhuǎn)接的電源包括+12V和+3. 3V直流電源。一種用于PCI Express Xl至CPCI Express Xl的轉(zhuǎn)接卡,所述轉(zhuǎn)接卡包括一阻抗控制電路板,用以高速、低損耗、短距離地傳輸PCI Express Xl中的低擺幅 差分信號(即LVDS信號)至CPCI Express信號插座。一轉(zhuǎn)接電路板,其通過連接塊垂直固定安裝在阻抗控制電路板的上部邊緣。一 PCI Express接口,其位于阻抗控制電路板的下部邊緣,用以與PCIExpress Xl 插槽進(jìn)行物理連接,傳遞信號和電源。一 CPCI Express信號插座,其位于阻抗控制電路板的上部邊緣,用以與CPCI Express Xl中的XP3信號插頭進(jìn)行物理連接,傳遞信號。一 CPCI Express電源插座,其安裝在轉(zhuǎn)接電路板上,用以與CPCI ExpressXl中的 XP4電源插頭進(jìn)行物理連接,傳遞電源。一雙排孔插座,其位于阻抗控制電路板的上部,用以傳遞電源。一彎針雙排插頭,其安裝在轉(zhuǎn)接電路板上,用以與阻抗控制電路板上的雙排孔插 座連接,傳遞電源。一連接塊,其通過螺釘將阻抗控制電路板和轉(zhuǎn)接電路板垂直固定連接在一起。一擋板,一側(cè)與阻抗控制電路板連接,另一側(cè)可通過螺釘與計算機(jī)機(jī)箱邊緣連接
固定在一起。其中,所述的阻抗控制電路板為4層以上多層電路板。其中,所述的阻抗控制電路板至少包括兩個參考地層和兩個信號層。其中,所述的阻抗控制電路板厚度為1. 6mm以上。其中,所述的阻抗控制電路板外形呈L形。其中,所述的阻抗控制電路板中差分信號線的差分特性阻抗為100Ω 士 10Ω。其中,所述的阻抗控制電路板中信號線對參考地的單端特性阻抗為50Ω 士 10Ω。其中,所述的阻抗控制電路板中差分信號線的長度小于25. 4mm。其中,所述的阻抗控制電路板中兩根屬于同一對差分信號的信號線的長度差小于0.127mm。其中,所述的PCI Express 接 口 為符合 PCI Express Card ElectromechanicalSpecification Revision 1· O 規(guī)范的 PCI Express Xl 金手指接口。其中,所述的雙排孔插座傳遞的電源包括+12V和+3. 3V直流電源。其中,CPCI Express信號插座傳遞的信號至少包括參考時鐘差分信號(RefClk+ 和RefClk-)、接收差分信號(PERpO和PERnO)、發(fā)送差分信號(PETpO和PETnO)和參考地信 號。本發(fā)明一種用于PCI Express Xl至CPCI Express Xl的轉(zhuǎn)接卡,其優(yōu)點及功效 在于本發(fā)明利用多層阻抗控制電路板傳遞高速、低損耗、短距離地傳輸PCIExpress Xl和 CPCI Express Xl中的低擺幅差分信號(即LVDS信號),只要阻抗控制精度滿足要求,不會 影響信號的質(zhì)量和功效。同時,本發(fā)明可以大幅度拓展現(xiàn)有PCI Express Xl插槽的應(yīng)用, 使其兼容CPCI Express Xl接口卡(擴(kuò)展卡),大幅度降低CPCI Express Xl接口卡(擴(kuò) 展卡)開發(fā)的難度和成本,更便于科研和開發(fā)人員進(jìn)行調(diào)試與測試,也即大幅度提高CPCI Express Xl接口卡(擴(kuò)展卡)的可測試性和可調(diào)試性。本發(fā)明結(jié)構(gòu)簡單、使用非常方便。
圖IA所示為本發(fā)明的軸側(cè)視圖。
圖IB所示為本發(fā)明的后向軸側(cè)視圖O
圖2所示為圖IA中的阻抗控制電路板101的外廓尺寸圖。
圖3所示為圖IA中的轉(zhuǎn)接電路板105的外廓尺寸圖。
圖4A所示為圖IA中的阻抗控制電路板101第一層(Ll)PCB設(shè)計圖。
圖4B所示為圖IA中的阻抗控制電路板101第四層(L4) PCB設(shè)計圖。
圖5A所示為圖IA中的轉(zhuǎn)接電路板105第一層(Ll)PCB設(shè)計圖。
圖5B所示為圖IA中的轉(zhuǎn)接電路板105第二層(L2)PCB設(shè)計圖。
圖6所示為圖IA中的阻抗控制電路板101的板層設(shè)計圖。
圖7所示為圖IA中的轉(zhuǎn)接電路板105的板層設(shè)計圖。
圖中具體標(biāo)號如下
101阻抗控制電路板102PCI Express Xl 接口
103CPCI Express 信號插座104CPCI Express 電源插座
105轉(zhuǎn)接電路板106擋板
107雙排孔插座108彎針雙排插頭
109連接塊110M3螺釘
111M2螺釘401+3. 3V直流電源覆銅
402WAKE#信號走線403差分參考時鐘走線
404PCI Express Reset 信號走線405系統(tǒng)管理總線走線
406PCI Express差分發(fā)送信號走線407+12V直流電源覆銅
408PCI Express差分接收信號走線409熱插拔存在檢測信號走線
410M3螺孔411M2螺孔
412PCI Express Xl 金手指413CPCI Express信號插座孔
41410針雙排孔501+12V直流電源覆銅502+3. 3V直流電源覆銅503GND覆銅504WAKE# 信號走線505CPCI Express 電源插座孔506M2螺孔50710針雙排孔本發(fā)明中渉及到的單位符號說明如下Ω 歐姆mm 毫米mil 密耳
具體實施例方式請參照附圖1A,本發(fā)明較佳實施方式一種用于PCI Express Xl至CPCIExpress Xl 的轉(zhuǎn)接卡包括一阻抗控制電路板101、一轉(zhuǎn)接電路板105、一 CPCIExpress電源插座104、一 CPCI Express信號插座103、一雙排孔插座107、一彎針雙排插頭108、一連接塊109、一擋板 106、三個M2螺釘111、兩個M3螺釘110。所述阻抗控制電路板101的下部邊緣布置有PCI Express接102,用以與PCI Express Xl插槽進(jìn)行物理連接,傳遞信號和直流電源。其中,所述PCI Express接口 102以金手指的形式具體布置在阻抗控制電路板101 的下部邊緣。請參照表1, PCI Express接口 102上的金手指管腳及其信號定義如下表1所示, 其符合 PCI Express Card Electromechanical Specification Revision 2. 0 規(guī)范。
B面A面自'腳可名稱說明名稱說明1+ 12V+ I.2V電源PRSNT熱插拔存在檢測2+12V+ 12V電源+ 12V+12V電源3+12V+12V電源+12V+J2V電源4GND參考地GND參考地5SMCLKSMBUS(系統(tǒng)管理總線)時鐘JTAG2TCK (測試時鐘),輸入給JTAG接 口的時鐘6SMDATSMBUS(系統(tǒng)管理總線)數(shù)據(jù)JTAG3TDl(測試數(shù)據(jù)輸入)7CjND參考地JTAG4TDO(測試數(shù)據(jù)輸出)8+3.3V+3.3V電源JTAG5TMS(測試模式選抒)9JTAGlTRST#(測試復(fù)位)復(fù)位燈AG接口+3.3V+3.3V電源103.3Vaux3.3V輔助電源+3.3V+3.3V電源11WAKE#鏈路激活信吁PERST#旌本復(fù)位機(jī)械鎖12RSVD保留GND參考地13GND參考地REFCLK+參考時鐘(差分線對)14PBTpO發(fā)送器差分線對,通道0REFCLK-15PETnOGND參考地16GND參考地PERpO接收器差分線對,通道017PRSNT1#熱插拔存在檢測PERnO18GND參考地GND參考地 表 1
所述阻抗控制電路板101的上部邊緣布置有CPCI Express信號插座103,用以與 CPCI Express接口卡XP3信號插頭進(jìn)行物理連接,傳遞信號。請參照表2,CPCI Express信號插座103管腳及其信號定義如下表2所示,其符合 PXI Express Hardware Specification Revision 1. 0 規(guī)范。 表2所述阻抗控制電路板101的偏左中部布置有彎針雙排插頭108,用以與雙排孔插 座107進(jìn)行物理連接,將直流電源從阻抗控制電路板101傳遞至轉(zhuǎn)接電路板105。所述轉(zhuǎn)接電路板105水平固定于阻抗控制電路板101的上部邊緣,用以將直流電 源從雙排孔插座107傳遞至CPCI Express電源插座104。所述CPCI Express電源插座104用以與CPCI Express接口卡XP4電源插頭進(jìn)行 物理連接,傳遞直流電源。請參照附圖2,所述阻抗控制電路板101外形呈L形,厚度為1. 6mm,外廓尺寸參照 附圖2,尺寸數(shù)據(jù)單位為mm。請參照附圖6,所述阻抗控制電路板101是一個四層阻抗控制電路板。其中,所述阻抗控制電路板101的第一層(Li)為信號層1,第二層(L2)和第三層 (L3)為接地層,第四層(L4)為信號層2。每層及其相關(guān)的厚度如下表3所示。 表 3其中,對于所述阻抗控制電路板101上所有信號層1和信號層2的信號走線,其 單端阻抗為50 Ω 士 10 Ω,其差分阻抗為100 Ω 士 10 Ω。所述阻抗控制電路板101上信號阻抗控制的方法是,差分信號線寬度為5mil,一對差分信號線中的兩條信號線的之間的間距為7mil,不同的差分信號線對之間的距離應(yīng)大 于至少20mil。通過信號阻抗計算可得到差分信號線的差分阻抗為101. 8Ω,單端阻抗為 51. 78 Ω。請參照附圖4Α,所述阻抗控制電路板101的第一層(Li),即信號層1包括系統(tǒng)管 理總線(System Management Bus)信號走線405,差分參考時鐘(Referenceclock)信號走 線 403,PCI Express 差分發(fā)送(PCI Express Transmitter Lane 0)信號走線 406,熱拔插 存在檢測信號走線409和+12V直流電源覆銅407。所述系統(tǒng)管理總線(System Management Bus)信號走線405包括,SMCLK (SMBUS clock)信號和 SMDAT (SMBUS data)信號。其中,SMCLK信號由PCI Express Xl接口 102的金手指管腳B5連接至 CPCIExpress信號插座103的管腳B3。其中,SMDAT信號由PCI Express Xl接口 102的金手指管腳B6連接至 CPCIExpress信號插座103的管腳A3。所述差分參考時鐘信號走線403包括一對差分參考時鐘信號REFCLK+和REFCLK-。其中,REFCLK+信號由PCI Express Xl接口 102的金手指管腳A13連接至CPCI Express信號插座103的管腳E4。其中,REFCLK-信號由PCI Express Xl接口 102的金手指管腳A14連接至CPCI Express信號插座103的管腳F4。所述PCI Express差分發(fā)送信號走線406包括PETpO (PCI Express TransmitterPositive Lane 0) 號禾口 PETnO (PCI Express Transmitter Negative Lane 0)信號。其中,PETpO信號由PCI Express Xl接口 102的金手指管腳B14連接至 CPCIExpress信號插座103的管腳A5。其中,PETnO信號由PCI Express Xl接口 102的金手指管腳B15連接至 CPCIExpress信號插座103的管腳B5。所述熱拔插存在檢測信號走線409包括PRSNT1#信號和PRSNT2#信號。其中,PCIExpress Xl 接口 102 的金手指管腳 Al (PRSNT1# 信號)和 PCI Express Xl接口 102的金手指管腳B17 (PRSNT2#信號)通過熱拔插存在檢測信號走線409相互連接。所述+12V直流電源覆銅407將+12V直流電源從PCI Express Xl接口 102的金 手指管腳Bl和PCI Express Xl接口 102的金手指管腳B2傳送至彎針雙排插頭108。請參照附圖4B,所述阻抗控制電路板101的第四層(L4),即信號層2包括WAKE#信 號走線402,差分參考時鐘(Reference clock)信號走線403,PCI Express差分接收(PCI Express Receiver Lane 0)信號走線 408 和 PCI Express Reset 信號走線 404,+3. 3V 直 流電源覆銅401。所述WAKE#信號走線402由PCI Express Xl接口 102的金手指管腳Bll連接至 彎針雙排插頭。所述差分參考時鐘信號走線403包括一對差分信號REFCLK+和REFCLK-。其中,REFCLK+信號由PCI Express Xl接口 102的金手指管腳A13連接至CPCIExpress信號插座103的管腳E4。其中,REFCLK-信號由PCI Express Xl接口 102的金手指管腳A14連接至CPCI Express信號插座103的管腳F4。所述PCI Express差分接收信號走線408包括,PETpO (PCI Express TransmitterPositive Lane 0) /[言號禾口 PETnO (PCI Express Transmitter Negative Lane 0)信號。其中,PETpO信號由PCI Express Xl接口 102的金手指管腳B14連接至 CPCIExpress信號插座103的管腳A5。其中,PETnO信號由PCI Express Xl接口 102的金手指管腳B15連接至 CPCIExpress信號插座103的管腳B5。所述PCI Express Reset 信號走線 404 包括 PERST# 信號。其中,PERST#信號由PCI Express Xl接口 102的金手指管腳All連接至CPCI Express信號插座103的管腳B4。所述+3. 3V直流電源覆銅401將+3. 3V直流電源從PCI Express Xl接口 102的 金手指管腳A9和PCI Express Xl接口 102的金手指管腳AlO傳送至彎針雙排插頭。請參照附圖3,所述轉(zhuǎn)接電路板105外形呈矩形,厚度為1.6mm,外廓尺寸參照圖 3,尺寸數(shù)據(jù)單位為mm。請參照附圖7,所述轉(zhuǎn)接電路板105是一個二層轉(zhuǎn)接電路板。其中,所述轉(zhuǎn)接電路板105的第一層(Li)為信號層1,第二層(L2)為信號層2。每 層的厚度如下表4所示。 表 4請參照附圖5A,所述轉(zhuǎn)接電路板105的第一層(Li),包括+12V直流電源覆銅501, +3. 3V直流電源覆銅502。所述+12V直流電源覆銅501將+12V直流電源從雙排孔插座107傳送至 CPCIExpress電源插座104的管腳A3和CPCI Express電源插座104的管腳B3。所述+3. 3V直流電源覆銅502將+3. 3V直流電源從雙排孔插座107傳送至CPCI Express電源插座104的管腳C4, CPCI Express電源插座104的管腳D4和CPCI Express 電源插座104的管腳E4。請參照附圖5B,所述轉(zhuǎn)接電路板105的第一層(Li),包括GND覆銅503,WAKE#信 號走線504。所述WAKEi^f號走線504由雙排孔插座107連接至CPCI Express電源插座104 的管腳D2。請參照附圖1B,所述用于PCI Express Xl至CPCI Express Xl的轉(zhuǎn)接卡的安裝步 驟如下將CPCI Express信號插座103和彎針雙排插頭108分別焊接到阻抗控制電路板 101 上。
將CPCI Express電源插座104和雙排孔插座107分別焊接到轉(zhuǎn)接電路板105上。將轉(zhuǎn)接電路板105如附圖IA和附圖IB所示水平置于阻抗控制電路板101上部邊 緣,并且物理連接彎針雙排插頭108與雙排孔插座107。通過連接塊109和M2螺釘111將轉(zhuǎn)接電路板105與阻抗控制電路板101連接固
定在一起。通過M3螺釘110將阻抗控制電路板101與擋板106連接固定在一起。
權(quán)利要求
一種用于PCI Express X1至CPCI Express X1的轉(zhuǎn)接卡,其特征在于所述轉(zhuǎn)接卡包括一阻抗控制電路板,用以傳輸PCI Express X1中的低擺幅差分信號即LVDS信號至CPCI Express信號插座;一轉(zhuǎn)接電路板,其通過連接塊垂直固定安裝在阻抗控制電路板的上部邊緣;一PCI Express接口,其位于阻抗控制電路板的下部邊緣,與PCI ExpressX1插槽進(jìn)行物理連接,傳遞信號和電源;一CPCI Express信號插座,其位于阻抗控制電路板的上部邊緣,與CPCIExpress X1中的XP3信號插頭進(jìn)行物理連接,傳遞信號;一CPCI Express電源插座,其安裝在轉(zhuǎn)接電路板上,與CPCI Express X1中的XP4電源插頭進(jìn)行物理連接,傳遞電源;一雙排孔插座,其位于阻抗控制電路板的上部,用以傳遞電源;一彎針雙排插頭,其安裝在轉(zhuǎn)接電路板上,與阻抗控制電路板上的雙排孔插座連接,傳遞電源;一連接塊,其通過螺釘將阻抗控制電路板和轉(zhuǎn)接電路板垂直固定連接在一起;一擋板,一側(cè)與阻抗控制電路板連接,另一側(cè)與計算機(jī)機(jī)箱邊緣連接固定在一起。
2.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板為4層以上的多層電路板。
3.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板至少包括兩個參考地層和兩個信號層。
4.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板厚度為1. 6mm以上。
5.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板外形呈L形。
6.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板中差分信號線的差分特性阻抗為100 Ω 士 10 Ω。
7.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板中信號線對參考地的單端特性阻抗為50 Ω 士 10 Ω。
8.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其 特征在于所述的阻抗控制電路板中差分信號線的長度小于25. 4mm。
9.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡, 其特征在于所述的阻抗控制電路板中兩根屬于同一對差分信號的信號線的長度差小于 0.127mm。
10.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI ExpressXl的轉(zhuǎn)接 卡,其特征在于所述的 PCI Express 接口 為符合 PCI Express CardElectromechanical Specification Revision 1· 0 規(guī)范的 PCI Express Xl 金手指接口。
11.根據(jù)權(quán)利要求1所述的一種用于PCIExpress Xl至CPCI ExpressXl的轉(zhuǎn)接卡,其 特征在于所述的雙排孔插座傳遞的電源包括+12V和+3. 3V直流電源。
12.根據(jù)權(quán)利要求1所述的用于PCIExpress Xl至CPCI Express Xl的轉(zhuǎn)接卡,其特征在于CPCI Express信號插座傳遞的信號至少包括參考時鐘差分信號RefClk+和RefClk-、 接收差分信號PERpO和PERnO、發(fā)送差分信號PETpO和PETnO以及參考地信號。
全文摘要
本發(fā)明涉及一種PCI Express X1至CPCI Express X1的轉(zhuǎn)接卡。其可用于將商用和工業(yè)控制臺式計算機(jī)中的PCI Express X1插槽轉(zhuǎn)換為符合PICMG EXP.0R1.0標(biāo)準(zhǔn)的CPCI Express X1插槽,以使符合PICMG EXP.0R1.0標(biāo)準(zhǔn)的CPCI Express X1接口卡(擴(kuò)展卡)可以在普通商用和工業(yè)控制臺式計算機(jī)中的PCI Express X1插槽中進(jìn)行應(yīng)用、調(diào)試與測試。該轉(zhuǎn)接卡由阻抗控制電路板、PCI Express接口、CPCI Express信號插座、雙排孔插座、轉(zhuǎn)接電路板、連接塊、彎針雙排插頭、CPCI Express電源插座和一擋板組成。本發(fā)明的優(yōu)點及功效在于不影響PCI Express X1和CPCI Express X1中信號的質(zhì)量和功效,拓展現(xiàn)有PCI Express X1插槽的應(yīng)用,使其兼容CPCI Express X1接口卡(擴(kuò)展卡),大幅度降低CPCI Express X1接口卡(擴(kuò)展卡)開發(fā)的難度和成本,結(jié)構(gòu)簡單、使用非常方便。
文檔編號G06F13/38GK101923530SQ201010256360
公開日2010年12月22日 申請日期2010年8月17日 優(yōu)先權(quán)日2010年8月17日
發(fā)明者劉亞斌, 周強(qiáng), 屈龍, 徐志躍 申請人:北京航空航天大學(xué)