專利名稱:提供虛擬dram接口的soc芯片的制作方法
技術(shù)領(lǐng)域:
本發(fā)明用于系統(tǒng)整合芯片(SOC)的設(shè)計(jì),提出了一種在主芯片上提供一個(gè)“虛擬DRAM”端口,以整合系統(tǒng)的存儲(chǔ)資源,共用一塊(組)DRAM的設(shè)計(jì)方法。
背景技術(shù):
在實(shí)際中,由于各種技術(shù)上(如工藝取舍)或商業(yè)上(如不同公司掌握IP和專有技術(shù))的原因,經(jīng)常一個(gè)系統(tǒng)設(shè)計(jì)必須不可避免的選用多片需要獨(dú)立外掛DRAM的芯片。
發(fā)明內(nèi)容
本發(fā)明在系統(tǒng)主芯片上加裝合適的控制電路,為其它芯片(以下稱為客芯片)提供一個(gè)“虛擬DRAM”。這個(gè)虛擬DRAM的實(shí)際功能,則通過控制電路,由主芯片外掛的DRAM·來實(shí)現(xiàn)。
圖 I 中A為DRAM接口電路(符合D的接口規(guī)范)B為主芯片內(nèi)的其它使用DRAM資源的電路C為DRAM控制器電路D為通常需外掛的DRAM的“客芯片”E為主芯片外掛的DRAMF為DRAM接口電路(符合E的接口規(guī)范)G為主芯片范圍
具體實(shí)施例方式為實(shí)現(xiàn)本發(fā)明的功能要求,DRAM控制器應(yīng)做相應(yīng)的修改,其中I)包括對(duì)客芯片所要求的內(nèi)存區(qū)間,采用直接地址空間劃分,把主芯片外掛DRAM的對(duì)應(yīng)區(qū)間直接提供給主芯片。2)在仲裁邏輯部分,確保來自客芯片的讀寫要求。3)裝有同步電路,以實(shí)現(xiàn)“客芯片”DRAM接口與DRAM控制邏輯上的同步。
權(quán)利要求
1.一種SOC的設(shè)計(jì)方法,在主芯片上為“客芯片”提供虛擬DRAM接口,以達(dá)到共用DRAM的目的。
2.一種符合權(quán)利要求I的SOC設(shè)計(jì)方法,其特征是,在主芯片上設(shè)有一個(gè)符合客芯片接口的規(guī)范的DRAM接口。
3.一種符合權(quán)利要求I的SOC設(shè)計(jì)方法,其特征是,在主芯片上,設(shè)有一個(gè)符合主芯片外掛DRAM接口規(guī)范的DRAM接口。
4.一種符合權(quán)利要求I的SOC設(shè)計(jì)方法,其特征是,DRAM控制器為客芯片單獨(dú)劃分出保留的地址區(qū)域。
5.一種符合權(quán)利要求I的SOC設(shè)計(jì)方法,其特征是,DRAM控制器在仲裁選擇部分,確保來自客芯片的讀寫要求。
6.一種符合權(quán)利要求I的SOC設(shè)計(jì)方法,其特征是,DRAM控制器設(shè)有同步電路以實(shí)現(xiàn)“客芯片” DRAM接口與DRAM控制器邏輯上的同步。
全文摘要
本發(fā)明用于系統(tǒng)整合芯片(SOC)的設(shè)計(jì),提出了一種提供虛擬DRAM接口的SOC芯片。
文檔編號(hào)G06F17/50GK102841954SQ20111017370
公開日2012年12月26日 申請(qǐng)日期2011年6月24日 優(yōu)先權(quán)日2011年6月24日
發(fā)明者賈虹 申請(qǐng)人:上海特超集成電路設(shè)計(jì)有限公司