專利名稱:高速智能串口芯片的制作方法
高速智能串口芯片技術領域
本發(fā)明屬于數(shù)據(jù)傳輸技術領域,具體涉及一款高速智能串口芯片。
背景技術:
串行通訊在現(xiàn)代通訊中串口芯片廣泛應用于現(xiàn)代計算機系統(tǒng),具有傳輸距離長、 傳輸線少、協(xié)議簡單等特點。串口芯片分為3種基本傳輸方式全雙工、半雙工、單工。全雙 工傳輸方式可以實現(xiàn)信號的雙向同時傳遞,不需要進行信號傳輸方向的切換,適用于交互 式應用。半雙工只使用I根傳輸線,通訊雙方不能同時收發(fā)數(shù)據(jù),半雙工串口通過收發(fā)開關 連接到通信線上,收發(fā)開關實際上是由軟件控制的電子開關。單工傳輸方式目前已經(jīng)很少 米用。
為防止串行通訊中出現(xiàn)傳輸錯誤,串口芯片通常會采用各種數(shù)據(jù)校驗方式進行數(shù) 據(jù)的檢錯與糾錯,例如奇偶校驗方式,通過對所傳輸數(shù)據(jù)的奇偶性進行檢驗可以判斷數(shù)據(jù) 傳輸是否發(fā)生錯誤。
串口芯片工作的速度通常用波特率表示,是指單位時間內傳送二進制數(shù)據(jù)的位 數(shù),單位為位/秒(bit/s),最常用的標準波特率有110、300、600、1200、2400、4800、9600、 19200。
串口芯片通常采用16倍頻率進行數(shù)據(jù)的發(fā)送/接收。通過采用16倍頻的措施有 利于串口芯片實現(xiàn)收發(fā)同步,而且有利于抗干擾和提高異步串行通訊的可靠性。根據(jù)串口 的波特率和串口芯片發(fā)送/接收I位數(shù)據(jù)所需要的時鐘脈沖個數(shù)(波特因子),可以確定串 口芯片所需要的發(fā)送/接收時鐘頻率
發(fā)送/接收時鐘頻率=波特率X波特因子
串口芯片根據(jù)對數(shù)據(jù)流、定時及同步的方法不同,串行通訊可以分為異步串行通 訊方式和同步串行通訊方式兩種。異步串行通訊方式以字符為信息單位傳送,每個字符作 為一個獨立的信息單位,可以隨機出現(xiàn)在數(shù)據(jù)流中。一旦異步串行通訊開始,收發(fā)雙方則以 預先約定的傳輸速率,在時鐘的作用下,傳輸這個字符的每一位。同步串行通訊方式以數(shù)據(jù) 塊為信息單位,每巾貞信息包括成百上千個字符,一旦傳送,要求每巾貞信息內部的每一位都要 同步,也就是同步通訊不僅字符內部的傳送是同步的,字符之間的傳送也要求是同步的。發(fā)明內容
本發(fā)明的目的是提供一種高速異步智能串行芯片,滿足計算機系統(tǒng)中CPU之間的 串行通訊、CPU與外設之間的串行通訊、外設與外設之間的串行通訊等領域。
本發(fā)明是這樣實現(xiàn)的一種高速智能串口芯片,包括發(fā)送模塊、發(fā)送存儲器、接 收模塊、接收存儲器,波特率發(fā)生器;其中,
發(fā)送存儲器包括一個8位256K字節(jié)雙口 SRAM存儲器;接收存儲器用于存儲串口 接收模塊接收的數(shù)據(jù);當接收存儲器接收一幀數(shù)據(jù)時,2個接收存儲器采用輪流交替的方 式進行數(shù)據(jù)存儲。
如上所述的一種高速智能串口芯片,其中,
上述波特率發(fā)生器產(chǎn)生16倍頻的采樣信號,用于發(fā)送/接收模塊進行數(shù)據(jù)的發(fā)送和接收;其中采樣接收信號的頻率是此接收信號被發(fā)送時頻率的16倍。
如上所述的一種高速智能串口芯片,其中,所述的高速智能串口芯片還包括接收數(shù)據(jù)監(jiān)控存儲器,上述的接收模塊將接收到的數(shù)據(jù)同時存入接收存儲器和接收數(shù)據(jù)監(jiān)控存儲器;接收數(shù)據(jù)監(jiān)控存儲器的數(shù)據(jù)能夠被單獨讀取。
如上所述的一種高速智能串口芯片,其中,高速智能串口芯片中的接收模塊在接收串行通訊線由高變低之后開始對起始位、幀頭等進行判斷;當接收到正確的起始位和幀頭之后,接收模塊啟動串行數(shù)據(jù)接收,將幀頭和校驗和去掉,并判斷校驗和是否與傳來的校驗和一致,如果一致將數(shù)據(jù)存入接收接收存儲器和接收數(shù)據(jù)監(jiān)控存儲器,如果不一致將發(fā)出重發(fā)信號,重新接收數(shù)據(jù)。
如上所述的一種高速智能串口芯片,其中,
其中高速智能串口芯片傳輸?shù)臄?shù)據(jù)幀格式如下
權利要求
1.一種高速智能串口芯片,包括發(fā)送模塊、發(fā)送存儲器、接收模塊、接收存儲器,波特率發(fā)生器;其特征在于發(fā)送存儲器包括一個8位256K字節(jié)雙口 SRAM存儲器;接收存儲器用于存儲串口接收模塊接收的數(shù)據(jù);當接收存儲器接收一幀數(shù)據(jù)時,2個接收存儲器采用輪流交替的方式進行數(shù)據(jù)存儲。
2.如權利要求1所述的一種高速智能串口芯片,其特征在于上述波特率發(fā)生器產(chǎn)生16倍頻的采樣信號,用于發(fā)送/接收模塊進行數(shù)據(jù)的發(fā)送和接收;其中采樣接收信號的頻率是此接收信號被發(fā)送時頻率的16倍。
3.如權利要求2所述的一種高速智能串口芯片,其特征在于所述的高速智能串口芯片還包括接收數(shù)據(jù)監(jiān)控存儲器,上述的接收模塊將接收到的數(shù)據(jù)同時存入接收存儲器和接收數(shù)據(jù)監(jiān)控存儲器;接收數(shù)據(jù)監(jiān)控存儲器的數(shù)據(jù)能夠被單獨讀取。
4.如權利要求3所述的一種高速智能串口芯片,其特征在于高速智能串口芯片中的接收模塊在接收串行通訊線由高變低之后開始對起始位、幀頭等進行判斷;當接收到正確的起始位和幀頭之后,接收模塊啟動串行數(shù)據(jù)接收,將幀頭和校驗和去掉,并判斷校驗和是否與傳來的校驗和一致,如果一致將數(shù)據(jù)存入接收接收存儲器和接收數(shù)據(jù)監(jiān)控存儲器,如果不一致將發(fā)出重發(fā)信號,重新接收數(shù)據(jù)。
5.如權利要求4所述的一種高速智能串口芯片,其特征在于其中高速智能串口芯片傳輸?shù)臄?shù)據(jù)幀格式如下
6.如權利要求5所述的一種高速智能串口芯片,其特征在于默認設定巾貞頭I為55H ;巾貞頭2為AAH。
全文摘要
本發(fā)明屬于數(shù)據(jù)傳輸技術領域,具體涉及一款高速智能串口芯片。目的是提供一種高速異步智能串行芯片,滿足計算機系統(tǒng)中CPU之間的串行通訊、CPU與外設之間的串行通訊、外設與外設之間的串行通訊等領域。包括發(fā)送模塊、發(fā)送存儲器、接收模塊、接收存儲器,波特率發(fā)生器;其中,發(fā)送存儲器包括一個8位256K字節(jié)雙口SRAM存儲器;接收存儲器用于存儲串口接收模塊接收的數(shù)據(jù);當接收存儲器接收一幀數(shù)據(jù)時,2個接收存儲器采用輪流交替的方式進行數(shù)據(jù)存儲。本發(fā)明的優(yōu)點是該串口芯片具有全雙工、智能協(xié)議處理、幀頭設置、信號發(fā)送重置等功能,可以廣泛應用于各種計算機系統(tǒng)、通訊系統(tǒng)中。
文檔編號G06F13/38GK102999458SQ20111026688
公開日2013年3月27日 申請日期2011年9月9日 優(yōu)先權日2011年9月9日
發(fā)明者朱天成, 王剛, 朵慧智 申請人:中國航天科工集團第三研究院第八三五七研究所