機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),包括CPU控制器、IEEE1394b總線單元、SATA總線單元及USB總線單元,其中IEEE1394b總線單元、SATA總線單元及USB總線單元均與CPU控制器連接,本發(fā)明創(chuàng)通過結(jié)合三種總線,既充分利用了各種總線的優(yōu)點(diǎn),又解決了傳統(tǒng)PCI-1394的地面卸載數(shù)據(jù)復(fù)雜不便的問題。
【專利說明】機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)
【【技術(shù)領(lǐng)域】】
[0001]本發(fā)明涉及數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),特別是指機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)。
【【背景技術(shù)】】
[0002]航空機(jī)載設(shè)備之間的通訊和數(shù)據(jù)交換,是整個(gè)機(jī)載航電系統(tǒng)的關(guān)鍵部件之一。隨著航空工程的不斷發(fā)展,機(jī)載航電系統(tǒng)對(duì)數(shù)據(jù)總線的要求進(jìn)一步提高,需要先進(jìn)的高速總線來支持各個(gè)電子設(shè)備之間高速、實(shí)時(shí)的數(shù)據(jù)傳輸。另一方面,航電系統(tǒng)正向小型化趨勢(shì)發(fā)展。航電系統(tǒng)的小型化,為提高系統(tǒng)性能、降低成本和縮短研發(fā)周期提供了可能,它已經(jīng)成為現(xiàn)代航空工程的發(fā)展趨勢(shì)之一。因此,研制一種通用、輕小型化的高速機(jī)載數(shù)據(jù)總線接口以及高速地面數(shù)據(jù)卸載系統(tǒng)對(duì)未來航空工程應(yīng)用具有重要意義。IEEE1394總線是一種便于實(shí)時(shí)數(shù)字?jǐn)?shù)據(jù)傳輸?shù)囊环N高速串行總線,由于其具有帶寬高、速度快和管理靈活等優(yōu)點(diǎn),已經(jīng)成為下一代航空航天、工業(yè)控制領(lǐng)域的首要候選總線技術(shù)之一。SATA總線和USB也是各據(jù)特點(diǎn)在不同的領(lǐng)域和場(chǎng)所發(fā)揮重要性?!?br/>【發(fā)明內(nèi)容】
】
[0003]本發(fā)明的目的在于提供一種機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),用以提供一種通用、輕小型化、結(jié)合多種數(shù)據(jù)傳輸方式的數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)。
[0004]為實(shí)現(xiàn)上述目的,實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)包括CPU控制器、IEEE1394b總線單元、SATA總線單元及USB總線單元,其中IEEE1394b總線單元、SATA總線單元及USB總線單元均與CPU控制器連接。
[0005]依據(jù)上述主要特征,IEEE1394b總線單元包括依次串接的1394鏈路層模塊、1394物理層模塊、1394接口,并且該1394接口還與一 PC1-1394驅(qū)動(dòng)板卡連接,用以通過該P(yáng)C1-1394驅(qū)動(dòng)板卡將數(shù)據(jù)卸載到地面數(shù)據(jù)卸載機(jī)中。
[0006]依據(jù)上述主要特征,SATA總線單元包括一 SATA控制器,該SATA控制器與一 SATA電子盤連接。
[0007]依據(jù)上述主要特征,該CPU控制器中還包括一加密機(jī),該加密機(jī)并采用AES算法對(duì)存儲(chǔ)數(shù)據(jù)進(jìn)行加密,之后經(jīng)過SATA總線傳輸?shù)絊ATA電子盤上進(jìn)行存儲(chǔ)。
[0008]依據(jù)上述主要特征,USB總線單元包括USB控制器與USB接口,該USB接口也可與地面數(shù)據(jù)卸載機(jī)連接。
[0009]與現(xiàn)有技術(shù)相比較,本發(fā)明創(chuàng)新性地設(shè)計(jì)了一種結(jié)合三種總線的帶有數(shù)據(jù)加密存儲(chǔ)的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),既提高了機(jī)載數(shù)據(jù)存儲(chǔ)的安全性,又解決了傳統(tǒng)PC1-1394的地面卸載數(shù)據(jù)復(fù)雜不便的問題。
【【專利附圖】
【附圖說明】】
[0010]圖1為實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)組成方框圖?!尽揪唧w實(shí)施方式】】
[0011]圖1為實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)組成方框圖,實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)包括CPU控制器、IEEE1394b總線單元、SATA總線單元及USB總線單元,其中IEEE1394b總線單元、SATA總線單元及USB總線單元均與CPU控制器連接。IEEE1394b總線單元包括依次串接的1394鏈路層模塊、1394物理層模塊、1394接口,并且該1394接口還與一 PC1-1394驅(qū)動(dòng)板卡連接,用以通過該P(yáng)C1-1394驅(qū)動(dòng)板卡將數(shù)據(jù)卸載到地面數(shù)據(jù)卸載機(jī)中。SATA總線單元包括一 SATA控制器,該SATA控制器與一 SATA電子盤連接,同時(shí)該CPU控制器中還包括一加密機(jī),該加密機(jī)并采用AES算法對(duì)存儲(chǔ)數(shù)據(jù)進(jìn)行加密,之后經(jīng)過SATA總線傳輸?shù)絊ATA電子盤上進(jìn)行存儲(chǔ)。USB總線單元包括USB控制器與USB接口,該USB接口也可與地面數(shù)據(jù)卸載機(jī)連接。
[0012]實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)以IEEE1394b總線作為主數(shù)據(jù)交互總線,內(nèi)部經(jīng)過SATA總線傳輸?shù)酱鎯?chǔ)電子盤上進(jìn)行存儲(chǔ)。地面進(jìn)行數(shù)據(jù)卸載時(shí)可以通過IEEE1394b總線經(jīng)PC1-1394驅(qū)動(dòng)板卡卸載到地面設(shè)備中,也可以通過USB接口直接卸載到地面設(shè)備中,使用者可以根據(jù)環(huán)境可以選擇使用1394接口或USB接口進(jìn)行數(shù)據(jù)卸載,USB擁有便利性,方便用戶直接卸載數(shù)據(jù),1394擁有800Mbps的高速數(shù)據(jù)讀寫能力。
[0013]實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)結(jié)合了兩種總線的優(yōu)點(diǎn)提高了機(jī)載環(huán)境下數(shù)據(jù)傳輸?shù)乃俣群涂煽啃?,并結(jié)合USB的靈活性提高了地面數(shù)據(jù)卸載的便利性。在實(shí)際應(yīng)用中,數(shù)據(jù)傳輸與存儲(chǔ)的速度提高了一個(gè)等級(jí),并添加了加密機(jī)并采用AES算法對(duì)存儲(chǔ)數(shù)據(jù)進(jìn)行加密,確保了數(shù)據(jù)的安全性,保證在不毀鑰的前提下數(shù)據(jù)也是安全可靠的。
[0014]實(shí)施本發(fā)明的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)結(jié)合800MbpsIEEE1394b、
2.5Gbps SATA II以及USB2.0協(xié)議提出帶有數(shù)據(jù)加密的機(jī)載數(shù)據(jù)高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng)。IEEE1394總線是一種便于實(shí)時(shí)數(shù)字?jǐn)?shù)據(jù)傳輸?shù)囊环N高速串行總線,由于其具有帶寬高、速度快和管理靈活等優(yōu)點(diǎn),S`ATA總線具有數(shù)據(jù)傳輸速到高、可靠性高等特點(diǎn),USB總線便攜靈活,便于卸載數(shù)據(jù)。本發(fā)明創(chuàng)新性地設(shè)計(jì)了一種結(jié)合三種總線的帶有數(shù)據(jù)加密存儲(chǔ)的數(shù)據(jù)傳輸與存儲(chǔ)的設(shè)計(jì)方法,既提高了機(jī)載數(shù)據(jù)存儲(chǔ)的安全性,又解決了傳統(tǒng)PC1-1394的地面卸載數(shù)據(jù)復(fù)雜不便的問題,支持128位或256位的AES算法。
[0015]可以理解的是,對(duì)本領(lǐng)域普通技術(shù)人員來說,可以根據(jù)本發(fā)明的技術(shù)方案及其發(fā)明構(gòu)思加以等同替換或改變,而所有這些改變或替換都應(yīng)屬于本發(fā)明所附的權(quán)利要求的保護(hù)范圍。
【權(quán)利要求】
1.一種機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),包括CPU控制器、IEEE1394b總線單元、SATA總線單元及USB總線單元,其中IEEE1394b總線單元、SATA總線單元及USB總線單元均與CPU控制器連接。
2.如權(quán)利要求1所述的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),其特征在于:IEEE1394b總線單元包括依次串接的1394鏈路層模塊、1394物理層模塊、1394接口,并且該1394接口還與一 PC1-1394驅(qū)動(dòng)板卡連接,用以通過該P(yáng)C1-1394驅(qū)動(dòng)板卡將數(shù)據(jù)卸載到地面數(shù)據(jù)卸載機(jī)中。
3.如權(quán)利要求1所述的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),其特征在于=SATA總線單元包括一 SATA控制器,該SATA控制器與一 SATA電子盤連接。
4.如權(quán)利要求3所述的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),其特征在于:該CPU控制器中還包括一加密機(jī),該加密機(jī)并采用AES算法對(duì)存儲(chǔ)數(shù)據(jù)進(jìn)行加密,之后經(jīng)過SATA總線傳輸?shù)絊ATA電子盤上進(jìn)行存儲(chǔ)。
5.如權(quán)利要求1所述的機(jī)載高速大容量數(shù)據(jù)傳輸與存儲(chǔ)系統(tǒng),其特征在于:USB總線單元包括USB控制器與USB接口,該USB接口也可與地面數(shù)據(jù)卸載機(jī)連接。
【文檔編號(hào)】G06F13/38GK103617139SQ201310573909
【公開日】2014年3月5日 申請(qǐng)日期:2013年11月15日 優(yōu)先權(quán)日:2013年11月15日
【發(fā)明者】遲鵬程 申請(qǐng)人:中國航空無線電電子研究所