專(zhuān)利名稱(chēng):硬件復(fù)位系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于嵌入式硬件系統(tǒng)設(shè)計(jì)領(lǐng)域,具體涉及一種硬件復(fù)位系統(tǒng)設(shè)計(jì)。
背景技術(shù):
目前,在嵌入式硬件系統(tǒng)設(shè)計(jì)中為防止程序存在錯(cuò)誤或惡劣環(huán)境干擾等因素導(dǎo)致系統(tǒng)死機(jī),提高系統(tǒng)穩(wěn)定性,都會(huì)采用看門(mén)狗,而看門(mén)狗分為兩種:軟件看門(mén)狗和硬件看門(mén)狗。軟件看門(mén)狗最簡(jiǎn)單,但在可靠性方面不如硬件定時(shí)器,但硬件看門(mén)狗開(kāi)銷(xiāo)較大,尤其當(dāng)MCU較多時(shí)?,F(xiàn)有的解決方案是采用單獨(dú)的硬件看門(mén)狗電路或芯片來(lái)實(shí)現(xiàn),即每個(gè)MCU使用一個(gè)硬件看門(mén)狗,這樣造成的問(wèn)題是:增加了新的硬件和系統(tǒng)設(shè)計(jì)的復(fù)雜性,并且提高了系統(tǒng)設(shè)計(jì)的成本。
實(shí)用新型內(nèi)容本實(shí)用新型的目的是為了解決現(xiàn)有的硬件看門(mén)狗存在的上述問(wèn)題,提出了一種硬件復(fù)位系統(tǒng)。本實(shí)用新型的技術(shù)方案為:一種硬件復(fù)位系統(tǒng),包括多個(gè)處理器單元以及和每個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路,其中,一個(gè)處理器單元與另外一個(gè)處理器單元通信,并與另外一個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路相連接用于監(jiān)控另外一個(gè)處理器單元。本實(shí)用新型的有益效果:本實(shí)用新型的硬件復(fù)位系統(tǒng)通過(guò)一個(gè)處理器單元監(jiān)控另外一個(gè)處理器單元,確保了系統(tǒng)不會(huì)死機(jī),在提高系統(tǒng)穩(wěn)定性的同時(shí),簡(jiǎn)化了系統(tǒng)的設(shè)計(jì),沒(méi)有增加新的硬件,降低了系統(tǒng)的成本。
圖1為本實(shí)用新 型的硬件復(fù)位系統(tǒng)結(jié)構(gòu)示意圖。
具體實(shí)施方式
以下結(jié)合附圖和具體的實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步的闡述。本實(shí)用新型的硬件復(fù)位系統(tǒng),包括多個(gè)處理器單元以及和每個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路,其中,一個(gè)處理器單元與另外一個(gè)處理器單元通信,并與另外一個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路相連接用于監(jiān)控另外一個(gè)處理器單元。舉例來(lái)說(shuō),整個(gè)系統(tǒng)有3個(gè)處理器單元:處理器單元1、處理器單元2和處理器單元3,3個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路為處理器復(fù)位電路1、處理器復(fù)位電路2和處理器復(fù)位電路3。本實(shí)用新型的系統(tǒng)可以通過(guò)如下的一種形式實(shí)現(xiàn):處理器單元I與處理器單元3通信,并與處理器復(fù)位電路3相連接,用于監(jiān)控處理器單元3 ;處理器單元3與處理器單元2通信,并與處理器復(fù)位電路2相連接,用于監(jiān)控處理器單元2 ;處理器單元2與處理器單元I通信,并與處理器復(fù)位電路I相連接,用于監(jiān)控處理器單元I。[0011]本實(shí)用新型的系統(tǒng)也可以通過(guò)如下的一種形式實(shí)現(xiàn):處理器單元I與處理器單元2通信,并與處理器復(fù)位電路2相連接,用于監(jiān)控處理器單元2 ;處理器單元2與處理器單元3通信,并與處理器復(fù)位電路3相連接,用于監(jiān)控處理器單元3 ;處理器單元3與處理器單元I通信,并與處理器復(fù)位電路I相連接,用于監(jiān)控處理器單元I。圖1給出了兩個(gè)處理器單元的實(shí)例,兩個(gè)MCU (處理器單元)之間通過(guò)互相連接的4根線來(lái)達(dá)到互相監(jiān)控對(duì)方系統(tǒng)的目的,確保系統(tǒng)不會(huì)死機(jī),一個(gè)MCU作為另一個(gè)MCU的硬件看門(mén)狗,所設(shè)計(jì)的系統(tǒng)上只要有兩個(gè)或兩個(gè)以上的MCU即可使用此方案,這樣每個(gè)MCU都能使用硬件看門(mén)狗。可以看出,本實(shí)用新型的硬件復(fù)位系統(tǒng)通過(guò)一個(gè)處理器單元監(jiān)控另外一個(gè)處理器單元,確保了系統(tǒng)不會(huì)死機(jī),在提高系統(tǒng)穩(wěn)定性的同時(shí),簡(jiǎn)化了系統(tǒng)的設(shè)計(jì),沒(méi)有增加新的硬件,降低了系統(tǒng)的成本。本領(lǐng)域的普通技術(shù)人員將會(huì)意識(shí)到,這里所述的實(shí)施例是為了幫助讀者理解本實(shí)用新型的原理,應(yīng)被理解為本實(shí)用新型的保護(hù)范圍并不局限于這樣的特別陳述和實(shí)施例。本領(lǐng)域的普通技術(shù)人員可以根據(jù)本實(shí)用新型公開(kāi)的這些技術(shù)啟示做出各種不脫離本實(shí)用新型實(shí)質(zhì)的其它各種具 體變形和組合,這些變形和組合仍然在本實(shí)用新型的保護(hù)范圍內(nèi)。
權(quán)利要求1.一種硬件復(fù)位系統(tǒng),其特征在于,包括多個(gè)處理器單元以及和每個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路,其中,一個(gè)處理器單元與另外一個(gè)處理器單元通信,并與另外一個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路相連接用于監(jiān)控另外一個(gè)處理器單元。
2.根據(jù)權(quán)利要 求1所述的硬件復(fù)位系統(tǒng),其特征在于,所述的處理器單元的個(gè)數(shù)為2。
專(zhuān)利摘要本實(shí)用新型公開(kāi)了一種硬件復(fù)位系統(tǒng),包括多個(gè)處理器單元以及和每個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路,其中,一個(gè)處理器單元與另外一個(gè)處理器單元通信,并與另外一個(gè)處理器單元相對(duì)應(yīng)的處理器復(fù)位電路相連接用于監(jiān)控另外一個(gè)處理器單元。本實(shí)用新型的硬件復(fù)位系統(tǒng)通過(guò)一個(gè)處理器單元監(jiān)控另外一個(gè)處理器單元,確保了系統(tǒng)不會(huì)死機(jī),在提高系統(tǒng)穩(wěn)定性的同時(shí),簡(jiǎn)化了系統(tǒng)的設(shè)計(jì),沒(méi)有增加新的硬件,降低了系統(tǒng)的成本。
文檔編號(hào)G06F11/00GK203133816SQ20132012024
公開(kāi)日2013年8月14日 申請(qǐng)日期2013年3月18日 優(yōu)先權(quán)日2013年3月18日
發(fā)明者辜斌, 曾志強(qiáng), 張莉明 申請(qǐng)人:成都希盟科技有限公司