一種走線設(shè)計(jì)方法及系統(tǒng)的制作方法
【專利摘要】本發(fā)明提供一種走線設(shè)計(jì)方法及系統(tǒng),應(yīng)用于電子領(lǐng)域:上述方法包括以下步驟:編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行;選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。通過(guò)實(shí)施本發(fā)明的技術(shù)方案,通過(guò)使用CADENCE?AXLSKILL語(yǔ)言編寫Skill程式,實(shí)現(xiàn)提高PCB空間的使用率和保證信號(hào)質(zhì)量,不僅節(jié)省了板材和設(shè)計(jì)空間,同時(shí)也有效的抑制高速信號(hào)在板材中的fiber?weave效應(yīng)。
【專利說(shuō)明】一種走線設(shè)計(jì)方法及系統(tǒng)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及電子領(lǐng)域,尤其涉及一種走線設(shè)計(jì)方法及系統(tǒng)。
【背景技術(shù)】
[0002]隨著電子行業(yè)的快速發(fā)展,信號(hào)的傳輸速度越來(lái)越快,新一代的QPI速率高達(dá)
9.6Gpbs,如此高的傳輸速率,如何保證信號(hào)的質(zhì)量是我們?cè)赑CB設(shè)計(jì)中不得不考慮的方面;另外,隨著電子產(chǎn)品的小型化和多功能化的發(fā)展趨勢(shì),PCB的設(shè)計(jì)密度越來(lái)越高,在高密度高速率印刷電路板的設(shè)計(jì)中經(jīng)常存在空間上的限制,這就要求我們?cè)谠O(shè)計(jì)PCB的過(guò)程中最大化利用PCB空間,而無(wú)角度走線在這種空間有限的情況下不方便調(diào)整,也不太美觀。
[0003]因此,亟需一種能最大程度實(shí)現(xiàn)PCB空間利用最大化,又能提高高速信號(hào)的傳輸速率的方法來(lái)抑制fiber weave效應(yīng)。
【發(fā)明內(nèi)容】
[0004]本發(fā)明提供一種走線設(shè)計(jì)方法及系統(tǒng),以解決上述問(wèn)題。
[0005]本發(fā)明提供一種走線設(shè)計(jì)方法。上述方法包括以下步驟:
[0006]編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行;
[0007]選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。
[0008]本發(fā)明還提供一種走線設(shè)計(jì)系統(tǒng),包括:編寫執(zhí)行模塊、走線模塊;其中,所述編寫執(zhí)行模塊與所述走線模塊相連;
[0009]所述編寫執(zhí)行模塊,用于編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行;
[0010]所述走線模塊,用于選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。
[0011]通過(guò)實(shí)施本發(fā)明的技術(shù)方案,通過(guò)使用CADENCE AXLSKILL語(yǔ)言編寫Skill程式,實(shí)現(xiàn)提高PCB空間的使用率和保證信號(hào)質(zhì)量,不僅節(jié)省了板材和設(shè)計(jì)空間,同時(shí)也有效的抑制高速信號(hào)在板材中的fiber weave效應(yīng)。
【專利附圖】
【附圖說(shuō)明】
[0012]此處所說(shuō)明的附圖用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,構(gòu)成本申請(qǐng)的一部分,本發(fā)明的示意性實(shí)施例及其說(shuō)明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中:
[0013]圖1所示為本發(fā)明的實(shí)施例1的使用CADENCE AXLSKILL語(yǔ)言編寫的Skill程式插件示意圖;
[0014]圖2所示為本發(fā)明的實(shí)施例2的抑制fiber weave效應(yīng)的走線設(shè)計(jì)思路流程圖;
[0015]圖3所示為本發(fā)明的實(shí)施例3的利用Skill程式來(lái)抑制fiber weave效應(yīng)的走線設(shè)計(jì)的示意圖;
[0016]圖4所示為本發(fā)明的實(shí)施例4的高速線印制在板材上的對(duì)比效果圖;
[0017]圖5所示為本發(fā)明的實(shí)施例5的走線設(shè)計(jì)系統(tǒng)結(jié)構(gòu)圖?!揪唧w實(shí)施方式】
[0018]下文中將參考附圖并結(jié)合實(shí)施例來(lái)詳細(xì)說(shuō)明本發(fā)明。需要說(shuō)明的是,在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。
[0019]本發(fā)明提供一種走線設(shè)計(jì)方法,包括以下步驟:
[0020]編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行;
[0021]選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。
[0022]其中,將高速線的角度、方向參數(shù)信息,全部加載到編寫好的SKILL程式插件里面。
[0023]其中,將所述SKILL程式插件放入到布線工具安裝文件中。
[0024]其中,執(zhí)行所述SKILL程式插件并彈出含有角度和長(zhǎng)度的窗口。
[0025]其中,采用CADENCE AXLSKILL語(yǔ)言編寫所述Skill程式插件。
[0026]圖1所示為本發(fā)明的實(shí)施例1的使用CADENCE AXLSKILL語(yǔ)言編寫的Skill程式插件不意圖,如圖1所不,如圖1所不的一段程序,就是米用CADENCE AXLSKILL語(yǔ)目編寫好的Skill程式插件。
[0027]圖2所示為本發(fā)明的實(shí)施例2的抑制fiber weave效應(yīng)的走線設(shè)計(jì)思路流程圖,包括以下步驟:
[0028]步驟201:編寫好抑制fiber weave效應(yīng)的走線設(shè)計(jì)的SKILL程式插件;
[0029]其中,將高速線的角度、方向等相關(guān)參數(shù)信息,全部加載到編寫的SKILL程式插件里面。
[0030]其中,將該SKILL程式插件放入到布線工具安裝文件中。
[0031]步驟202:執(zhí)行編寫好的抑制fiber weave效應(yīng)的走線設(shè)計(jì)的SKILL程式插件并彈出含有角度和長(zhǎng)度的窗口;
[0032]步驟203:選取走線命令,并選取一對(duì)或是多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線;
[0033]步驟204:結(jié)束。
[0034]圖3所示為本發(fā)明的實(shí)施例3的利用Skill程式來(lái)抑制fiber weave效應(yīng)的走線設(shè)計(jì)的示意圖,如圖3所示,利用Skill程式進(jìn)行的走線設(shè)計(jì),不僅節(jié)省了板材和設(shè)計(jì)空間,同時(shí)也有效的抑制高速信號(hào)在板材中的fiberweave效應(yīng)。
[0035]圖4所示為本發(fā)明的實(shí)施例4的高速線印制在板材上的對(duì)比效果圖,如圖4所示,采用本發(fā)明的技術(shù)方案即10度走線的SKILL設(shè)置程式),相對(duì)于無(wú)角度走線而言,不僅節(jié)省了板材和設(shè)計(jì)空間,同時(shí)也有效的抑制高速信號(hào)在板材中的fiber weave效應(yīng)。
[0036]圖5所示為本發(fā)明的實(shí)施例5的走線設(shè)計(jì)系統(tǒng)結(jié)構(gòu)圖,包括:編寫執(zhí)行模塊、走線模塊;其中,所述編寫執(zhí)行模塊與所述走線模塊相連;
[0037]所述編寫執(zhí)行模塊,用于編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行;
[0038]所述走線模塊,用于選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。
[0039]通過(guò)實(shí)施本發(fā)明的技術(shù)方案,通過(guò)使用CADENCE AXLSKILL語(yǔ)言編寫Skill程式,實(shí)現(xiàn)提高PCB空間的使用率和保證信號(hào)質(zhì)量,不僅節(jié)省了板材和設(shè)計(jì)空間,同時(shí)也有效的抑制高速信號(hào)在板材中的fiber weave效應(yīng)。
[0040]以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明,對(duì)于本領(lǐng)域的技術(shù)人員來(lái)說(shuō),本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種走線設(shè)計(jì)方法,其特征在于,包括以下步驟: 編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行; 選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于: 將高速線的角度、方向參數(shù)信息,全部加載到編寫好的SKILL程式插件里面。
3.根據(jù)權(quán)利要求2所述的方法,其特征在于: 將所述SKILL程式插件放入到布線工具安裝文件中。
4.根據(jù)權(quán)利要求3所述的方法,其特征在于: 執(zhí)行所述SKILL程式插件并彈出含有角度和長(zhǎng)度的窗口。
5.根據(jù)權(quán)利要求1所述的方法,其特征在于: 采用CADENCE AXLSKILL語(yǔ)言編寫所述Skill程式插件。
6.一種走線設(shè)計(jì)系統(tǒng),其特征在于,包括:編寫執(zhí)行模塊、走線模塊;其中,所述編寫執(zhí)行模塊與所述走線模塊相連; 所述編寫執(zhí)行模塊,用于編寫好走線設(shè)計(jì)的SKILL程式插件并執(zhí)行; 所述走線模塊,用于選取走線命令并選取一對(duì)或多對(duì)高速線,再根據(jù)空間選取角度和長(zhǎng)度進(jìn)行走線。
【文檔編號(hào)】G06F17/50GK103761399SQ201410037685
【公開(kāi)日】2014年4月30日 申請(qǐng)日期:2014年1月26日 優(yōu)先權(quán)日:2014年1月26日
【發(fā)明者】胡立燕, 李鵬翀 申請(qǐng)人:浪潮(北京)電子信息產(chǎn)業(yè)有限公司