pct國(guó)內(nèi)申請(qǐng),說明書已公開。
技術(shù)特征:技術(shù)總結(jié)本發(fā)明公開了一種處理器芯片、布局方法及訪問數(shù)據(jù)的方法,處理器芯片包括路由器模塊(230)構(gòu)成的網(wǎng)絡(luò)、處理器核(200)集合以及最后一級(jí)緩存LLC模塊,LLC模塊包括標(biāo)簽存儲(chǔ)單元(210)與數(shù)據(jù)存儲(chǔ)單元(220),其中:標(biāo)簽存儲(chǔ)單元位于處理器芯片的第一位置,處理器核集合位于處理器芯片的第二位置,第一位置位于第二位置的中心;數(shù)據(jù)存儲(chǔ)單元位于處理器芯片的第三位置,第三位置位于第二位置的四周;處理器核集合中的第一處理器核根據(jù)數(shù)據(jù)訪問請(qǐng)求訪問標(biāo)簽存儲(chǔ)單元,獲取數(shù)據(jù)訪問請(qǐng)求對(duì)應(yīng)的標(biāo)簽,并根據(jù)標(biāo)簽訪問數(shù)據(jù)存儲(chǔ)單元,得到待訪問的數(shù)據(jù)。采用本發(fā)明,有利于緩解處理器核集合訪問LLC模塊時(shí)造成的擁塞,提高訪問請(qǐng)求的執(zhí)行效率。
技術(shù)研發(fā)人員:張廣飛;蔡衛(wèi)光;顧雄禮
受保護(hù)的技術(shù)使用者:華為技術(shù)有限公司
技術(shù)研發(fā)日:2015.07.31
技術(shù)公布日:2017.08.29