本發(fā)明涉及終端設(shè)備技術(shù)領(lǐng)域,尤其涉及一種復位電路及浮地終端。
背景技術(shù):
目前,對于所有終端來說,為了確保整個系統(tǒng)穩(wěn)定可靠的工作,復位電路是不可缺少的。以浮地終端為例,浮地終端是指該終端的接地端懸浮接地,即該終端中電路的地端與大地無導體連接。一般浮地終端常采用復位芯片的方式來完成系統(tǒng)的復位,但當接收到高電平復位信號時,產(chǎn)生的靜電瞬時脈沖很容易耦合到復位信號線上,導致浮地終端復位重啟,嚴重的甚至會出現(xiàn)浮地終端死機的現(xiàn)象。因此,復位電路的靜電干擾問題,大大降低了復位電路的穩(wěn)定性及可靠性。
技術(shù)實現(xiàn)要素:
本發(fā)明的主要目的在于提供一種復位電路及浮地終端,旨在提高復位電路的穩(wěn)定性及可靠性。
為實現(xiàn)上述目的,本發(fā)明提供了一種復位電路,所述復位電路包括復位芯片、第一rc電路和第二rc電路,所述復位芯片的復位引腳與所述第一rc電路的吸收端連接,所述第一rc電路的電源端接收輸入電源信號,所述復位芯片的復位引腳還與所述第二rc電路的吸收端連接,所述第二rc電路的接地端接地,所述復位芯片的復位引腳作為所述復位電路的復位信號輸出端輸出復位信號;
所述第一rc電路和第二rc電路用于消除正負向靜電輻射及泄放正負向積累電荷。
可選地,所述第一rc電路包括第一退偶電容和第一電阻,所述第一退偶電容與所述第一電阻并聯(lián),所述第一退偶電容和所述第一電阻連接的第一節(jié)點為吸收端,所述第一退偶電容和所述第一電阻連接的第二節(jié)點為電源端;
所述第一退偶電容用于消除正負向靜電輻射,所述第一電阻用于泄放正 負向積累電荷。
可選地,所述第一退偶電容為0.01uf電容,所述第一電阻為10kω電阻。
可選地,所述第二rc電路包括第二退偶電容和第二電阻,所述第二退偶電容與所述第二電阻并聯(lián),所述第二退偶電容和所述第二電阻連接的第一節(jié)點為吸收端,所述第二退偶電容和所述第二電阻連接的第二節(jié)點為接地端;
所述第二退偶電容用于消除正負向靜電輻射,所述第二電阻用于泄放正負向積累電荷。
可選地,所述第二退偶電容為0.01uf電容,所述第二電阻為1kω電阻。
可選地,所述復位電路還包括限流電阻,所述限流電阻的一端與所述復位芯片的復位引腳連接,所述限流電阻的另一端作為所述復位電路的復位信號輸出端輸出復位信號。
可選地,所述復位電路還包括濾波電容,所述濾波電容的一端連接至所述復位芯片的電源引腳,所述濾波電容的另一端接地。
此外,為實現(xiàn)上述目的,本發(fā)明還提供了一種浮地終端,所述浮地終端包括上述結(jié)構(gòu)的復位電路。
可選地,所述浮地終端為機頂盒。
可選地,所述機頂盒包括主控芯片,所述主控芯片的復位引腳與所述復位電路的復位信號輸出端連接。
本發(fā)明實施例的復位電路包括復位芯片、第一rc電路和第二rc電路,其中,復位芯片的復位引腳分別與第一rc電路的吸收端、第二rc電路的吸收端連接,復位芯片的復位引腳作為復位電路的復位信號輸出端輸出復位信號。從而通過第一rc電路和第二rc電路消除正負向靜電輻射及泄放正負向積累電荷,解決了復位電路的靜電干擾問題,提高了復位電路的穩(wěn)定性及可靠性。
附圖說明
圖1為本發(fā)明復位電路的模塊示意圖;
圖2為本發(fā)明復位電路的電路結(jié)構(gòu)示意圖。
本發(fā)明目的的實現(xiàn)、功能特點及優(yōu)點將結(jié)合實施例,參照附圖做進一步說明。
具體實施方式
應當理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明中的技術(shù)方案進行清楚、完整的描述,顯然,所描述的實施例僅僅是本發(fā)明的一部分實施例,而不是全部的實施例?;诒景l(fā)明的實施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動的前提下所獲得的所有其他實施例,都屬于本發(fā)明的保護范圍。
需要說明,本發(fā)明中涉及“第一”、“第二”等的描述僅用于描述目的,而不能理解為指示或暗示其相對重要性或者隱含指明所指示的技術(shù)特征的數(shù)量。因此,限定有“第一”、“第二”的特征可以明示或者隱含地包括至少一個該特征。另外,各個實施例之間的技術(shù)方案可以相互結(jié)合,但是必須是以本領(lǐng)域普通技術(shù)人員能夠?qū)崿F(xiàn)為基礎(chǔ),當技術(shù)方案的結(jié)合出現(xiàn)相互矛盾或無法實現(xiàn)時應當認為這種技術(shù)方案的結(jié)合不存在,也不在本發(fā)明要求的保護范圍之內(nèi)。
如圖1所示,示出了本發(fā)明一種復位電路的模塊示意圖,該復位電路包括復位芯片10、第一rc電路20和第二rc電路30,其中,復位芯片10的復位引腳reset與第一rc電路10的吸收端連接,第一rc電路10的電源端接收輸入電源信號,復位芯片10的復位引腳還與第二rc電路30的吸收端連接,第二rc電路30的接地端接地,復位芯片10的復位引腳作為復位電路的復位信號輸出端輸出復位信號。
本實施例中,復位電路的應用場合可根據(jù)實際需要進行設(shè)置,例如,該復位電路可應用于浮地終端,該浮地終端的接地端裸露在外,浮地終端中電路的地端與大地無導體連接。浮地終端包括主控芯片,主控芯片的復位引腳與復位電路的復位信號輸出端連接,以下將以復位電路接收到高電平復位信號為例,對高電平復位信號的靜電防護方法進行詳細說明。
對于浮地終端,當電路板受到靜電磁場的輻射時,部分磁場能量就會通過微帶線耦合到電路板上復位電路中的復位芯片與主控芯片之間的復位信號線,由于電路板沒有快速及有效的泄放電場能量的途徑,電場能量會累積到電路板上,導致地平面或電源平面之間的電平信號發(fā)生變化,當該電平信號變化的持續(xù)時間超過電路板上復位芯片的復位引腳的最小脈寬時,就會引起電路板上主控芯片復位,浮地終端重啟,因此,需要為復位電路的靜電輻射尋求快速的泄放通道,從而減少復位電路的靜電干擾,本發(fā)明通過利用雙rc電路解決復位電路抗靜電輻射干擾問題。
具體地,對于高電平復位的信號線很容易受到外界靜電輻射的干擾,本發(fā)明在復位芯片10的復位引腳連接的復位信號線上添加rc電路,來提供外界靜電輻射干擾的耦合泄放通路。復位芯片10的復位引腳reset作為復位電路的復位信號輸出端,該復位信號輸出端可連接主控芯片,也可連接需要進行復位的其他復位系統(tǒng),以下將以復位信號輸出端連接主控芯片為例進行說明。通過在復位芯片10與主控芯片之間的復位信號線上加上第一rc電路和第二rc電路的保護電路,第一rc電路用于消除正向或負向靜電輻射及泄放正向或負向積累電荷,同樣地,第二rc電路用于消除正向或負向靜電輻射及泄放正向或負向積累電荷,從而可以有效的減小靜電輻射對復位信號的影響。
本發(fā)明實施例的復位電路包括復位芯片、第一rc電路和第二rc電路,其中,復位芯片的復位引腳分別與第一rc電路的吸收端、第二rc電路的吸收端連接,復位芯片的復位引腳作為復位電路的復位信號輸出端輸出復位信號。從而通過第一rc電路消除正向靜電輻射及泄放正向積累電荷,以及通過第二rc電路消除負向靜電輻射及泄放負向積累電荷,解決了復位電路的靜電干擾問題,提高了復位電路的穩(wěn)定性及可靠性。
進一步地,如圖2所示,示出了本發(fā)明復位電路的電路結(jié)構(gòu)示意圖,以下結(jié)合圖2對本發(fā)明利用雙rc電路如何解決復位電路抗靜電輻射干擾問題進行詳細的說明。在上述復位電路中,第一rc電路20包括第一退偶電容c1和第一電阻r1,其中,第一退偶電容c1與第一電阻r1并聯(lián),第一退偶電容c1和第一電阻r1連接的第一節(jié)點為吸收端,該吸收端與復位芯片的復位引 腳reset連接,第一退偶電容c1和第一電阻r1連接的第二節(jié)點為電源端,該電源端連接電源信號vcc,該電源信號vcc可為3.3v,也可根據(jù)具體情況而靈活設(shè)置??蛇x地,第一退偶電容c1為0.01uf電容,第一退偶電容c1用于消除正向或負向靜電輻射,第一電阻為10kω電阻r1,第一電阻用于泄放正向或負向積累電荷。
進一步地,第二rc電路30包括第二退偶電容c2和第二電阻r2,其中,第二退偶電容c2與第二電阻r2并聯(lián),第二退偶電容c2和第二電阻r2連接的第一節(jié)點為吸收端,該吸收端與復位芯片的復位引腳reset連接,第二退偶電容c2和第二電阻r2連接的第二節(jié)點為接地端,該接地端用于接地??蛇x地,第二退偶電容c2為0.01uf電容,第二退偶電容c2用于消除正向或負向靜電輻射,第二電阻r2為1kω電阻,第二電阻r2用于泄放正向或負向積累電荷。
假設(shè)主控芯片識別的io口高電平是0.7*vcc,當復位電路的復位信號線上高電平復位一旦達到0.7*vcc這個電平保持一定時間就會引起主控芯片復位。復位電路在正常工作情況下,電路上電時,會對第一退偶電容c1和第二退偶電容c2均有一個充電過程,例如,第一退偶電容c1會充電得到10/11*vcc,第二退偶電容c2會充電到1/11*vcc。一旦vcc超過復位芯片的門檻電平,復位芯片會輸出一個vcc的跟隨電壓并保持一定時間段后拉低。在它保持的高電平的這段時間內(nèi)會使主控芯片復位,當高電平變低電平后主控芯片正常工作。以下將本發(fā)明復位電路的工作原理進行詳細說明。
具體地,由于復位電路受到靜電輻射場的能量主要集中在20mhz~50mhz的頻率范圍內(nèi),而介質(zhì)材料為x7r,封裝為0805的0.01uf電容,其諧振頻率在50mhz左右,因此,可選地,本發(fā)明選用x7r材質(zhì)0805封裝的0.01uf電容作為吸收靜電輻射的退偶電容。由于靜電輻射場包含正負雙向輻射,因此,需要對復位電路的電源端和地端均添加退偶電容,即上述采用0.01uf的第一退偶電容c1消除正向或負向靜電輻射,采用0.01uf的第二退偶電容c2消除正向或負向靜電輻射。
另外,由于接觸放電是在浮地終端的金屬部位進行的連續(xù)單次放電,隨著放電次數(shù)的增加,浮地終端內(nèi)電路板上的電荷不斷累積,只在復位電路的電源端與地端分別添加退偶電容很容易出現(xiàn)電荷飽和現(xiàn)象,導致電路板上累 積的電荷無法及時泄放。因此,基于解決累積電荷的泄放問題,又分別在復位電路的電源端添加10kω電阻,在地端添加1kω電阻,為累積電荷提供正負雙向泄放通路。即上述采用10kω的第一電阻r1并聯(lián)在第一退偶電容c1的兩端用于泄放正向或負向積累電荷,采用1kω的第二電阻r2并聯(lián)在第二退偶電容c2的兩端用于泄放正向或負向積累電荷。
進一步地,對于復位電路的復位信號線上接收到高電平復位信號,當復位電路對與復位芯片的復位引腳所連接的主控芯片完成復位動作后,高電平復位信號恢復為低電平信號,第一電阻r1和第二電阻r2這兩個電阻的添加還起到了鉗位電壓的作用。例如,第一退偶電容c1和第一電阻r1連接的第二節(jié)點為電源端,當該電源端連接電源信號vcc為3.3v的電源時,第一電阻r1和第二電阻r2可把與復位芯片10連接的復位引腳所連接的主控芯片的復位引腳處的電壓鉗位在0.3v左右,從而減少了主控芯片接收到的復位信號受外界干擾信號的影響。
以下將以靜電槍正向及負向靜電耦合到復位信號線上為例,對復位電路釋放正負電荷的工作原理進行詳細說明。需要說明的是,上述復位電路釋放正電荷主要包括三個過程:第一個過程是靜電槍正向靜電耦合到復位信號線上;第二個過程是向地端和向電源端迅速釋放正電荷,由于電容也是有阻抗的,因此第一退偶電容c1和第二退偶電容c2會有正電荷積累,在靜電槍以固定頻率連續(xù)打的情況下,第一退偶電容c1和第二退偶電容c2的正電荷積累需要有第三個過程的釋放才能滿足電壓不超過0.7*vcc的要求;第三個過程是在間隔的靜電槍時間間隔里,第一退偶電容c1和第二退偶電容c2分別迅速向第一電阻r1和第二電阻r2放電,釋放正電荷減小電壓到正常工作情況下的分壓值。
上述復位電路釋放負電荷主要包括三個過程:第一個過程是靜電槍負向靜電耦合到復位信號線上;第二個過程是向地端和向電源端迅速釋放負電荷,由于電容也是有阻抗的,因此第一退偶電容c1和第二退偶電容c2會有負電荷積累,在靜電槍以固定頻率連續(xù)打的情況下,第一退偶電容c1和第二退偶電容c2的負電荷積累需要有第三個過程的釋放才能使電容電壓對地不低于主控芯片的最大容忍電壓;第三個過程是在間隔的靜電槍時間間隔里,第一退偶電容c1和第二退偶電容c2分別迅速向第一電阻r1和第二電阻r2放電, 釋放負電荷,并接受直流電源供電充到正常工作情況下的分壓值。
本實施例中,復位電路對地端連接第二rc電路30,不僅實現(xiàn)了通過第二退偶電容c1泄放積累電荷,而且還增加了通過第二電阻r2進行放電的環(huán)節(jié),避免電荷累加形成電壓。同時該復位電路不但對地端連接第二rc電路30,而且對電源端也連接了第一rc電路20,從而可以充分利用電源平面來放電,增加放電的面積及放電速度。另外,第一電阻r1和第二電阻r2組成的分壓電路在放電后快速鉗位,減少了主控芯片接收到的復位信號受外界干擾信號的影響。
本實施例針對靜電放電容易耦合到復位電路的復位信號線上導致復位系統(tǒng)復位不穩(wěn)定的問題,提供了復位電路中復位芯片的電路連接方式,可以對高電平復位信號起到有效的靜電防護作用。該復位電路結(jié)構(gòu)簡單,成本低廉,不但實現(xiàn)了系統(tǒng)復位的基本功能,而且避免了復位信號受靜電脈沖的影響,提高了復位電路對復位系統(tǒng)進行復位的穩(wěn)定性及可靠性。
進一步地,在圖2中,上述復位電路還包括限流電阻r3,該限流電阻r3的一端與復位芯片10的復位引腳reset連接,限流電阻r3的另一端作為復位電路的復位信號輸出端輸出復位信號??蛇x地,在不影響復位電路正常復位的前提下,在復位信號線上串聯(lián)的限流電阻r3為100ω的電阻,起到一定的限流作用。復位電路還包括濾波電容c3,該濾波電容c3的一端連接至復位芯片10的電源引腳vcc,濾波電容c3的另一端接地gnd,濾波電容c3用于對復位電路中復位芯片10輸入的電源信號進行濾波,減少干擾信號的影響。
對應地,提出了本發(fā)明一種浮地終端,該浮地終端包括上述結(jié)構(gòu)的復位電路,浮地終端的類型可根據(jù)實際需要進行設(shè)置,例如,該浮地終端為機頂盒,機頂盒包括主控芯片,主控芯片的復位引腳與上述復位電路的復位信號輸出端連接,以通過該復位電路對機頂盒內(nèi)電路板上的主控芯片進行復位。該機頂盒可為兩層板的浮地終端,其體積小,功能全,板上元器件密集,主控芯片復位是高電平有效。為了減小靜電放電對機頂盒內(nèi)主控芯片復位信號的影響,在復位芯片與主控芯片之間的復位信號線上加上第一rc電路20和 第二rc電路30,可以有效的減小靜電輻射對復位信號的影響。該復位電路的工作原理及實現(xiàn)方式可參照圖1和圖2及其上述對應的實施例,包含了其中的所有技術(shù)特征,在此不作贅述。
本發(fā)明浮地終端實施例中,由于具有上述結(jié)構(gòu)的復位電路,該復位電路包括復位芯片10、第一rc電路20和第二rc電路30,其中,復位芯片10的復位引腳分別與第一rc電路20的吸收端、第二rc電路30的吸收端連接,復位芯片10的復位引腳作為復位電路的復位信號輸出端輸出復位信號。從而通過第一rc電路20和第二rc電路30消除正向或負向靜電輻射及泄放正向或浮向積累電荷,解決了復位電路的靜電干擾問題,提高了復位電路的穩(wěn)定性及可靠性。
以上僅為本發(fā)明的優(yōu)選實施例,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護范圍內(nèi)。