技術總結
本發(fā)明公開了一種神經(jīng)元電路,該神經(jīng)元電路包括:脈沖產(chǎn)生電路,通過第一Tau?cell電路結構和第二Tau?cell電路結構,被構造為用于模擬神經(jīng)脈沖振蕩;第一Tau?cell電路結構中包括用于模擬神經(jīng)元膜電位ν的第一電容Cv;第二Tau?cell電路結構中包括用于模擬神經(jīng)元膜電位調整變量u的第二電容Cu;與脈沖產(chǎn)生電路連接的調整電路,用于對神經(jīng)元膜電位ν重賦值;與脈沖產(chǎn)生電路連接的比較電路,用于對神經(jīng)元膜電位調整變量u重賦值。本發(fā)明可以降低神經(jīng)元電路的功耗,減小神經(jīng)元電路的占用面積。
技術研發(fā)人員:張金勇;孫宏偉;林福江;王磊
受保護的技術使用者:中國科學院深圳先進技術研究院
文檔號碼:201610906710
技術研發(fā)日:2016.10.18
技術公布日:2016.12.21