技術(shù)總結(jié)
本發(fā)明公開了一種基于DSP和FPGA的總線故障注入系統(tǒng),包括DSP主處理器、FPGA、上位機、以太網(wǎng)接口模塊、DA模塊、RS422接口模塊、RS485接口模塊、繼電器網(wǎng)絡(luò)、電阻網(wǎng)絡(luò)和存儲模塊;通過串接在總線系統(tǒng)中來進行所需故障模式配置,RS422/RS485接口模塊用來接收總線上的串行信號,由FPGA轉(zhuǎn)換成并行信號,經(jīng)過DSP處理后,通過FPGA控制DA模塊和繼電器網(wǎng)絡(luò)輸出注入故障后的信號。本發(fā)明采用硬件故障注入,可以實現(xiàn)物理層、電氣層、協(xié)議層次故障注入功能,更真實的模擬硬件在實際運行過程中發(fā)生的故障,在總線設(shè)備正常通信中實時加入各種故障。
技術(shù)研發(fā)人員:李旭;秦華旺;田杰;笪力;李寶;徐楊
受保護的技術(shù)使用者:南京理工大學(xué)
文檔號碼:201611260831
技術(shù)研發(fā)日:2016.12.30
技術(shù)公布日:2017.05.31