1.一種系統(tǒng),包括:
第一邏輯處理器,所述第一邏輯處理器包括安全存儲器以執(zhí)行安全輸入指令;以及
芯片組,所述芯片組防止非處理器設備訪問安全虛擬機監(jiān)控程序。
2.如權利要求1所述的系統(tǒng),其中所述安全輸入指令是使所述第一邏輯處理器給第二邏輯處理器發(fā)布專用總線消息,以在安全操作中使所述第二處理器與所述第一處理器同步。
3.一種方法,包括:
同步第一邏輯處理器和第二邏輯處理器;
驗證初始化代碼模塊;
驗證安全虛擬機監(jiān)控程序;以及
執(zhí)行所述安全虛擬機監(jiān)控程序。
4.如權利要求3所述的方法,還包括把專用總線消息發(fā)送給所述第二邏輯處理器,以便在所述第二邏輯處理器上以響應方式執(zhí)行所述安全虛擬機監(jiān)控程序。
5.一種設備,包括:
用于同步第一邏輯處理器和第二邏輯處理器的裝置;
用于驗證初始化代碼模塊的裝置;
用于驗證安全虛擬機監(jiān)控程序的裝置;以及
用于在所述第一邏輯處理器內(nèi)執(zhí)行所述安全虛擬機監(jiān)控程序的裝置。
6.如權利要求5所述的設備,還包括用于把第一專用總線消息發(fā)送給所述第二邏輯處理器的裝置,以便在所述第二邏輯處理器上執(zhí)行所述安全虛擬機監(jiān)控程序。
7.一種處理器,包括:
安全輸入邏輯,所述安全輸入邏輯執(zhí)行第一指令以調(diào)用安全操作初始化,并且檢測時間點以繼續(xù)執(zhí)行安全初始化密碼;以及
總線消息邏輯,所述總線消息邏輯發(fā)送第一專用總線消息以響應所述第一指令,并且發(fā)送第二專用總線消息以響應檢測到的時間點。
8.一種芯片組,包括:
總線消息邏輯,所述總線消息邏輯響應來自第一邏輯處理器的第一專用總線消息以準備安全操作;以及
寄存器,所述寄存器保存來自第二邏輯處理器的確認,以響應所述第一專用總線消息。
9.一種系統(tǒng),包括:
邏輯處理器,所述邏輯處理器具有安全輸入邏輯和響應所述安全輸入邏輯的第一總線消息邏輯;以及
芯片組,所述芯片組包括第二總線消息邏輯以從所述第一總線消息邏輯接收第一專用總線消息,并且接收響應于確認要設定的標志。
10.一種方法,包括:
發(fā)送專用總線消息;
驗證第一邏輯處理器內(nèi)的初始化代碼;
驗證安全虛擬機監(jiān)控程序;以及
在所述第一邏輯處理器內(nèi)執(zhí)行所述安全虛擬機監(jiān)控程序。