本技術(shù)屬于電子設(shè)備,尤其涉及一種用于amd臺式機主板的上電電路。
背景技術(shù):
1、以往的臺式機amd平臺的主板芯片不支持無cpu上電,無法較為安全的測量主板電壓,不利于大規(guī)模的主板品質(zhì)檢測。
2、現(xiàn)有技術(shù)中,通過改造atx電源,使atx電源直接產(chǎn)生不同的電壓供應(yīng)主板,進而達到測量主板電源電壓的目的,但是不滿足主板芯片正常上電時序,部分受特殊信號控制的主板電源以及檢測線路依舊不能正常工作。
3、基于以上原因,亟需設(shè)計一種解決以上問題的用于amd臺式機主板的上電電路。
技術(shù)實現(xiàn)思路
1、本實用新型的目的在于克服上述現(xiàn)有技術(shù)的不足,提供一種用于amd臺式機主板的上電電路,其能夠滿足主板芯片上電時序,便于大規(guī)模檢測量產(chǎn)的主板。
2、本實用新型是這樣實現(xiàn)的,一種用于amd臺式機主板的上電電路,包括:
3、主板芯片,具有上電時序功能;
4、atx電源,用于給所述主板芯片提供電源;
5、導通線路,包括第一導通線路和第二導通線路,所述第一導通線路導通則第二導通線路截止,或者所述第二導通線路導通則第一導通線路截止,所述第一導通線路在導通的情況下用于向所述主板芯片發(fā)送驅(qū)動所述atx電源給主板芯片供電的第一高電平信號,所述主板芯片根據(jù)接收的第一高電平信號輸出啟動所述atx電源的控制信號,所述主板芯片將啟動后的所述atx電源轉(zhuǎn)換成需要的主板電源。
6、進一步地,上電電路還包括:
7、中央處理器,根據(jù)所述主板芯片發(fā)送的指令信號,控制所述第二導通線路導通并輸出第二高電平信號,所述主板芯片根據(jù)接收的第二高電平信號輸出啟動所述atx電源的控制信號,所述主板芯片將啟動后的所述atx電源轉(zhuǎn)換成需要的主板電源。
8、進一步地,所述中央處理器還用于檢測所述atx電源是否給所述主板芯片供電,當所述中央處理器檢測到所述atx電源給所述主板芯片供電,對所述主板芯片發(fā)送正常供電的確認信號。
9、進一步地,上電電路還包括:
10、開機鍵,用于向所述主板芯片發(fā)送開機信號,開機后,所述第一導通線路用于向所述主板芯片發(fā)送驅(qū)動所述atx電源給主板芯片供電的第一高電平信號,或者
11、所述主板芯片根據(jù)接收的開機信號,向所述中央處理器發(fā)送指令信號。
12、具體地,所述開機信號為pan_sw-信號,所述指令信號為s10_pwrbtn_l信號。
13、具體地,所述第一導通線路包括:兩并聯(lián)設(shè)置的第一mos管和第二mos管,所述第一mos管和第二mos管的柵極均通過第一上拉電阻與所述atx電源的輸出端連接,所述第一mos管的漏極通過第二上拉電阻與所述atx電源的輸出端連接,所述第一mos管的源極與所述主板芯片的第一輸入引腳連接;
14、所述第二mos管的漏極通過第三上拉電阻與所述atx電源的輸出端連接,所述第二mos管的源極與所述主板芯片的第二輸入引腳連接;
15、所述第一mos管和第二mos管在所述第一上拉電阻、第二上拉電阻和第三上拉電阻上拉的情況下處于導通狀態(tài)并輸出所述第一高電平信號,所述主板芯片的第一輸入引腳和第二輸入引腳根據(jù)接收的第一高電平信號輸出啟動所述atx電源的控制信號。
16、具體地,所述第一輸入引腳為susc引腳,所述第二輸入引腳為susb引腳。
17、具體地,所述第二導通線路包括第三mos管,所述第三mos管的柵極分別與所述中央處理器的輸出端和第四上拉電阻的一端連接,所述第四上拉電阻的另一端接地,所述第三mos管的漏極與所述atx電源的輸出端電連接,所述第三mos管的源極接地,所述中央處理器的輸出端輸出第二高電平信號給所述第三mos管,所述第三mos管的柵極與源極導通接地,形成回路。
18、具體地,中央處理器的輸出端為apu_sosket引腳。
19、本實用新型提供的一種用于amd臺式機主板的上電電路,包括具有上電時序功能的主板芯片、atx電源和導通線路,導通線路包括第一導通線路和第二導通線路,所述第一導通線路導通則第二導通線路截止,或者所述第二導通線路導通則第一導通線路截止,所述第一導通線路在導通的情況下用于向所述主板芯片發(fā)送驅(qū)動所述atx電源給主板芯片供電的第一高電平信號,所述主板芯片根據(jù)接收的第一高電平信號輸出啟動所述atx電源的控制信號,所述主板芯片將啟動后的所述atx電源轉(zhuǎn)換成需要的主板電源,在無中央處理器的情況下能夠滿足主板芯片的上電時序,便于大規(guī)模檢測量產(chǎn)的主板。
1.一種用于amd臺式機主板的上電電路,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的用于amd臺式機主板的上電電路,其特征在于,所述第一導通線路包括第一上拉單元,所述第一上拉單元用于拉高第一導通線路的輸入電壓使所述第一導通線路處于導通狀態(tài)。
3.根據(jù)權(quán)利要求1所述的用于amd臺式機主板的上電電路,其特征在于,包括:
4.根據(jù)權(quán)利要求3所述的用于amd臺式機主板的上電電路,其特征在于,所述第二導通線路包括第二上拉單元,所述第二上拉單元接收所述中央處理器的控制信號后拉高第二導通線路的輸入電壓使所述第二導通線路處于導通狀態(tài)。
5.根據(jù)權(quán)利要求3所述的用于amd臺式機主板的上電電路,其特征在于,所述中央處理器還用于檢測所述atx電源是否給所述主板芯片供電,當所述中央處理器檢測到所述atx電源給所述主板芯片供電,對所述主板芯片發(fā)送正常供電的確認信號。
6.?根據(jù)權(quán)利要求3所述的用于amd臺式機主板的上電電路,其特征在于,還包括:
7.根據(jù)權(quán)利要求6所述的用于amd臺式機主板的上電電路,其特征在于,所述開機信號為pan_sw-信號,所述指令信號為sio_pwrbtn_l信號。
8.根據(jù)權(quán)利要求1所述的用于amd臺式機主板的上電電路,其特征在于,所述第一導通線路包括:兩并聯(lián)設(shè)置的第一mos管和第二mos管,所述第一mos管和第二mos管的柵極均通過第一上拉電阻與所述atx電源的輸出端連接,所述第一mos管的漏極通過第二上拉電阻與所述atx電源的輸出端連接,所述第一mos管的源極與所述主板芯片的第一輸入引腳連接;
9.根據(jù)權(quán)利要求8所述的用于amd臺式機主板的上電電路,其特征在于,所述第一輸入引腳為susc引腳,所述第二輸入引腳為susb引腳。
10.根據(jù)權(quán)利要求3所述的用于amd臺式機主板的上電電路,其特征在于,所述第二導通線路包括第三mos管,所述第三mos管的柵極分別與所述中央處理器的輸出端和第四上拉電阻的一端連接,所述第四上拉電阻的另一端接地,所述第三mos管的漏極與所述atx電源的輸出端電連接,所述第三mos管的源極接地,所述中央處理器的輸出端輸出第二高電平信號所述第三mos管,所述第三mos管的柵極與源極導通接地,其中,所述第四上拉電阻形成第二上拉單元。