本發(fā)明涉及一種設(shè)計(jì)方法、計(jì)算機(jī)可讀取介質(zhì)以及計(jì)算機(jī)實(shí)施系統(tǒng)。
背景技術(shù):
1、在集成電路(integrated?circuit,ic)設(shè)計(jì)中,工程變更命令(engineeringchange?order,eco)過(guò)程經(jīng)常用于在設(shè)計(jì)的后期階段或流片(tapeout)之后修改布局。藉由實(shí)施eco,設(shè)計(jì)者可結(jié)合變更來(lái)糾正誤差或使效能最佳化而無(wú)需進(jìn)行全面且成本高昂的重新設(shè)計(jì)。
技術(shù)實(shí)現(xiàn)思路
1、本發(fā)明實(shí)施例提供一種集成電路的設(shè)計(jì)方法。設(shè)計(jì)集成電路的方法包括:接收初始設(shè)計(jì);實(shí)行自動(dòng)標(biāo)記過(guò)程,包括:實(shí)行第一自動(dòng)標(biāo)記過(guò)程,以利用對(duì)應(yīng)于第一多個(gè)工程變更命令胞元的第一計(jì)算機(jī)輔助設(shè)計(jì)層,來(lái)環(huán)繞所述初始設(shè)計(jì)的第一多個(gè)有效胞元;實(shí)行增強(qiáng)型自動(dòng)標(biāo)記過(guò)程,以利用對(duì)應(yīng)于第二多個(gè)工程變更命令胞元的第二計(jì)算機(jī)輔助設(shè)計(jì)層,來(lái)覆蓋所述初始設(shè)計(jì)的不規(guī)則形狀;以及實(shí)行第二自動(dòng)標(biāo)記過(guò)程,以利用對(duì)應(yīng)于第三多個(gè)工程變更命令胞元的第三計(jì)算機(jī)輔助設(shè)計(jì)層,來(lái)填充所述初始設(shè)計(jì)的空區(qū)域;以及利用所述第一多個(gè)工程變更命令胞元、所述第二多個(gè)工程變更命令胞元及所述第三多個(gè)工程變更命令胞元,來(lái)填充所述初始設(shè)計(jì)。
2、本發(fā)明實(shí)施例提供一種非暫時(shí)性計(jì)算機(jī)可讀取介質(zhì)。非暫時(shí)性計(jì)算機(jī)可讀取介質(zhì)編碼有對(duì)用于制作集成電路的指令進(jìn)行存儲(chǔ)的存儲(chǔ)器,所述指令在被執(zhí)行時(shí)使得進(jìn)行包括以下步驟的操作:對(duì)自動(dòng)標(biāo)記過(guò)程進(jìn)行初始化,以利用多個(gè)工程變更命令胞元,來(lái)填充初始電路設(shè)計(jì),藉此形成經(jīng)更新設(shè)計(jì);插入虛設(shè)圖案,其中所述虛設(shè)圖案被配置成防止制作期間發(fā)生凹陷;實(shí)行最終設(shè)計(jì)規(guī)則檢查;實(shí)行規(guī)則檢查提取及布局后模擬;以及使得根據(jù)所述經(jīng)更新設(shè)計(jì)制作所述集成電路。
3、本發(fā)明實(shí)施例提供一種用于對(duì)集成電路進(jìn)行設(shè)計(jì)變更的計(jì)算機(jī)實(shí)施系統(tǒng)。用于對(duì)集成電路進(jìn)行設(shè)計(jì)變更的計(jì)算機(jī)實(shí)施系統(tǒng)包括:一或多個(gè)處理器;以及計(jì)算機(jī)可讀取存儲(chǔ)器,與所述一或多個(gè)處理器進(jìn)行通信且編碼有用于命令所述一或多個(gè)處理器執(zhí)行包括以下的步驟的指令:接收包括多個(gè)有效胞元的輸入設(shè)計(jì);經(jīng)由模擬工程變更命令流程,將工程變更命令胞元插入至所述輸入設(shè)計(jì)中,以形成經(jīng)更新設(shè)計(jì);基于所述經(jīng)更新設(shè)計(jì),來(lái)制作所述集成電路;藉由將所述經(jīng)更新設(shè)計(jì)的至少一個(gè)工程變更命令胞元布線至所述經(jīng)更新設(shè)計(jì)的至少一個(gè)有效胞元,來(lái)實(shí)施工程變更命令,藉此創(chuàng)建經(jīng)修訂設(shè)計(jì);以及基于所述經(jīng)修訂設(shè)計(jì),來(lái)制作經(jīng)修訂集成電路。
1.一種集成電路的設(shè)計(jì)方法,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的集成電路的設(shè)計(jì)方法,其特征在于,更包括:
3.根據(jù)權(quán)利要求2所述的集成電路的設(shè)計(jì)方法,其特征在于,更包括:
4.根據(jù)權(quán)利要求3所述的集成電路的設(shè)計(jì)方法,其特征在于,更包括:
5.根據(jù)權(quán)利要求1所述的集成電路的設(shè)計(jì)方法,其特征在于,更包括:
6.根據(jù)權(quán)利要求1所述的集成電路的設(shè)計(jì)方法,其特征在于,其中所述第一自動(dòng)標(biāo)記過(guò)程包括:
7.根據(jù)權(quán)利要求1所述的集成電路的設(shè)計(jì)方法,其特征在于,其中所述第二自動(dòng)標(biāo)記過(guò)程包括:
8.根據(jù)權(quán)利要求1所述的集成電路的設(shè)計(jì)方法,其特征在于,更包括:
9.一種非暫時(shí)性計(jì)算機(jī)可讀取介質(zhì),編碼有對(duì)用于制作集成電路的指令進(jìn)行存儲(chǔ)的存儲(chǔ)器,其特征在于,所述指令在被執(zhí)行時(shí)使得進(jìn)行包括以下步驟的操作:
10.一種用于對(duì)集成電路進(jìn)行設(shè)計(jì)變更的計(jì)算機(jī)實(shí)施系統(tǒng),其特征在于,包括: