1.一種二級(jí)緩存模塊的驗(yàn)證方法,其特征在于,所述方法包括:
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述驗(yàn)證結(jié)果包括讀失效驗(yàn)證子結(jié)果,所述目標(biāo)讀寫數(shù)據(jù)包括與數(shù)字信號(hào)處理器連接的總線主的代理提供的第一讀取地址和第一讀取數(shù)據(jù)、以及與雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器連接的總線從的代理提供的第二讀取地址和第二讀取數(shù)據(jù),所述各類存儲(chǔ)數(shù)據(jù)包括原始數(shù)據(jù)和關(guān)聯(lián)數(shù)據(jù),所述基于所述目標(biāo)讀寫數(shù)據(jù)、所述目標(biāo)讀寫地址和所述各類存儲(chǔ)數(shù)據(jù),對所述目標(biāo)二級(jí)緩存模塊進(jìn)行驗(yàn)證,得到所述目標(biāo)二級(jí)緩存模塊的驗(yàn)證結(jié)果,包括:
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述驗(yàn)證結(jié)果包括寫失效驗(yàn)證子結(jié)果,所述目標(biāo)讀寫數(shù)據(jù)包括與數(shù)字信號(hào)處理器連接的總線主的代理提供的第一寫入地址和第一寫入數(shù)據(jù)、以及與雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器連接的總線從的代理提供的第二寫入地址和第二寫入數(shù)據(jù),所述各類存儲(chǔ)數(shù)據(jù)包括原始數(shù)據(jù)和關(guān)聯(lián)數(shù)據(jù),所述基于所述目標(biāo)讀寫數(shù)據(jù)、所述目標(biāo)讀寫地址和所述各類存儲(chǔ)數(shù)據(jù),對所述目標(biāo)二級(jí)緩存模塊進(jìn)行驗(yàn)證,得到所述目標(biāo)二級(jí)緩存模塊的驗(yàn)證結(jié)果,包括:
4.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述驗(yàn)證結(jié)果包括讀命中驗(yàn)證子結(jié)果,所述目標(biāo)讀寫數(shù)據(jù)包括與數(shù)字信號(hào)處理器連接的總線主的代理提供的本次讀命中對應(yīng)的第三讀取地址和第三讀取數(shù)據(jù),所述各類存儲(chǔ)數(shù)據(jù)包括和關(guān)聯(lián)數(shù)據(jù),所述基于所述目標(biāo)讀寫數(shù)據(jù)、所述目標(biāo)讀寫地址和所述各類存儲(chǔ)數(shù)據(jù),對所述目標(biāo)二級(jí)緩存模塊進(jìn)行驗(yàn)證,得到所述目標(biāo)二級(jí)緩存模塊的驗(yàn)證結(jié)果,包括:
5.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述驗(yàn)證結(jié)果包括寫命中驗(yàn)證子結(jié)果,所述目標(biāo)讀寫數(shù)據(jù)包括與數(shù)字信號(hào)處理器連接的總線主的代理提供的本次寫命中對應(yīng)的第四寫入地址和第四寫入數(shù)據(jù),所述各類存儲(chǔ)數(shù)據(jù)包括原始數(shù)據(jù)和關(guān)聯(lián)數(shù)據(jù),所述基于所述目標(biāo)讀寫數(shù)據(jù)、所述目標(biāo)讀寫地址和所述各類存儲(chǔ)數(shù)據(jù),對所述目標(biāo)二級(jí)緩存模塊進(jìn)行驗(yàn)證,得到所述目標(biāo)二級(jí)緩存模塊的驗(yàn)證結(jié)果,包括:
6.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述驗(yàn)證結(jié)果包括寫回?cái)?shù)據(jù)驗(yàn)證子結(jié)果,所述目標(biāo)讀寫數(shù)據(jù)包括與數(shù)字信號(hào)處理器連接的總線主的代理提供的第一次寫失效對應(yīng)的第五寫入地址和第五寫入數(shù)據(jù)、以及與雙倍數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器連接的總線從的代理提供的第一次寫失效對應(yīng)的第六寫入地址、第六寫入數(shù)據(jù)、寫回地址和寫回?cái)?shù)據(jù),所述基于所述目標(biāo)讀寫數(shù)據(jù)、所述目標(biāo)讀寫地址和所述各類存儲(chǔ)數(shù)據(jù),對所述目標(biāo)二級(jí)緩存模塊進(jìn)行驗(yàn)證,得到所述目標(biāo)二級(jí)緩存模塊的驗(yàn)證結(jié)果,包括:
7.一種二級(jí)緩存模塊的驗(yàn)證裝置,其特征在于,所述裝置包括:
8.一種計(jì)算機(jī)設(shè)備,包括存儲(chǔ)器和處理器,所述存儲(chǔ)器存儲(chǔ)有計(jì)算機(jī)程序,其特征在于,所述處理器執(zhí)行所述計(jì)算機(jī)程序時(shí)實(shí)現(xiàn)權(quán)利要求1至6中任一項(xiàng)所述的方法的步驟。
9.一種計(jì)算機(jī)可讀存儲(chǔ)介質(zhì),其上存儲(chǔ)有計(jì)算機(jī)程序,其特征在于,所述計(jì)算機(jī)程序被處理器執(zhí)行時(shí)實(shí)現(xiàn)權(quán)利要求1至6中任一項(xiàng)所述的方法的步驟。
10.一種計(jì)算機(jī)程序產(chǎn)品,包括計(jì)算機(jī)程序,其特征在于,所述計(jì)算機(jī)程序被處理器執(zhí)行時(shí)實(shí)現(xiàn)權(quán)利要求1至6中任一項(xiàng)所述的方法的步驟。