一種通用處理模塊的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種計(jì)算機(jī)模塊,具體是一種通用處理模塊。
【背景技術(shù)】
[0002]目前,傳統(tǒng)的計(jì)算機(jī)是由一個高性能的中央處理器(CPU)以及在其上運(yùn)行的操作系統(tǒng)和應(yīng)用軟件組成。硬件和軟件互相配合,形成完整計(jì)算機(jī)系統(tǒng)。計(jì)算機(jī)硬件的核心是計(jì)算機(jī)的CPU,它是計(jì)算機(jī)中最重要的一個部分,主要由運(yùn)算器和控制器組成。軟件主要包括系統(tǒng)軟件和應(yīng)用軟件,操作系統(tǒng)是現(xiàn)代計(jì)算機(jī)必不可少的系統(tǒng)軟件,操作系統(tǒng)是負(fù)責(zé)對計(jì)算機(jī)硬件直接控制及管理的系統(tǒng)軟件。應(yīng)用軟件在操作系統(tǒng)基礎(chǔ)上針對用戶的需要進(jìn)行操作,以實(shí)現(xiàn)用戶使用計(jì)算機(jī)的最終目的。應(yīng)用軟件直接對操作系統(tǒng)進(jìn)行操作,而操作系統(tǒng)直接面向硬件,實(shí)現(xiàn)應(yīng)用軟件對硬件電路的間接操作。目前市場上的通用處理模塊對于工作環(huán)境的要求過于苛刻,受到高溫、震動、沖擊等時工作狀態(tài)不佳,因此有待于于改進(jìn)。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于提供一種通用處理模塊,以解決上述【背景技術(shù)】中提出的問題。
[0004]為實(shí)現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案:
一種通用處理模塊,包括可編程邏輯器件、中央處理器A、中央處理器B、PCIE交換器、Ethernet交換器和SR10交換器,所述可編程邏輯器件分別連接中央處理器A、中央處理器B、PCIE交換器和SR10交換器。
[0005]作為本發(fā)明的優(yōu)選方案:所述可編程邏輯器件包括2個512MB的非易失閃存和2個1GB的非易失閃存。
[0006]作為本發(fā)明的優(yōu)選方案:所述可編程邏輯器件還連接光口、連接器6、FPC連接器和J30J連接器。
[0007]作為本發(fā)明的優(yōu)選方案:所述中央處理器A還連接連接器3、連接器4、PCIE交換器、Ethernet交換器和SR10交換器。
[0008]作為本發(fā)明的優(yōu)選方案:所述中央處理器B還連接連接器3、連接器4、PCIE交換器、Ethernet交換器和SR10交換器。
[0009]作為本發(fā)明的優(yōu)選方案:所述Ethernet交換器還連接連接器4。
[0010]作為本發(fā)明的優(yōu)選方案:所述SR10交換器還連接連接器1和連接器2。
[0011]作為本發(fā)明的優(yōu)選方案:所述可編程邏輯器件還連接連接器6和光口。
[0012]與現(xiàn)有技術(shù)相比,本發(fā)明的有益效果是:本發(fā)明通用處理模塊采用2片F(xiàn)reescale公司先進(jìn)的12核處理器T4240,具備AltiVec矢量運(yùn)算單元和串行交換體系架構(gòu)。處理板采用最先進(jìn)的軍用C0TS板卡標(biāo)準(zhǔn)VITA46 VPX系列總線規(guī)范,在極端的溫度、濕度、振動環(huán)境下依然表現(xiàn)出卓越的性能。
【附圖說明】
[0013]圖1為通用處理模塊的結(jié)構(gòu)框圖。
【具體實(shí)施方式】
[0014]下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0015]請參閱圖1,一種通用處理模塊,包括可編程邏輯器件、中央處理器A、中央處理器B、PCIE交換器、Ethernet交換器和SR10交換器,所述可編程邏輯器件分別連接中央處理器A、中央處理器B、PCIE交換器和SR10交換器。
[0016]所述可編程邏輯器件包括2個512MB的非易失閃存和2個1GB的非易失閃存。所述可編程邏輯器件還連接光口、連接器6、FPC連接器和J30J連接器。所述中央處理器A還連接連接器3、連接器4、PCIE交換器、Ethernet交換器和SR10交換器。所述中央處理器B還連接連接器3、連接器4、PCIE交換器、Ethernet交換器和SR10交換器。Ethernet交換器還連接連接器4。SR10交換器還連接連接器1和連接器2??删幊踢壿嬈骷€連接連接器6和光口。
[0017]本發(fā)明的工作原理是:通用處理模塊采用2片F(xiàn)reescale公司先進(jìn)的12核處理器T4240,具備AltiVec矢量運(yùn)算單元和串行交換體系架構(gòu)。處理板采用最先進(jìn)的軍用C0TS板卡標(biāo)準(zhǔn)VITA46 VPX系列總線規(guī)范,對外提供SR1、PCIe、SGMII及10GBASE-KR高速串行接口。FVPX6-402-5F21M9AA固態(tài)存儲模塊完全按照軍用設(shè)備標(biāo)準(zhǔn)進(jìn)行溫度、震動、沖擊、鹽霧等篩選實(shí)驗(yàn),符合MIL-810F和GJB150環(huán)境測試標(biāo)準(zhǔn),在極端的溫度、濕度、振動環(huán)境下依然表現(xiàn)出卓越的性能。
【主權(quán)項(xiàng)】
1.一種通用處理模塊,包括可編程邏輯器件、中央處理器A、中央處理器B、PCIE交換器、Ethernet交換器和SR1交換器,其特征在于,所述可編程邏輯器件分別連接中央處理器A、中央處理器B、PCIE交換器和SR1交換器。2.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述可編程邏輯器件包括2個512MB的非易失閃存和2個1GB的非易失閃存。3.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述可編程邏輯器件還連接光口、連接器6、FPC連接器和J30J連接器。4.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述中央處理器A還連接連接器3、連接器4、PCIE交換器、Ethernet交換器和SR1交換器。5.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述中央處理器B還連接連接器3、連接器4、PCIE交換器、Ethernet交換器和SR1交換器。6.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述Ethernet交換器還連接連接器4。7.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述SR1交換器還連接連接器1和連接器2。8.根據(jù)權(quán)利要求1所述的一種通用處理模塊,其特征在于,所述可編程邏輯器件還連接連接器6和光口。
【專利摘要】本發(fā)明公開了一種通用處理模塊,包括可編程邏輯器件、中央處理器A、中央處理器B、PCIE交換器、Ethernet交換器和SRIO交換器,所述可編程邏輯器件分別連接中央處理器A、中央處理器B、PCIE交換器和SRIO交換器。本發(fā)明通用處理模塊采用2片F(xiàn)reescale公司先進(jìn)的12核處理器T4240,具備AltiVec矢量運(yùn)算單元和串行交換體系架構(gòu)。處理板采用最先進(jìn)的軍用COTS板卡標(biāo)準(zhǔn)VITA46?VPX系列總線規(guī)范,在極端的溫度、濕度、振動環(huán)境下依然表現(xiàn)出卓越的性能。
【IPC分類】G06F15/16
【公開號】CN105426337
【申請?zhí)枴緾N201510715688
【發(fā)明人】孫驥, 徐永欣
【申請人】上海飛斯信息科技有限公司
【公開日】2016年3月23日
【申請日】2015年10月29日