一種存儲主板的制作方法
【專利摘要】本實用新型提供一種存儲主板,屬于計算機存儲設(shè)備技術(shù)領(lǐng)域。為實現(xiàn)多款存儲產(chǎn)品的擴展連接需求,該存儲主板的結(jié)構(gòu)包括集成有內(nèi)存控制器、SPI控制器、I2C控制器、PCIE控制器的處理器,還包括與處理器相連的CPLD芯片,與內(nèi)存控制器相連且用于與外部進行存儲數(shù)據(jù)傳輸?shù)膬?nèi)存,與SPI控制器通過SPI總線相連的BIOS芯片,與I2C控制器通過I2C總線相連的風(fēng)扇與傳感器,與PCIE控制器通過PCIE總線分別相連的萬兆網(wǎng)卡、SATA控制器和PCIE Switch芯片,其中,PCIE Switch用于擴展系統(tǒng)的PCIE通道數(shù)量;CPLD芯片上還連接有電源控制器;SATA控制器通過SATA總線外連系統(tǒng)盤,PCIE Switch芯片通過PCIE總線與SAS/SATA控制器相連,SAS/SATA控制器通過SAS/SATA總線外連多個硬盤。
【專利說明】
一種存儲主板
技術(shù)領(lǐng)域
[0001 ]本實用新型涉及計算機存儲設(shè)備技術(shù)領(lǐng)域,具體地說是一種存儲主板。
【背景技術(shù)】
[0002]隨著國產(chǎn)芯片研發(fā)能力的提升,國產(chǎn)處理器的種類與性能日益增加,采用國產(chǎn)處理器研發(fā)的產(chǎn)品種類也是與日倶增。
[0003]目前,采用國產(chǎn)處理器的存儲主板外連擴展存儲產(chǎn)品的款型單一,不能同時實現(xiàn)多款存儲產(chǎn)品的擴展連接需求。
【發(fā)明內(nèi)容】
[0004]本實用新型的技術(shù)任務(wù)是解決現(xiàn)有技術(shù)的不足,提供一種存儲主板,實現(xiàn)多款存儲產(chǎn)品的擴展連接需求。
[0005]本實用新型解決其技術(shù)問題所采用的技術(shù)方案是:
[0006]—種存儲主板,包括集成有內(nèi)存控制器、SPI控制器、I2C控制器、PCIE控制器的處理器,還包括與處理器相連的CPLD芯片,與內(nèi)存控制器相連且用于與外部進行存儲數(shù)據(jù)傳輸?shù)膬?nèi)存,與SPI控制器相連的B1S芯片,與I2C控制器相連的風(fēng)扇與傳感器,與PCIE控制器分別相連的萬兆網(wǎng)卡、SATA控制器和PCIE Switch芯片,PCIE Switch用于擴展系統(tǒng)的PCIE通道數(shù)量;
[0007 ] CPLD芯片負責(zé)處理器接口信號電平轉(zhuǎn)換和主板電源加電時序控制,CPLD芯片上還連接有電源控制器;
[0008]SATA控制器外連系統(tǒng)盤,PCIE Switch芯片通過SAS/SATA控制器外連多個硬盤,實現(xiàn)PCIE到SATA/SAS協(xié)議轉(zhuǎn)換,用于連接存儲產(chǎn)品中的多個硬盤。
[0009]在上述基礎(chǔ)上,優(yōu)選處理器為64位ARM處理器。
[0010]在上述基礎(chǔ)上,進一步的,PCIE控制器通過PCIE總線分別連接萬兆網(wǎng)卡、SATA控制器和PCIE Switch芯片,SATA控制器通過SATA總線外連系統(tǒng)盤,PCIE Switch芯片通過PCIE總線與SAS/SATA控制器相連,SAS/SATA控制器通過SAS/SATA總線外連多個硬盤。
[0011]在上述基礎(chǔ)上,優(yōu)選PCIE Switch芯片通過PCIE總線連接有至少一個SAS/SATA控制器。
[0012]在上述基礎(chǔ)上,優(yōu)選SAS/SATA控制器采用88SE9485芯片,且每個芯片連接8個SAS/SATA硬盤。
[0013]在上述基礎(chǔ)上,優(yōu)選內(nèi)存采用三星DDR3內(nèi)存。
[0014]在上述基礎(chǔ)上,優(yōu)選CPLD芯片采用EPMl 270芯片。
[0015]在上述基礎(chǔ)上,優(yōu)選PCIE Switch芯片采用PEX8619芯片。
[0016]在上述基礎(chǔ)上,優(yōu)選萬兆網(wǎng)卡采用Intel 82599芯片。
[0017]在上述基礎(chǔ)上,優(yōu)選PCIE Switch芯片采用PEX8619芯片。
[0018]本實用新型的一種存儲主板與現(xiàn)有技術(shù)相比所產(chǎn)生的有益效果是:
[0019]本實用新型結(jié)構(gòu)簡單,設(shè)計合理,采用集成有內(nèi)存控制器、SPI控制器、I2C控制器、PCIE控制器的處理器,并設(shè)置與處理器相連的CPLD芯片,與內(nèi)存控制器相連的內(nèi)存,與SPI控制器相連的B1S芯片,與I2C控制器相連的風(fēng)扇與傳感器,與PCIE控制器分別相連的萬兆網(wǎng)卡、SATA控制器和PCIE Switch芯片,以及連接CPLD芯片的電源控制器,形成完整的存儲結(jié)構(gòu),在SATA控制器和PCIE Switch芯片的作用下實現(xiàn)多款存儲產(chǎn)品的擴展連接需求,使用方便。
【附圖說明】
[0020]附圖1是本實用新型的結(jié)構(gòu)連接框圖;
[0021 ]圖中各標號表不:
[0022]1、64位ARM處理器,2、內(nèi)存控制器,3、SPI控制器,4、12C控制器,
[0023]5、PCIE控制器,6、CPLD芯片,7、內(nèi)存,8、B10S芯片,9、電源控制器,
[0024]10、風(fēng)扇與傳感器,11、34了六控制器,12、?(:比Switch芯片,13、硬盤,
[0025]14、萬兆網(wǎng)卡,15、系統(tǒng)盤,16、SAS/SATA控制器。
【具體實施方式】
[0026]下面結(jié)合附圖1,對本實用新型的一種存儲主板作以下詳細說明。
[0027]如附圖1所示,本實用新型的一種存儲主板,其結(jié)構(gòu)一種存儲主板,包括集成有內(nèi)存控制器2、SPI控制器3、I2C控制器4、PCIE控制器5的64位ARM處理器I,還包括與64位ARM處理器I相連的CPLD芯片6,與內(nèi)存控制器2相連且用于與外部進行存儲數(shù)據(jù)傳輸?shù)膬?nèi)存7,與SPI控制器3通過SPI總線相連的B1S芯片8,與I2C控制器4通過I2C總線相連的風(fēng)扇與傳感器10,與PCIE控制器5通過PCIE總線分別相連的萬兆網(wǎng)卡14、SATA控制器11和PCIE Switch芯片12,PCIE Switch用于擴展系統(tǒng)的PCIE通道數(shù)量;CPLD芯片6負責(zé)處理器接口信號電平轉(zhuǎn)換和主板電源加電時序控制,CPLD芯片6上還連接有電源控制器9; SATA控制器11通過SATA總線外連系統(tǒng)盤15,PCIE Switch芯片12通過PCIE總線連接有兩個SAS/SATA控制器16,每個SAS/SATA控制器16通過SAS/SATA總線外連多個硬盤13,實現(xiàn)PCIE到SATA/SAS協(xié)議轉(zhuǎn)換,用于連接存儲產(chǎn)品中的多個硬盤13。
[0028]在本實用新型中,需要說明的是,SAS/SATA控制器16采用88SE9485芯片,且每個芯片連接8個SAS/SATA硬盤13;內(nèi)存7采用三星DDR3內(nèi)存7;CPLD芯片6采用EPM1270芯片;PCIESwitch芯片12采用PEX8619芯片;萬兆網(wǎng)卡14采用Intel 82599芯片;PCIE Switch芯片12采用PEX8619芯片。
[0029]本實用新型的一種存儲主板,結(jié)構(gòu)簡單,設(shè)計合理,能實現(xiàn)多款存儲產(chǎn)品的擴展連接需求。
[0030]最后需要說明的是,以上內(nèi)容僅用以說明本實用新型的技術(shù)方案,而非對本實用新型保護范圍的限制,盡管該【具體實施方式】部分對本實用新型作了詳細地說明,本領(lǐng)域的普通技術(shù)人員應(yīng)當理解,可以對本實用新型的技術(shù)方案進行修改或者等同替換,而不脫離本實用新型技術(shù)方案的實質(zhì)和范圍。
【主權(quán)項】
1.一種存儲主板,其特征在于,包括集成有內(nèi)存控制器、SPI控制器、I2C控制器、PCIE控制器的處理器,還包括與處理器相連的CPLD芯片,與內(nèi)存控制器相連的內(nèi)存,與SPI控制器相連的B1S芯片,與I2C控制器相連的風(fēng)扇與傳感器,與PCIE控制器分別相連的萬兆網(wǎng)卡、SATA控制器和PCIE Switch芯片; 所述CPLD芯片上還連接有電源控制器; 所述SATA控制器外連系統(tǒng)盤,所述PCIE Switch芯片通過SAS/SATA控制器外連多個硬盤。2.根據(jù)權(quán)利要求1所述的一種存儲主板,其特征在于,所述處理器為64位ARM處理器。3.根據(jù)權(quán)利要求2所述的一種存儲主板,其特征在于,所述PCIE控制器通過PCIE總線分別連接萬兆網(wǎng)卡、SATA控制器和PCIE Switch芯片,所述SATA控制器通過SATA總線外連系統(tǒng)盤,所述PCIE Switch芯片通過PCIE總線與SAS/SATA控制器相連,所述SAS/SATA控制器通過SAS/SATA總線外連多個硬盤。4.根據(jù)權(quán)利要求3所述的一種存儲主板,其特征在于,所述PCIESwitch芯片通過PCIE總線連接有至少一個SAS/SATA控制器。5.根據(jù)權(quán)利要求4所述的一種存儲主板,其特征在于,所述SAS/SATA控制器采用88SE9485芯片,且每個芯片連接8個SAS/SATA硬盤。6.根據(jù)權(quán)利要求1-5中任一項所述的一種存儲主板,其特征在于,所述內(nèi)存采用三星DDR3內(nèi)存ο7.根據(jù)權(quán)利要求1-5中任一項所述的一種存儲主板,其特征在于,所述CPLD芯片采用EPM1270芯片。8.根據(jù)權(quán)利要求1-5中任一項所述的一種存儲主板,其特征在于,所述PCIESwitch芯片采用PEX8619芯片。9.根據(jù)權(quán)利要求1-5中任一項所述的一種存儲主板,其特征在于,所述萬兆網(wǎng)卡采用Intel 82599芯片。10.根據(jù)權(quán)利要求1-5中任一項所述的一種存儲主板,其特征在于,所述PCIESwitch芯片采用PEX8619芯片。
【文檔編號】G06F13/38GK205507751SQ201620294244
【公開日】2016年8月24日
【申請日】2016年4月11日
【發(fā)明人】劉強, 金長新, 于治樓
【申請人】浪潮集團有限公司