專利名稱:一種數(shù)據(jù)卡分時(shí)控制電路和一種pos機(jī)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種控制電路和設(shè)備,尤其是涉及一種數(shù)據(jù)卡分時(shí)控制電路和一種POS機(jī)。
背景技術(shù):
傳統(tǒng)的數(shù)據(jù)卡控制電路,各個(gè)數(shù)據(jù)卡間的操作電路信號(hào)都是采用分開模式,即單獨(dú)一個(gè)數(shù)據(jù)卡電路設(shè)置與之匹配的電源、時(shí)鐘、I/O、復(fù)位等控制信號(hào),這樣的話,如果電路需要支持N個(gè)數(shù)據(jù)卡的時(shí)候,就需要有4N個(gè)信號(hào)存在,采用這種方式,其控制方式復(fù)雜,各個(gè)數(shù)據(jù)卡電路之間的干擾嚴(yán)重,同時(shí)電路出現(xiàn)差錯(cuò)的概率也高,電路的穩(wěn)定性低。
實(shí)用新型內(nèi)容本實(shí)用新型解決的技術(shù)問題是現(xiàn)有控制電路復(fù)雜且穩(wěn)定性低的問題。為解決上述技術(shù)問題,本實(shí)用新型采用的一個(gè)技術(shù)方案是提供一種數(shù)據(jù)卡分時(shí)控制電路,包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述檢測(cè)模塊與外置的數(shù)據(jù)卡相連接,并分別與所述電源控制模塊、時(shí)鐘控制模、I/O 控制模塊和復(fù)位控制模塊相連接。其中,所述數(shù)據(jù)卡為SAM卡或SIM卡。其中,所述電源信號(hào)、時(shí)鐘信號(hào)和I/O信號(hào)包括有效態(tài)或無效態(tài);其中,所述復(fù)位控制信號(hào)包括高電平或低電平。為解決上述技術(shù)問題,本實(shí)用新型還提供一種POS機(jī),包括數(shù)據(jù)卡分時(shí)控制電路和多個(gè)數(shù)據(jù)卡模塊,所述數(shù)據(jù)卡分時(shí)控制電路包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述數(shù)據(jù)卡模塊與所述檢測(cè)模塊相連接;所述數(shù)據(jù)卡模塊均包括復(fù)位端口、電源端口、時(shí)鐘端口和I/O端口,所述復(fù)位端口分別與所述復(fù)位控制模塊一一對(duì)應(yīng)連接;所述電源端口均與所述電源控制模塊相連接,所述時(shí)鐘端口均與所述時(shí)鐘控制模塊相連接,所述I/O端口均與所述I/O控制模塊相連接。其中,所述數(shù)據(jù)卡模塊用于存儲(chǔ)安全標(biāo)識(shí)。本實(shí)用新型的有益效果是區(qū)別于現(xiàn)有技術(shù)的控制電路復(fù)雜且穩(wěn)定性低的問題, 將數(shù)據(jù)卡的電源端口、時(shí)鐘端口和I/O端口共用數(shù)據(jù)卡分時(shí)控制電路的電源控制模塊、時(shí)鐘控制模塊和I/O控制模塊,從而簡(jiǎn)化了電路;相比現(xiàn)有的每個(gè)數(shù)據(jù)卡模塊配備一組電源、 時(shí)鐘和I/O控制電路的情況,在使用中,只要提供有效的電源、時(shí)鐘、I/O控制信號(hào),且只對(duì)處于工作狀態(tài)的數(shù)據(jù)卡模塊提供獨(dú)立的復(fù)位控制信號(hào),使其能夠讀寫;對(duì)其他的數(shù)據(jù)卡模塊不提供復(fù)位控制信號(hào),使其不能夠讀寫,這樣,就不會(huì)導(dǎo)致由于其他控制電路對(duì)處于工作狀態(tài)的電路產(chǎn)生干擾,從而在簡(jiǎn)化電路的基礎(chǔ)上又增加了電路的穩(wěn)定性。
圖1是本實(shí)用新型提供的一種數(shù)據(jù)卡分時(shí)控制電路的結(jié)構(gòu)3[0012]圖2是本實(shí)用新型提供的一種POS機(jī)的結(jié)構(gòu)圖;圖3是本實(shí)用新型提供的一種實(shí)施例的電路圖。
具體實(shí)施方式
為詳細(xì)說明本實(shí)用新型的技術(shù)內(nèi)容、構(gòu)造特征、所實(shí)現(xiàn)目的及效果,以下結(jié)合實(shí)施方式并配合附圖詳予說明。請(qǐng)參閱圖1,本實(shí)用新型提供一種數(shù)據(jù)卡分時(shí)控制電路,包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述檢測(cè)模塊與外置的數(shù)據(jù)卡相連接,并分別與所述電源控制模塊、時(shí)鐘控制模、I/O控制模塊和復(fù)位控制模塊相連接。所述檢測(cè)模塊用于檢測(cè)外置的各個(gè)數(shù)據(jù)卡所需的讀寫狀態(tài)并將檢測(cè)結(jié)果輸出至所述電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和復(fù)位控制模塊;所述電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊用于提供電源、時(shí)鐘和I/O信號(hào);所述復(fù)位控制模塊用于提供復(fù)位控制信號(hào)。采用這種方式,無論支持多少個(gè)數(shù)據(jù)卡,都只用同一組電源控制模塊,時(shí)鐘控制模塊,以及I/O控制模塊來控制外置的數(shù)據(jù)卡的相應(yīng)端口,從而不需要對(duì)每個(gè)數(shù)據(jù)卡設(shè)置一組獨(dú)立的控制電路,很好的節(jié)約了電路,再采用檢測(cè)模塊,來檢測(cè)所需要的數(shù)據(jù)卡模塊,由于提供多個(gè)復(fù)位控制模塊,就能夠?yàn)闄z測(cè)到的需要讀寫的數(shù)據(jù)卡提供獨(dú)立的復(fù)位控制信號(hào),從而實(shí)現(xiàn)對(duì)數(shù)據(jù)卡的讀寫。作為優(yōu)選的,所述數(shù)據(jù)卡可以為SAM卡或SIM卡。其中,所述電源、時(shí)鐘和I/O的控制信號(hào)包括有效態(tài)或無效態(tài);其中,所述復(fù)位控制信號(hào)包括高電平或低電平,當(dāng)復(fù)位控制信號(hào)為高電平的時(shí)候, 數(shù)據(jù)卡處于能夠讀寫的狀態(tài),當(dāng)復(fù)位控制信號(hào)為低電平的時(shí)候。請(qǐng)參閱圖2,本實(shí)用新型還提供一種POS機(jī),包括數(shù)據(jù)卡分時(shí)控制電路和多個(gè)數(shù)據(jù)卡模塊,所述數(shù)據(jù)卡分時(shí)控制電路包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述數(shù)據(jù)卡模塊與所述檢測(cè)模塊相連接;所述數(shù)據(jù)卡模塊均包括復(fù)位端口、電源端口、時(shí)鐘端口和I/O端口,所述復(fù)位端口分別與所述復(fù)位控制模塊相連接;所述電源端口均與所述電源控制模塊相連接,所述時(shí)鐘端口均與所述時(shí)鐘控制模塊相連接,所述I/O端口均與所述I/O控制模塊相連接。其中,所述數(shù)據(jù)卡模塊用于存儲(chǔ)安全標(biāo)識(shí),在本實(shí)施例中,所述數(shù)據(jù)卡為SAM卡, 其存儲(chǔ)的是密鑰,其采用的是ATR數(shù)據(jù)形式。請(qǐng)參閱圖3,圖3為本實(shí)用新型的一種具體實(shí)施例,本實(shí)施例包括兩個(gè)SAM卡模塊, 分別是SAMl和SAM2,該SAM卡均包括VCC (電源端口 11)、RST (復(fù)位端口)、CLK (時(shí)鐘端口 12)以及1/0(1/0端口 13)四個(gè)引腳,其中,SAMl的VCC、CLK、I/O分別與外置的控制信號(hào) SAM_VCC、SAM_CLK、SAM_I/0相連接,SAMl的VCC、CLK、I/O也分別與外置的控制信號(hào)SAM_ VCC、SAM_CLK、SAM_I/0相連接。其中,SAMl的復(fù)位端口 RST與控制信號(hào)SMA1_RST相連接, 而SAM2的復(fù)位端口 RST與控制信號(hào)SAM2_RST相連接。在工作的時(shí)候,當(dāng)所屬設(shè)備的CPU檢測(cè)到需要對(duì)SAMl進(jìn)行讀寫的時(shí)候,電路就將共用的信號(hào)SAM_VCC、SAM_CLK、SMA_I/0設(shè)置為有效態(tài),而將SAM1_RST設(shè)置為高電平狀態(tài), 由于SAM芯片的特性,在其復(fù)位端口設(shè)置為高電平的狀態(tài),就能實(shí)現(xiàn)對(duì)SAMl的讀寫,同時(shí), 還將SAM2_RST設(shè)置為低電平,從而使得SAM2處于不可讀寫的狀態(tài),這樣,電路就能夠只對(duì)SAMl進(jìn)行讀寫操作,而由于SAM2處于不可讀狀態(tài),就不會(huì)導(dǎo)致SAM2對(duì)SAMl的干擾,避免電路讀寫的差錯(cuò)。反過來,當(dāng)所屬設(shè)備的CPU檢測(cè)到需要對(duì)SAM2進(jìn)行讀寫的時(shí)候,電路就將共用的信號(hào)SAM_VCC、SAM_CLK、SMA_I/0設(shè)置為有效態(tài),而將SAM2_RST設(shè)置為高電平狀態(tài),由于 SAM芯片的特性,在其復(fù)位端口設(shè)置為高電平的狀態(tài),就能實(shí)現(xiàn)對(duì)SAM2的讀寫,同時(shí),還將 SAM1_RST設(shè)置為低電平。就能實(shí)現(xiàn)對(duì)SAM2的單獨(dú)讀寫了。采用這種控制方法,使得不同的SAM卡不在同一時(shí)間讀寫,就不需要對(duì)所有的SAM 卡設(shè)置單獨(dú)的電源、時(shí)鐘還有I/O控制端,當(dāng)所需要支持的SAM卡越多的時(shí)候,其節(jié)約的電路越多。例如,需要支持N個(gè)SAM卡時(shí)候,按照傳統(tǒng)的方式,每個(gè)SAM卡所需的控制線路就要有4個(gè)(VCC/CLK/IO/RST),N個(gè)SAM卡就需要4N個(gè),而采用本實(shí)用新型的線路,則其中3 個(gè)(VCC/CLK/I0)是共用的,因此只需要為每個(gè)SAM卡配置單獨(dú)的RST控制信號(hào)就好了,所以,所需的控制線路就只需要3+N個(gè)就好了。以上所述僅為本實(shí)用新型的實(shí)施例,并非因此限制本實(shí)用新型的專利范圍,凡是利用本實(shí)用新型說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運(yùn)用在其他相關(guān)的技術(shù)領(lǐng)域,均同理包括在本實(shí)用新型的專利保護(hù)范圍內(nèi)。
權(quán)利要求1.一種數(shù)據(jù)卡分時(shí)控制電路,其特征在于包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述檢測(cè)模塊與外置的數(shù)據(jù)卡相連接,并分別與所述電源控制模塊、時(shí)鐘控制模、I/O 控制模塊和復(fù)位控制模塊相連接。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)卡分時(shí)控制電路,其特征在于所述數(shù)據(jù)卡為SAM卡或 SIM 卡。
3.根據(jù)權(quán)利要求1所述的數(shù)據(jù)卡分時(shí)控制電路,其特征在于所述電源信號(hào)、時(shí)鐘信號(hào)和I/O信號(hào)包括有效態(tài)或無效態(tài)。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)卡分時(shí)控制電路,其特征在于所述復(fù)位控制信號(hào)包括高電平或低電平。
5.一種POS機(jī),其特征在于包括數(shù)據(jù)卡分時(shí)控制電路和多個(gè)數(shù)據(jù)卡模塊,所述數(shù)據(jù)卡分時(shí)控制電路包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述數(shù)據(jù)卡模塊與所述檢測(cè)模塊相連接;所述數(shù)據(jù)卡模塊均包括復(fù)位端口、電源端口、時(shí)鐘端口和I/O端口,所述復(fù)位端口分別與所述復(fù)位控制模塊一一對(duì)應(yīng)連接;所述電源端口均與所述電源控制模塊相連接,所述時(shí)鐘端口均與所述時(shí)鐘控制模塊相連接,所述I/O端口均與所述I/O控制模塊相連接。
6.根據(jù)權(quán)利要求5所述的POS機(jī),其特征在于所述數(shù)據(jù)卡模塊用于存儲(chǔ)安全標(biāo)識(shí)。
專利摘要本實(shí)用新型公開了一種數(shù)據(jù)卡分時(shí)控制電路和一種POS機(jī),其中數(shù)據(jù)卡分時(shí)控制電路在使用時(shí)只對(duì)處于工作狀態(tài)的數(shù)據(jù)卡模塊提供控制信號(hào),包括檢測(cè)模塊、電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和多個(gè)復(fù)位控制模塊;所述檢測(cè)模塊用于檢測(cè)外置的各個(gè)數(shù)據(jù)卡所需的讀寫狀態(tài)并將檢測(cè)結(jié)果輸出至所述電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊和復(fù)位控制模塊;所述電源控制模塊、時(shí)鐘控制模塊、I/O控制模塊用于提供電源、時(shí)鐘和I/O信號(hào);所述復(fù)位控制模塊用于提供復(fù)位控制信號(hào),使其能夠讀寫,對(duì)其他的數(shù)據(jù)卡模塊不提供控制信號(hào),使其不能夠讀寫,這樣,就不會(huì)導(dǎo)致由于其他控制電路對(duì)處于工作狀態(tài)的電路產(chǎn)生干擾,從而增加了電路的穩(wěn)定性。
文檔編號(hào)G07G1/12GK202268029SQ20112041314
公開日2012年6月6日 申請(qǐng)日期2011年10月26日 優(yōu)先權(quán)日2011年10月26日
發(fā)明者曾德炎, 蔣錦揚(yáng) 申請(qǐng)人:福建聯(lián)迪商用設(shè)備有限公司