專利名稱:機頂盒設備中實現(xiàn)低功率待機的控制電路結構的制作方法
技術領域:
本發(fā)明涉及電路結構技術領域,特別涉及待機控制電路結構技術領域,具體是指一種機頂盒設備中實現(xiàn)低功率待機的控制電路結構。
背景技術:
隨著數(shù)字電視技術的不斷普及,機頂盒設備能提供用戶高清電視節(jié)目及其它服務內(nèi)容,極大地擴展了電視用戶的娛樂生活,受到消費者的歡迎,成為一種極為常見的家電設備。在用戶不使用時,機頂盒一般長時間處于待機狀態(tài),但目前市場上的機頂盒設備的待機功率較高,待機期間耗電量較大,因此達不到節(jié)能環(huán)保的要求,更無法達到關于機頂盒待機功率小于IW的國家標準的要求。鑒于新設計的產(chǎn)品和目前正要出貨的產(chǎn)品不能滿足待機小于IW的要求。本實用新型裝置通過遙控器的待機鍵控制主板電源,實現(xiàn)整機待機小于1W,并通過遙控器的待機鍵換醒,實現(xiàn)節(jié)能和國家標準的要求。
發(fā)明內(nèi)容
本發(fā)明的目的是克服了上述現(xiàn)有技術中的缺點,提供一種能有效較低機頂盒的待機功率,使其小于1W,從而使機頂盒的待機功率滿足國家標準,節(jié)能環(huán)保,且結構簡單,成本低廉,應用范圍較為廣泛的機頂盒設備中實現(xiàn)低功率待機的控制電路結構。為了實現(xiàn)上述的目的,本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構具有如下構成機頂盒設備包括電源模塊和系統(tǒng)模塊,所述的系統(tǒng)模塊具有主CPU單元,所述的電源模塊連接于所述的主CPU單元。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構包括單片機、電源控制電路、紅外信號連接電路和面板連接電路,所述的電源控制電路、紅外信號連接電路和面板連接電路均連接于所述的單片機,所述的單片機還連接所述的主CPU單元,所述的主CPU單元還連接所述的紅外信號連接電路,所述的電源控制電路還連接于所述的系統(tǒng)模塊和所述的電源模塊之間。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構中,所述的電源控制電路包括第一三極管和MOS管,所述的第一三極管的發(fā)射極經(jīng)過一降壓電阻連通所述的MOS管的柵極, 所述的第一三極管的基極連接所述的單片機的使能信號發(fā)出引腳,所述的第一三極管的集電極接地,所述的MOS管的源極連接所述的電源模塊的輸出端,所述的MOS管的漏極連接所述的系統(tǒng)模塊的主CPU單元。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構中,所述的系統(tǒng)模塊還包括 DC-DC控制電路和低壓差線性穩(wěn)壓電路,所述的電源模塊順序通過所述的DC-DC控制電路和低壓差線性穩(wěn)壓電路連接所述的主CPU單元。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構中,所述的電源控制電路還包括使能信號輸出端,所述的使能信號輸出端分別連接所述的DC-DC控制電路和低壓差線性穩(wěn)壓電路的使能信號輸入端。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構中,所述的紅外信號連接電路包括紅外信號接收器和升壓電路,所述的升壓電路的輸入端連接所述的括紅外信號接收器, 所述的升壓電路的輸出端分別連接所述的單片機和主CPU單元。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構中,所述的升壓電路包括第二三極管、第三三極管和第四三極管,所述的第二三極管基極連接所述的紅外信號接收器,所述的第二三極管的發(fā)射極分別連接所述的第三三極管和第四三極管的基極,所述的第三三極管和第四三極管的發(fā)射極分別連接所述的單片機和主CPU單元,所述的第二三極管、第三三極管和第四三極管的集電極均接地。該機頂盒設備中實現(xiàn)低功率待機的控制電路結構中,所述的面板連接電路包括前面板驅動芯片、數(shù)碼管、發(fā)光二極管及開關鍵,所述的前面板驅動芯片分別連接所述的數(shù)碼管、發(fā)光二極管和開關鍵,所述的前面板驅動芯片還連接所述的單片機。采用了該發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,由于其包括單片機、電源控制電路、紅外信號連接電路和面板連接電路,所述的電源控制電路、紅外信號連接電路和面板連接電路均連接于所述的單片機,所述的單片機還連接所述的主CPU單元, 所述的主CPU單元還連接所述的紅外信號連接電路,所述的電源控制電路還連接于所述的系統(tǒng)模塊和所述的電源模塊之間。從而在機頂盒設備待機時,可以通過電源控制電路控制系統(tǒng)模塊關閉,僅維持該控制電路結構的運行,實現(xiàn)整機待機功率低于1W,滿足國家標準, 節(jié)能環(huán)保,且本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構的結構簡單,成本低廉,應用范圍較為廣泛。
圖1為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構的結構示意圖。圖2為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構中單片機1-10引腳的接線示意圖。圖3為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構中單片機11-20引腳的接線示意圖。圖4為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構中紅外信號連接電路的電路圖。圖5為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構中電源控制電路的電路圖。圖6為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構中面板連接電路的電路圖。圖7為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構中紅外接收頭的電路圖。
具體實施例方式為了能夠更清楚地理解本發(fā)明的技術內(nèi)容,特舉以下實施例詳細說明。請參閱圖1所示,為本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構的結構示意圖。在一種實施方式中,機頂盒設備包括電源模塊和系統(tǒng)模塊,所述的系統(tǒng)模塊具有主CPU單元,所述的電源模塊連接于所述的主CPU單元,該機頂盒設備中實現(xiàn)低功率待機的控制電路結構包括單片機、電源控制電路、紅外信號連接電路和面板連接電路,所述的電源控制電路、紅外信號連接電路和面板連接電路均連接于所述的單片機,所述的單片機還連接所述的主CPU單元,所述的主CPU單元還連接所述的紅外信號連接電路,所述的電源控制電路還連接于所述的系統(tǒng)模塊和所述的電源模塊之間。在一種較優(yōu)選的實施方式中,所述的電源控制電路包括第一三極管和MOS管,所述的第一三極管的發(fā)射極經(jīng)過一降壓電阻連通所述的MOS管的柵極,所述的第一三極管的基極連接所述的單片機的使能信號發(fā)出引腳,所述的第一三極管的集電極接地,所述的MOS 管的源極連接所述的電源模塊的輸出端,所述的MOS管的漏極連接所述的系統(tǒng)模塊的主 CPU單元。在進一步優(yōu)選的實施方式中,所述的系統(tǒng)模塊還包括DC-DC控制電路和低壓差線性穩(wěn)壓電路,所述的電源模塊順序通過所述的DC-DC控制電路和低壓差線性穩(wěn)壓電路連接所述的主CPU單元。所述的電源控制電路還包括使能信號輸出端,所述的使能信號輸出端分別連接所述的DC-DC控制電路和低壓差線性穩(wěn)壓電路的使能信號輸入端。在另一種較優(yōu)選的實施方式中,所述的紅外信號連接電路包括紅外信號接收器和升壓電路,所述的升壓電路的輸入端連接所述的括紅外信號接收器,所述的升壓電路的輸出端分別連接所述的單片機和主CPU單元。在進一步優(yōu)選的實施方式中,所述的升壓電路包括第二三極管、第三三極管和第四三極管,所述的第二三極管基極連接所述的紅外信號接收器,所述的第二三極管的發(fā)射極分別連接所述的第三三極管和第四三極管的基極,所述的第三三極管和第四三極管的發(fā)射極分別連接所述的單片機和主CPU單元,所述的第二三極管、第三三極管和第四三極管的集電極均接地。在更優(yōu)選的實施方式中,所述的面板連接電路包括前面板驅動芯片、數(shù)碼管、發(fā)光二極管及開關鍵,所述的前面板驅動芯片分別連接所述的數(shù)碼管、發(fā)光二極管和開關鍵,所述的前面板驅動芯片還連接所述的單片機。在實際應用中,本發(fā)明的該機頂盒設備中實現(xiàn)低功率待機的控制電路結構包括單片機控制電路、紅外信號連接電路、電源控制電路和面板連接電路。其中,單片機控制電路,如圖2及圖3所示,采用ST的STM8S103F型MCU芯片。其中,J15可提供在線程序插寫,便于調試和量產(chǎn)。PINlO和Pmi9-20引腳用于控制DC-DC、 LD0、M0S管的輸出。正常開機輸出為高電平,控制DC-DC、LD0等EN腳輸出各路電源給系統(tǒng)供電。PIN14引腳通過電路連接紅外遙控接收頭,用于接收遙控器的控制。當接收到待機的碼值后,MCU將PINlO和Pmi9-20引腳置低電平,關斷系統(tǒng)電源,此時整機僅MCU和面板顯示工作,整機功耗小于1W。Pmi5-17引腳和主CPU—起連接面板顯示芯片,用于待機后通過軟件來顯示時間和待機指示燈。pmii-12引腳為I2C腳,用于和主芯片通信,實現(xiàn)時間獲取、緊急喚醒等功能。紅外信號連接電路,如圖4所示,該電路實現(xiàn)將接收到的遙控信號分成兩路,分別給主芯片和MCU。利用三極管飽和狀態(tài)的反相功能,將信號兩次反相,順利實現(xiàn)各自升壓5V,準確無誤地滿足信號的傳輸功能。電源控制電路,如圖5所示,單片機接收到待機的碼值后,將相應的控制腳置低電平,實現(xiàn)DC_DC、LD0、M0S管等不輸出電壓。DC_DC、LD0由于有專門的EN腳可以順利實現(xiàn)電壓的關斷和打開功能。而MOS管的控制原理是正常開機EN信號為高電平,由于三極管Q7 的基極B高于發(fā)射極E實現(xiàn)BE導通,將集電極C腳直接接地。PMOS管的柵極G腳的電壓由降壓電阻R200拉低,實現(xiàn)柵極G的電壓低于源極S,從而SG導通,電源由源極S到漏極D 用于系統(tǒng)供電。當單片機接收到待機的碼值后將相應的PIN腳反相,將EN信號置低電平。 三極管Q7的BE截至,三極管Q7的集電極C被置空,將PMOS管的柵極G懸于12V,SG截至, 以關斷電壓輸出。面板連接電路,如圖6所示,由前面板驅動芯片CT1668、4位數(shù)碼管、紅外接收頭、 發(fā)光二極管和輕觸開關等組成。單片機通過SPI控制CT1668實現(xiàn)數(shù)碼管和LED的顯示。紅外接收頭電路如圖7所示,將接收到的遙控信號傳給單片機。采用了該發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,由于其包括單片機、電源控制電路、紅外信號連接電路和面板連接電路,所述的電源控制電路、紅外信號連接電路和面板連接電路均連接于所述的單片機,所述的單片機還連接所述的主CPU單元, 所述的主CPU單元還連接所述的紅外信號連接電路,所述的電源控制電路還連接于所述的系統(tǒng)模塊和所述的電源模塊之間。從而在機頂盒設備待機時,可以通過電源控制電路控制系統(tǒng)模塊關閉,僅維持該控制電路結構的運行,實現(xiàn)整機待機功率低于1W,滿足國家標準, 節(jié)能環(huán)保,且本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構的結構簡單,成本低廉,應用范圍較為廣泛。在此說明書中,本發(fā)明已參照其特定的實施例作了描述。但是,很顯然仍可以作出各種修改和變換而不背離本發(fā)明的精神和范圍。因此,說明書和附圖應被認為是說明性的而非限制性的。
權利要求
1.一種機頂盒設備中實現(xiàn)低功率待機的控制電路結構,所述的機頂盒設備包括電源模塊和系統(tǒng)模塊,所述的系統(tǒng)模塊具有主CPU單元,所述的電源模塊連接于所述的主CPU單元,其特征在于,所述的控制電路結構包括單片機、電源控制電路、紅外信號連接電路和面板連接電路,所述的電源控制電路、紅外信號連接電路和面板連接電路均連接于所述的單片機,所述的單片機還連接所述的主CPU單元,所述的主CPU單元還連接所述的紅外信號連接電路,所述的電源控制電路還連接于所述的系統(tǒng)模塊和所述的電源模塊之間。
2.根據(jù)權利要求1所述的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其特征在于,所述的電源控制電路包括第一三極管和MOS管,所述的第一三極管的發(fā)射極經(jīng)過一降壓電阻連通所述的MOS管的柵極,所述的第一三極管的基極連接所述的單片機的使能信號發(fā)出引腳,所述的第一三極管的集電極接地,所述的MOS管的源極連接所述的電源模塊的輸出端,所述的MOS管的漏極連接所述的系統(tǒng)模塊的主CPU單元。
3.根據(jù)權利要求2所述的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其特征在于,所述的系統(tǒng)模塊還包括DC-DC控制電路和低壓差線性穩(wěn)壓電路,所述的電源模塊順序通過所述的DC-DC控制電路和低壓差線性穩(wěn)壓電路連接所述的主CPU單元。
4.根據(jù)權利要求3所述的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其特征在于,所述的電源控制電路還包括使能信號輸出端,所述的使能信號輸出端分別連接所述的 DC-DC控制電路和低壓差線性穩(wěn)壓電路的使能信號輸入端。
5.根據(jù)權利要求1至4中任一項所述的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其特征在于,所述的紅外信號連接電路包括紅外信號接收器和升壓電路,所述的升壓電路的輸入端連接所述的括紅外信號接收器,所述的升壓電路的輸出端分別連接所述的單片機和主CPU單元。
6.根據(jù)權利要求5所述的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其特征在于,所述的升壓電路包括第二三極管、第三三極管和第四三極管,所述的第二三極管基極連接所述的紅外信號接收器,所述的第二三極管的發(fā)射極分別連接所述的第三三極管和第四三極管的基極,所述的第三三極管和第四三極管的發(fā)射極分別連接所述的單片機和主 CPU單元,所述的第二三極管、第三三極管和第四三極管的集電極均接地。
7.根據(jù)權利要求1至4中任一項所述的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其特征在于,所述的面板連接電路包括前面板驅動芯片、數(shù)碼管、發(fā)光二極管及開關鍵, 所述的前面板驅動芯片分別連接所述的數(shù)碼管、發(fā)光二極管和開關鍵,所述的前面板驅動芯片還連接所述的單片機。
全文摘要
本發(fā)明涉及一種機頂盒設備中實現(xiàn)低功率待機的控制電路結構,其包括單片機、電源控制電路、紅外信號連接電路和面板連接電路,所述的電源控制電路、紅外信號連接電路和面板連接電路均連接于單片機,單片機還連接機頂盒的主CPU單元,主CPU單元還連接所述的紅外信號連接電路,所述的電源控制電路還連接于機頂盒的系統(tǒng)模塊和電源模塊之間。采用了本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構,在機頂盒設備待機時,可以通過電源控制電路控制系統(tǒng)模塊關閉,僅維持該控制電路結構的運行,實現(xiàn)整機待機功率低于1W,滿足國家標準,節(jié)能環(huán)保,且本發(fā)明的機頂盒設備中實現(xiàn)低功率待機的控制電路結構的結構簡單,成本低廉,應用范圍較為廣泛。
文檔編號G08C23/04GK102395016SQ20111037535
公開日2012年3月28日 申請日期2011年11月23日 優(yōu)先權日2011年11月23日
發(fā)明者余立軍, 徐正偉, 楊軍 申請人:上海大亞科技有限公司