智能搶答器的制造方法
【專利摘要】本實(shí)用新型公開了一種智能搶答器,包括主控模塊以及和主控模塊分別連接的下載模塊、電源模塊、時(shí)鐘模塊、復(fù)位模塊、按鍵輸入模塊、顯示模塊、揚(yáng)聲器模塊和存儲(chǔ)模塊;下載模塊與主控模塊相連,實(shí)現(xiàn)FPGA下載配置;電源模塊與主控模塊相連實(shí)現(xiàn)電源供給;時(shí)鐘模塊與主控模塊相連,為FPGA提供基準(zhǔn)時(shí)鐘;復(fù)位模塊與主控模塊相連,實(shí)現(xiàn)系統(tǒng)復(fù)位。本實(shí)用新型的有益效果是:可通過按鈕設(shè)置參賽人數(shù)和倒計(jì)時(shí)時(shí)間;可以設(shè)置每組選手的初始分?jǐn)?shù),設(shè)置每道題目的分?jǐn)?shù),并能夠進(jìn)行分?jǐn)?shù)加減;屏幕上可以顯示搶答者的組號(hào)和搶答反應(yīng)時(shí)間以及搶答結(jié)果的對(duì)錯(cuò);對(duì)提前搶答和超時(shí)搶答的組別鳴喇叭示警,并在屏幕上顯示犯規(guī)組號(hào)。
【專利說明】智能搶答器
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種搶答器,更具體說,它涉及一種智能搶答器。
【背景技術(shù)】
[0002]隨著科技的發(fā)展,F(xiàn)PGA的發(fā)展范圍和應(yīng)用領(lǐng)域越來越廣泛,幾乎包括了我們周圍的所有電器設(shè)備,如掌上PDA、多媒體設(shè)備、無線通信、醫(yī)療儀器乃至航空航天等。進(jìn)入20世紀(jì)90年代,隨著信息化、智能化、網(wǎng)絡(luò)化的發(fā)展,F(xiàn)PGA目前已成為通信和消費(fèi)類產(chǎn)品的共同發(fā)展方向。實(shí)用電子產(chǎn)品也是FPGA的主要應(yīng)用方向。隨著生活品質(zhì)的提高,各種競(jìng)技類游戲比賽,各種選秀節(jié)目層出不窮,而智力問答經(jīng)常是這類比賽的一個(gè)重要環(huán)節(jié)。參與問答的人數(shù)可能不同,題目分?jǐn)?shù)可能不同,規(guī)則可能不同,現(xiàn)有的搶答器往往功能和規(guī)則單一,調(diào)整規(guī)則自由度小,展示效果差。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型的目的是克服現(xiàn)有技術(shù)中的不足,提供一種能夠適應(yīng)不同情況、方便調(diào)整游戲規(guī)則,支持復(fù)雜規(guī)則并能方便展示的智能搶答器。
[0004]這種智能搶答器,包括主控模塊以及和主控模塊分別連接的下載模塊、電源模塊、時(shí)鐘模塊、復(fù)位模塊、按鍵輸入模塊、顯示模塊、揚(yáng)聲器模塊和存儲(chǔ)模塊;下載模塊與主控模塊相連,實(shí)現(xiàn)FPGA下載配置;電源模塊與主控模塊相連實(shí)現(xiàn)電源供給;時(shí)鐘模塊與主控模塊相連,為FPGA提供基準(zhǔn)時(shí)鐘;復(fù)位模塊與主控模塊相連,實(shí)現(xiàn)系統(tǒng)復(fù)位;按鍵輸入模塊與主控模塊相連;顯示模塊與主控模塊相連;揚(yáng)聲器模塊與主控模塊相連;存儲(chǔ)模塊與主控模塊相連,存儲(chǔ)FPGA配置程序,實(shí)現(xiàn)系統(tǒng)掉電后再上電能夠正常運(yùn)作。
[0005]作為優(yōu)選:所述的主控模塊采用Cyclone II EP2C20FPGA芯片。
[0006]作為優(yōu)選:所述下載模塊由A11era的串行配置器件EPCS4、M3128、FT245和USB器件組成。
[0007]作為優(yōu)選:所述顯示模塊由4BIT RGB電路連接VGA接口組成。
[0008]作為優(yōu)選:所述存儲(chǔ)模塊采用S29AL032D。
[0009]本實(shí)用新型的有益效果是:能夠適應(yīng)不同情況、方便調(diào)整游戲規(guī)則,支持復(fù)雜規(guī)則并能方便展示。
【專利附圖】
【附圖說明】
[0010]圖1是本實(shí)用新型結(jié)構(gòu)框圖;
[0011]圖2是揚(yáng)聲器模塊電路原理圖;
[0012]圖3是顯不模塊電路原理圖;
[0013]附圖標(biāo)記說明:主控模塊1、下載模塊2、電源模塊3、時(shí)鐘模塊4、復(fù)位模塊5、按鍵輸入模塊6、顯不模塊7、揚(yáng)聲器模塊8、存儲(chǔ)模塊9【具體實(shí)施方式】
[0014]下面結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型做進(jìn)一步描述。雖然本實(shí)用新型將結(jié)合較佳實(shí)施例進(jìn)行描述,但應(yīng)知道,并不表示本實(shí)用新型限制在所述實(shí)施例中。相反,本實(shí)用新型將涵蓋可包含在有附后權(quán)利要求書限定的本實(shí)用新型的范圍內(nèi)的替換物、改進(jìn)型和等同物。
[0015]如圖1至圖3所示,該智能搶答器,包括主控模塊1,下載模塊2、電源模塊3、時(shí)鐘模塊4、復(fù)位模塊5、按鍵輸入模塊6、存儲(chǔ)模塊9均與主控模塊I配合連接;還包括顯示模塊7,顯示模塊7與主控模塊I配合連接;還包括揚(yáng)聲器模塊8,揚(yáng)聲器模塊8與主控模塊I配合連接。下載模塊2與主控模塊I相連,實(shí)現(xiàn)FPGA下載配置;電源模塊3與主控模塊I相連實(shí)現(xiàn)電源供給;時(shí)鐘模塊4與主控模塊I相連,為FPGA提供基準(zhǔn)時(shí)鐘;復(fù)位模塊5與主控模塊I相連,實(shí)現(xiàn)系統(tǒng)復(fù)位;按鍵輸入模塊6與主控模塊I相連,實(shí)現(xiàn)參賽者人數(shù)設(shè)定、搶答時(shí)間設(shè)定、初始分?jǐn)?shù)設(shè)定、題目分?jǐn)?shù)設(shè)定、參賽者選擇答題等;顯示模塊7與主控模塊I相連,顯示搶答開始界面、搶答者的組號(hào)、搶答時(shí)間、搶答結(jié)果的對(duì)錯(cuò)、犯規(guī)組號(hào)以及隨機(jī)抽取組號(hào);揚(yáng)聲器模塊8與主控模塊I相連,有犯規(guī)時(shí)鳴喇ΠΛ不警;存儲(chǔ)模塊9與主控模塊I相連,存儲(chǔ)FPGA配置程序,實(shí)現(xiàn)系統(tǒng)掉電后再上電能夠正常運(yùn)作。所述的主控模塊I采用Cyclone II EP2C20FPGA芯片。所述下載模塊2由Altera的串行配置器件EPCS4、M3128、FT245和USB器件組成。所述顯示模塊7由4BIT RGB電路連接VGA接口組成,可外接任意具有VGA接口的顯示器,例如可采用LG D2343P-BN。存儲(chǔ)模塊9可采用S29AL032D。
【權(quán)利要求】
1.一種智能搶答器,其特征在于:包括主控模塊⑴以及和主控模塊⑴分別連接的下載模塊(2)、電源模塊(3)、時(shí)鐘模塊(4)、復(fù)位模塊(5)、按鍵輸入模塊(6)、顯不模塊(7)、揚(yáng)聲器模塊(8)和存儲(chǔ)模塊(9);下載模塊(2)與主控模塊(I)相連,實(shí)現(xiàn)FPGA下載配置;電源模塊⑶與主控模塊⑴相連實(shí)現(xiàn)電源供給;時(shí)鐘模塊⑷與主控模塊⑴相連,為FPGA提供基準(zhǔn)時(shí)鐘;復(fù)位模塊(5)與主控模塊(I)相連,實(shí)現(xiàn)系統(tǒng)復(fù)位;按鍵輸入模塊(6)與主控模塊(I)相連;顯不模塊(7)與主控模塊(I)相連;揚(yáng)聲器模塊(8)與主控模塊(I)相連;存儲(chǔ)模塊(9)與主控模塊(I)相連,存儲(chǔ)FPGA配置程序,實(shí)現(xiàn)系統(tǒng)掉電后再上電能夠正常運(yùn)作。
2.根據(jù)權(quán)利要求1所述的智能搶答器,其特征在于:所述的主控模塊(I)采用CycloneIIEP2C20FPGA 芯片。
3.根據(jù)權(quán)利要求1所述的智能搶答器,其特征在于:所述下載模塊(2)由Altera的串行配置器件EPCS4、M3128、FT245和USB器件組成。
4.根據(jù)權(quán)利要求1所述的智能搶答器,其特征在于:所述顯示模塊(7)由4BITRGB電路連接VGA接口組成。
5.根據(jù)權(quán)利要求1所述的智能搶答器,其特征在于:所述存儲(chǔ)模塊(9)采用S29AL032D。
【文檔編號(hào)】G08B7/06GK203773647SQ201320739894
【公開日】2014年8月13日 申請(qǐng)日期:2013年11月20日 優(yōu)先權(quán)日:2013年11月20日
【發(fā)明者】尚麗娜 申請(qǐng)人:浙江大學(xué)城市學(xué)院