專利名稱:具有數(shù)據(jù)旋轉(zhuǎn)或交織功能的半導(dǎo)體存儲(chǔ)裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及存儲(chǔ)裝置和存儲(chǔ)器應(yīng)用裝置,特別是涉及謀求改良能 夠通過(guò)對(duì)預(yù)定的存儲(chǔ)器地址進(jìn)行訪問(wèn)來(lái)將存儲(chǔ)在多個(gè)存儲(chǔ)器地址中 的預(yù)定的位數(shù)據(jù)作為其數(shù)據(jù)輸出讀出的存儲(chǔ)裝置和具有這種存儲(chǔ)裝 置的存儲(chǔ)器應(yīng)用裝置的存儲(chǔ)裝置和存儲(chǔ)器應(yīng)用裝置。
背景技術(shù):
以往,使用存儲(chǔ)裝置作為半導(dǎo)體集成電路的系統(tǒng)結(jié)構(gòu)中的信息存 儲(chǔ)單元。在存儲(chǔ)裝置中,有在它的制造步驟中物理地將信息數(shù)據(jù)制造進(jìn)去,需要時(shí)可以隨時(shí)讀出的讀出專用存儲(chǔ)器(以后稱為ROM)、暫 時(shí)保存信息數(shù)據(jù),需要時(shí)能夠讀出的讀出/寫入存儲(chǔ)器(以后稱為 RAM)。在這種已有的存儲(chǔ)裝置中,當(dāng)進(jìn)行信息數(shù)據(jù)的讀出或?qū)懭霑r(shí)通過(guò) 將指定存儲(chǔ)區(qū)域的地址信號(hào)輸入到存儲(chǔ)裝置,當(dāng)讀出時(shí)從由存儲(chǔ)器地 址輸入所指定的存儲(chǔ)單元輸出信息數(shù)據(jù),又當(dāng)寫入時(shí)通過(guò)輸入信息數(shù) 據(jù),將信息數(shù)據(jù)輸入到由存儲(chǔ)器地址輸入所指定的存儲(chǔ)單元中。因此, 使具有這種存儲(chǔ)裝置的存儲(chǔ)器應(yīng)用裝置進(jìn)行工作。圖17是表示作為已有的存儲(chǔ)裝置的一個(gè)例子的ROM的構(gòu)成的框圖。在圖17中,1600是由存儲(chǔ)單元陣列1601, 1602,…,1603構(gòu) 成的存儲(chǔ)塊,1601是當(dāng)保存在該存儲(chǔ)裝置中的信息數(shù)據(jù)的位數(shù)為n 位(n為正整數(shù))時(shí),只存儲(chǔ)位O的數(shù)據(jù)的存儲(chǔ)單元陣列。又,1602,…,1603也同樣是只存儲(chǔ)位1,…,位n-l的數(shù)據(jù)的 存儲(chǔ)單元陣列。1604, 1605,, 1606是字選擇信號(hào),1607, 1608,,1609是列選擇信號(hào),1610, 1611,…,1612是根據(jù)字選擇信號(hào)1604 選擇的存儲(chǔ)單元陣列1601的存儲(chǔ)單元。同樣,1613, 1614,…,1615,…和1616, 1617..... 1618也是根據(jù)字選擇信號(hào)1604分別選擇的存儲(chǔ)單元陣列1602和1603的存 儲(chǔ)單元。此外,對(duì)各存儲(chǔ)單元陣列的存儲(chǔ)單元,為便于圖示,只在由 字選擇信號(hào)1604選擇的存儲(chǔ)單元上附加標(biāo)號(hào)。又,各存儲(chǔ)單元陣列的存儲(chǔ)單元,在圖17的橫方向上通過(guò)沒(méi)有 圖示的字線,在縱方向上通過(guò)沒(méi)有圖示的列線,分別相互連接起來(lái)。在圖17中,1619, 1620,…,1621和1622, 1623,…,1624,... 和1625, 1626,…,1627是具有分別放大存儲(chǔ)單元陣列1601, 1602 和1603的輸出的讀出放大器功能,并且具有能夠根據(jù)列選擇信號(hào)來(lái) 控制放大結(jié)果的輸出/非輸出的門電路功能的緩沖器電路。1628是當(dāng)信息數(shù)據(jù)的位數(shù)為n位時(shí)的位O的數(shù)據(jù)輸出,是由線 或(wired-or)邏輯將緩沖器電路1619, 1620,…,1621的輸出匯集 成l個(gè)的數(shù)據(jù)輸出。又,1629,…,1630也同樣,是當(dāng)信息數(shù)據(jù)的位數(shù)為n位時(shí)的 位l,…,位n-l的數(shù)據(jù)輸出,是分別由線或邏輯將緩沖器電路1622, 1623,…,1624和緩沖器電路1625, 1626,…,1627的輸出匯集成 1個(gè)的數(shù)據(jù)輸出。1631是地址輸入,1632是地址解碼器,1633是字解碼器,1634 是列解碼器,1635是由以上的各結(jié)構(gòu)要素構(gòu)成的存儲(chǔ)裝置。在這種已有的存儲(chǔ)裝置中,當(dāng)實(shí)施信息數(shù)據(jù)的讀出時(shí),分別將指 定存儲(chǔ)著信息數(shù)據(jù)的區(qū)域的預(yù)定的地址輸入1631輸入到存儲(chǔ)裝置 1635的地址解碼器1632中,將表示地址輸入1631中的上位地址的信 號(hào)輸入到字解碼器1633中,將表示下位地址的信號(hào)輸入到列解碼器 1634中。字解碼器1633使與地址輸入1631的上位地址相應(yīng)的1個(gè)字選擇 信號(hào)變化到存儲(chǔ)單元的選擇狀態(tài),使其它的字選擇信號(hào)變化到存儲(chǔ)單 元的非選擇狀態(tài)。又,列解碼器1634使與地址輸入1631的下位地址相應(yīng)的1個(gè)列選擇信號(hào)變化到存儲(chǔ)單元的選擇狀態(tài),使其它的列選擇 信號(hào)變化到存儲(chǔ)單元的非選擇狀態(tài)。由與相應(yīng)的存儲(chǔ)單元陣列對(duì)應(yīng)的緩沖器電路輸出字選擇信號(hào)和列選擇信號(hào)兩者都處于選擇狀態(tài)的存儲(chǔ)單元的輸出作為數(shù)據(jù)輸出。這里,作為例子說(shuō)明當(dāng)將表示0號(hào)的地址輸入到地址輸入1631 時(shí)的工作.如果令存儲(chǔ)單元的選擇狀態(tài)為H電平,則這時(shí),例如關(guān)于字選 擇信號(hào),字解碼器1633只使與0號(hào)相應(yīng)的字選擇信號(hào)1604變化到H 電平,而使其它的字選擇信號(hào)1605,…,1606變化到非選擇狀態(tài)的L 電平。因此,選擇存儲(chǔ)單元1610, 1611,…,1612, 1613, 1614,…, 1615,…,1616, 1617,…,1618。又同樣,如果令存儲(chǔ)單元的選擇狀態(tài)為H電平,則例如關(guān)于列 選擇信號(hào),列解碼器1634只使與0號(hào)相應(yīng)的列選擇信號(hào)1607變化到 H電平,而使其它的列選擇信號(hào)1608,…,1609變化到非選擇狀態(tài) 的L電平。因此,因?yàn)橹挥芯彌_器電路1619, 1622,…,1625的輸出成為 有效,而關(guān)于其它的緩沖器電路1620,…,1621, 1623,…,1624, 1626,…,1627,輸出成為無(wú)效,所以輸出存儲(chǔ)在存儲(chǔ)單元1610中 的信息數(shù)據(jù)作為位0的數(shù)據(jù)輸出1628。同樣,輸出存儲(chǔ)在存儲(chǔ)單元1613,…,1616中的信息數(shù)據(jù)作為 位l,…,位n-l的數(shù)據(jù)輸出1629,…,1630,輸出合計(jì)位數(shù)為n位 的信息數(shù)據(jù)(例如,請(qǐng)參照專利文獻(xiàn)l)。可是,作為用這種已有的存儲(chǔ)裝置的存儲(chǔ)器應(yīng)用裝置的一個(gè)例 子,有顯示控制裝置。圖18是表示作為已有的存儲(chǔ)器應(yīng)用裝置的一 個(gè)例子的顯示控制裝置的結(jié)構(gòu)的框圖。如圖18所示的那樣,顯示控制裝置1700備有從外部輸入表示 到顯示器1711的顯示定時(shí)的水平同步信號(hào)1701和垂直同步信號(hào) 1702,控制在畫面上的預(yù)定位置中的顯示工作的顯示工作控制電路 1703;和從顯示工作控制電路1703輸入顯示數(shù)據(jù)1707,根據(jù)從外部輸入的顯示用點(diǎn)時(shí)鐘1709移位輸出顯示信號(hào)1710的顯示數(shù)據(jù)移位寄 存器1708。這樣構(gòu)成的顯示控制裝置1700,在顯示器1711中對(duì)存儲(chǔ)在顯示 用字體ROM1705中的顯示用字體數(shù)據(jù)1706進(jìn)行圖像顯示。顯示用字體ROM1705根據(jù)顯示工作控制電路1703輸出的顯示 用字體地址1704將顯示用字體數(shù)據(jù)1706輸出到顯示工作控制電路 1703,顯示工作控制電路1703,將顯示用字體數(shù)據(jù)1706以用于進(jìn)行 顯示工作的數(shù)據(jù)形式或定時(shí)輸出到顯示數(shù)據(jù)移位寄存器1708中作為顯示數(shù)據(jù)1707。在以上那樣構(gòu)成的已有的顯示控制裝置中,當(dāng)進(jìn)行顯示工作時(shí), 將例如圖19 (a)所示的橫n點(diǎn),縱m點(diǎn)(m, n為正整數(shù))的字體 數(shù)據(jù)存儲(chǔ)在顯示用字體ROM1705中,將每橫n點(diǎn)存儲(chǔ)在顯示數(shù)據(jù)移 位寄存器1708中。通過(guò)使它與顯示用點(diǎn)時(shí)鐘1709同步,按每次l位 地輸出到顯示器1711,如圖19 (b)那樣在每次TV畫面的水平掃描 中讀出橫l行份量的n位的字體數(shù)據(jù),在TV畫面中顯示出來(lái)。該掃 描既可以是漸進(jìn)的也可以是隔行的。這時(shí),圖19 (c)表示將字體數(shù)據(jù)存儲(chǔ)在顯示用字體ROM1705 中的狀態(tài)的邏輯地址空間圖像。在顯示用字體ROM1705中,將每次 水平掃描讀出的n位的字體數(shù)據(jù)順序地存儲(chǔ)在連續(xù)的邏輯地址空間中。即,當(dāng)令圖19 (a)的nxm點(diǎn)的字體數(shù)據(jù)的字地址為0, 1,…, m-l,列地址為0, 1,…,n-l時(shí),如圖19(c)所示,對(duì)各行地址0, 1,…,m-l的每一個(gè),將字體數(shù)據(jù)沿列方向存儲(chǔ)。可是,如圖20所示,當(dāng)使顯示器1711從本來(lái)的顯示位置,即以 橫長(zhǎng)的狀態(tài)進(jìn)行設(shè)置的狀態(tài)(請(qǐng)參照?qǐng)D20 (a))例如向右方向旋轉(zhuǎn) (沿順時(shí)針?lè)较蛐D(zhuǎn)卯度)而在以縱長(zhǎng)狀態(tài)進(jìn)行顯示(請(qǐng)參照?qǐng)D20 (b))的用途中使用時(shí),在TV畫面中表示的字體數(shù)據(jù)(請(qǐng)參照?qǐng)D 20 (c))也與顯示器相同在沿順時(shí)針?lè)较蛐D(zhuǎn)90度的狀態(tài)中進(jìn)行顯 示(請(qǐng)參照?qǐng)D20 (d))。此外,圖20 (c) , (d)是字體數(shù)據(jù)的一個(gè)例子,為了使說(shuō)明 簡(jiǎn)略化,表示了用4x4點(diǎn)的字體數(shù)據(jù)顯示數(shù)字"1"的情形。因此,在顯示用字體ROM1705中,除了通常的字體數(shù)據(jù),即在 橫長(zhǎng)地設(shè)置顯示器的狀態(tài)中正立顯示的字體以外,預(yù)先準(zhǔn)備好與顯示 器的旋轉(zhuǎn)方向一致地旋轉(zhuǎn)卯度的狀態(tài)的字體數(shù)據(jù),在使顯示器從橫 長(zhǎng)旋轉(zhuǎn)到縱長(zhǎng)后,也從這些2種字體數(shù)據(jù)中選擇其中某一種,使得與 該旋轉(zhuǎn)無(wú)關(guān)地以通常即正立狀態(tài)顯示字體(例如,請(qǐng)參照專利文獻(xiàn)2 )。又,當(dāng)在TV畫面上用灰度等級(jí)色顯示字體數(shù)據(jù)的色表現(xiàn)時(shí),例 如將用4位數(shù)據(jù)顯示字體數(shù)據(jù)的1位時(shí)的情形作為一個(gè)例子進(jìn)行說(shuō) 明。字體數(shù)據(jù),如圖21 (a)所示的那樣,當(dāng)將只由構(gòu)成各點(diǎn)的4位 數(shù)據(jù)的相同位位置構(gòu)成的字體數(shù)據(jù)的集合體作為層時(shí),例如只由4位 數(shù)據(jù)的第0位構(gòu)成的字體數(shù)據(jù)的集合體成為層0,只有第1位的集合 體成為層l,只有第2位的集合體成為層2,只有第3位的集合體成 為層3,將這些全部數(shù)據(jù)作為一個(gè)字體數(shù)據(jù),預(yù)先存儲(chǔ)在顯示用字體 ROM1705中。而且,當(dāng)進(jìn)行顯示工作時(shí),如圖21 (b)所示的那樣,在TV畫 面的每次水平掃描中從層0到層3讀出橫1行份量的n位(n為正整 數(shù))的字體數(shù)據(jù),將它們作為顯示數(shù)據(jù)同時(shí)顯示出來(lái),由此顯示每1 點(diǎn)持有4位的色表現(xiàn)的字體數(shù)據(jù),因此將存儲(chǔ)在顯示用字體ROM1705中的字體數(shù)據(jù)以水平掃描 單位存儲(chǔ)在從層0到層3的數(shù)據(jù)連續(xù)的邏輯地址空間中。圖22表示 這時(shí)的邏輯地址空間的圖像。在邏輯地址空間中,如通常的存儲(chǔ)器訪問(wèn)那樣,為了訪問(wèn)一個(gè)信 息數(shù)據(jù)不僅只在行方向和列方向讀出數(shù)據(jù),而且由于字體數(shù)據(jù)涉及多 個(gè)地址,訪問(wèn)深度方向的邏輯地址空間,由此實(shí)現(xiàn)持有灰度等級(jí)色的 色表現(xiàn)的字體數(shù)據(jù)的顯示(例如,請(qǐng)參照專利文獻(xiàn)3)。又,作為使用已有的存儲(chǔ)裝置的存儲(chǔ)器應(yīng)用裝置的另一個(gè)例子, 有使用于數(shù)字?jǐn)?shù)據(jù)傳送的發(fā)送接收系統(tǒng)。圖23是表示已有的存儲(chǔ)器應(yīng)用裝置的發(fā)送接收系統(tǒng)中的結(jié)構(gòu)的框圖。如圖23所示,發(fā)送接收系統(tǒng)由發(fā)送器2100、接收器2106、將信 號(hào)從發(fā)送器2100傳送到接收器2106的傳送路徑2105構(gòu)成。發(fā)送器 2100由進(jìn)行控制的處理器2101、存儲(chǔ)發(fā)送數(shù)據(jù)的發(fā)送數(shù)據(jù)存儲(chǔ) RAM2102、交織存儲(chǔ)器2103和發(fā)送電路2104構(gòu)成。處理器2101將用于發(fā)送的發(fā)送數(shù)據(jù)存儲(chǔ)在發(fā)送數(shù)據(jù)存儲(chǔ) RAM2102中,當(dāng)發(fā)送時(shí)讀出。而且,為了避免傳送步驟中的數(shù)據(jù)錯(cuò) 誤而進(jìn)行用于重新排列發(fā)送數(shù)據(jù)的排列的交織處理,將讀出的發(fā)送數(shù) 據(jù)暫時(shí)存儲(chǔ)在交織存儲(chǔ)器2103中,進(jìn)行交織,讀出重新排列了位排 列的發(fā)送數(shù)據(jù),交接給發(fā)送電路2104,由此作為傳送數(shù)據(jù)傳送到傳送 路徑2105。又,接收器2106由接收電路2107、進(jìn)行控制的處理器2108、去理器2108利用接收電路2107從傳送路徑2105輸入傳送數(shù)據(jù),存儲(chǔ) 在去交織存儲(chǔ)器2109中。去交織存儲(chǔ)器2109使用與發(fā)送器2100的交織存儲(chǔ)器2103相同 的存儲(chǔ)器,通過(guò)存儲(chǔ)并讀出交織了的發(fā)送數(shù)據(jù),可以重新排列成原來(lái) 的發(fā)送數(shù)據(jù)的位排列。處理器2108將從去交織存儲(chǔ)器2109讀出的數(shù)據(jù)作為接收數(shù)據(jù)存 儲(chǔ)在接收數(shù)據(jù)存儲(chǔ)RAM2110中。在圖24中,說(shuō)明由交織存儲(chǔ)器2103進(jìn)行的位排列的重新排列內(nèi) 容的一個(gè)例子。在發(fā)送數(shù)據(jù)全部由128位構(gòu)成的傳送系統(tǒng)中,當(dāng)從開(kāi) 頭越過(guò)16位發(fā)送發(fā)送數(shù)據(jù)的交織處理時(shí),圖24(a)表示128位的發(fā) 送數(shù)據(jù)從開(kāi)頭位的DO到最終位的D127連續(xù)的情形。通過(guò)將該發(fā)送數(shù)據(jù)存儲(chǔ)在交織存儲(chǔ)器2103中并讀出,傳送數(shù)據(jù) 變成如圖24 ( b )所示,開(kāi)頭位DO的下一個(gè)位連接越過(guò)16位的D16, 在第8位的D112的下一個(gè)連接著Dl,接著D17,以后到D127為止 生成同樣排列的傳送數(shù)據(jù),由此實(shí)現(xiàn)交織處理(例如,請(qǐng)參照專利文 獻(xiàn)4)。又,也可以不用這種交織存儲(chǔ)器2103或去交織存儲(chǔ)器2109,而 不管是通常的RAM還是利用處理器的邏輯運(yùn)算功能等也都可以實(shí)現(xiàn) 同樣的交織或去交織處理。圖25表示這時(shí)的流程圖。圖25 (a)是表示交織處理的內(nèi)容的流程圖,進(jìn)行讀出地址的初 始化的開(kāi)始處理(Sll)后,當(dāng)從發(fā)送數(shù)據(jù)存儲(chǔ)RAM2102讀出重新排 列周期的16位即2字節(jié)的數(shù)據(jù)時(shí)(S12),根據(jù)位移位運(yùn)算功能(S13)、 邏輯OR運(yùn)算功能(S14)只提取發(fā)送位,并重復(fù)進(jìn)行直到傳送數(shù)據(jù) 成為8位為止(S15, S16)。當(dāng)傳送數(shù)據(jù)成為8位時(shí),交接給發(fā)送電路2104 (S17),在傳送 傳送數(shù)據(jù)期間由同樣的處理生成下一個(gè)傳送數(shù)據(jù),重復(fù)進(jìn)行這些處理 數(shù)百個(gè)步驟直到傳送了全部發(fā)送數(shù)據(jù)為止(S18, S19),由此能夠?qū)?現(xiàn)。又,圖25 (b)是表示去交織處理的內(nèi)容的流程圖,在進(jìn)行讀出 地址的初始化的開(kāi)始處理(S21)后,將來(lái)自接收電路2107的傳送數(shù) 據(jù)暫時(shí)保存在接收數(shù)據(jù)存儲(chǔ)RAM2110中(S22),當(dāng)讀出8位即1 個(gè)字節(jié)的數(shù)據(jù)(S23)時(shí),根據(jù)位移位運(yùn)算功能(S24)、邏輯OR運(yùn) 算功能(S25)只提取接收位,并重復(fù)進(jìn)行直到接收數(shù)據(jù)成為16位為 止(S26, S27)。當(dāng)接收數(shù)據(jù)成為16位時(shí)保存在接收數(shù)據(jù)存儲(chǔ)RAM2110中,重 復(fù)進(jìn)行這些處理數(shù)百步驟直到全部接收數(shù)據(jù)的重新排列結(jié)束為止 (S28, S29),由此能夠?qū)崿F(xiàn)。又,作為用已有的存儲(chǔ)裝置的存儲(chǔ)器應(yīng)用裝置的另一個(gè)例子,有 利用CPU的處理器系統(tǒng)。圖26是表示已有的存儲(chǔ)器應(yīng)用裝置的利用 CPU的處理器系統(tǒng)中的結(jié)構(gòu)的框圖。如圖26所示的那樣,用CPU的處理器系統(tǒng)由CPU2400、地址 總線2401、存儲(chǔ)控制器2402、程序存儲(chǔ)器2403和芯片選擇信號(hào)2404, 2405, 2406, 2407構(gòu)成。CPU2400為了執(zhí)行程序,將地址總線2401輸入到程序存儲(chǔ)器 2403中,讀出存儲(chǔ)在相應(yīng)的存儲(chǔ)空間中的命令碼。當(dāng)執(zhí)行多種程序時(shí),將程序存儲(chǔ)器2403的存儲(chǔ)空間分割成存儲(chǔ)塊區(qū)域,在各個(gè)存儲(chǔ)塊區(qū)域中存儲(chǔ)著不同的程序。圖26是當(dāng)將程序存儲(chǔ)器2403的存儲(chǔ)空間分割成4個(gè)存儲(chǔ)塊區(qū)域時(shí)的一個(gè)例子。存儲(chǔ)控制器2402輸入地址總線2401,與存儲(chǔ)空間相應(yīng)地輸出選擇存儲(chǔ)塊0的區(qū)域的芯片選擇信號(hào)2404、選擇存儲(chǔ)塊1的區(qū)域的芯片選擇信號(hào)2405、選擇存儲(chǔ)塊2的區(qū)域的芯片選擇信號(hào)2406、選擇存儲(chǔ)塊3的區(qū)域的芯片選擇信號(hào)2407。存儲(chǔ)控制器2402根據(jù)相應(yīng)的地址總線2401的區(qū)域來(lái)改變芯片選擇信號(hào)。此外,即便在具有多個(gè)存儲(chǔ)器的系統(tǒng)中同樣也可以用該結(jié)構(gòu)來(lái)實(shí)現(xiàn)(例如,請(qǐng)參照專利文獻(xiàn)5)。專利文獻(xiàn)1:日本特開(kāi)平9-293389號(hào)公報(bào)(笫9頁(yè),第1圖) 專利文獻(xiàn)2:日本特開(kāi)2000-20046號(hào)公報(bào)(笫4頁(yè),第2圖) 專利文獻(xiàn)3:日本特開(kāi)平11-7272號(hào)公報(bào)(第4頁(yè),第1圖) 專利文獻(xiàn)4:日本特開(kāi)昭62-298077號(hào)/>才艮(第3頁(yè),第3圖) 專利文獻(xiàn)5:日本特開(kāi)平7-200398號(hào)公報(bào)(第8頁(yè),第1圖) 但是,在上述那樣的已有的存儲(chǔ)裝置中,信息數(shù)據(jù)的讀出只能夠執(zhí)行物理地址單位的讀出,為了只讀出在多個(gè)地址上的預(yù)定的位數(shù)據(jù),必須預(yù)先將想要讀出的信息數(shù)據(jù)存儲(chǔ)到存儲(chǔ)裝置中,或者每次進(jìn)行對(duì)相應(yīng)的地址的讀出訪問(wèn),提取預(yù)定的位數(shù)據(jù)。又,在已有的存儲(chǔ)器應(yīng)用裝置的顯示控制裝置中,在將顯示器旋轉(zhuǎn)90度而設(shè)置成縱長(zhǎng)的狀態(tài)下使用的用途的情形中,為了正確地進(jìn)行顯示,也需要在顯示用字體ROM中預(yù)先準(zhǔn)備好與顯示器的旋轉(zhuǎn)方向 一致地進(jìn)行旋轉(zhuǎn)的狀態(tài)的字體數(shù)據(jù)。這時(shí),因?yàn)榕c通常顯示相應(yīng)地需要2倍的字體數(shù)據(jù),當(dāng)考慮右旋轉(zhuǎn)和左旋轉(zhuǎn)時(shí)需要3倍的字體數(shù)據(jù),所以顯示用字體ROM的存儲(chǔ)容量增大,成為將存儲(chǔ)裝置搭載在集成電路中時(shí)面積增加的原因。進(jìn)一步,在灰度等級(jí)色顯示的字體數(shù)據(jù)中,根據(jù)灰度等級(jí)度相應(yīng)地面積再增大2倍,3倍,4倍。又,作為其它的進(jìn)行旋轉(zhuǎn)顯示的方法,有位圖顯示等的方法,但是不僅需要顯示用的緩沖存儲(chǔ)器,并且由處理器等使從顯示用字體ROM讀出的字體數(shù)據(jù)重新排列成旋轉(zhuǎn)狀態(tài)的數(shù)據(jù)排列,而且還發(fā)生 存儲(chǔ)在緩沖存儲(chǔ)器中的處理,所以存在不僅緩沖存儲(chǔ)器的面積增加, 而且還使處理器的處理負(fù)擔(dān)增大,由處理高速化引起的消耗電功率增 加那樣的課題。又,在用于已有的存儲(chǔ)器應(yīng)用裝置中的數(shù)字?jǐn)?shù)據(jù)傳送的發(fā)送接收 系統(tǒng)中,因?yàn)槌擞糜诖鎯?chǔ)發(fā)送接收數(shù)據(jù)的RAM外,還需要交織、 去交織用的存儲(chǔ)器,所以成為將它們搭栽在集成電路中時(shí)的面積增加 的原因,又因?yàn)榻豢棥⑷ソ豢椨玫拇鎯?chǔ)器也根據(jù)交織方法,與寫入選 擇信號(hào)不同地在全部存儲(chǔ)單元中需要讀出存儲(chǔ)單元的選擇信號(hào),所以 布線面積也增加。又,由于交織、去交織用的存儲(chǔ)器的讀出存儲(chǔ)單元的數(shù)據(jù)排列是 固定的,因此存在不能夠兼用作通常的存儲(chǔ)器那樣的課題。又,當(dāng)用通常的存儲(chǔ)器進(jìn)行這些處理時(shí),在l個(gè)存儲(chǔ)器中需要設(shè)據(jù)的區(qū)域,i為存儲(chǔ)器面積增大的原因,并^L與傳送i:據(jù)量相應(yīng)地需 要數(shù)百個(gè)步驟水平的用于由處理器進(jìn)行的數(shù)據(jù)重新排列或數(shù)據(jù)生成 的邏輯運(yùn)算處理,處理器的處理負(fù)擔(dān)增大,成為由處理高速化引起的 消耗電功率增加的原因。而且,在已有的存儲(chǔ)器應(yīng)用裝置的利用CPU的處理器系統(tǒng)中, 在執(zhí)行多種程序的處理器系統(tǒng)的情形中,因?yàn)樾枰獙?duì)每個(gè)程序確保程 序存儲(chǔ)器的物理區(qū)域,需要全部程序的代碼大小份量的存儲(chǔ)器容量, 所以成為程序存儲(chǔ)器面積增大的原因。這情況即便在用多個(gè)程序存儲(chǔ)器的情形或利用多個(gè)CPU共用程 序存儲(chǔ)器的情形的系統(tǒng)中也是同樣的。發(fā)明內(nèi)容本發(fā)明就是為了解決上述課題而完成的,其目的是提供實(shí)現(xiàn)只讀 出存儲(chǔ)裝置的預(yù)定的位數(shù)據(jù),在存儲(chǔ)器應(yīng)用裝置中不增大存儲(chǔ)器尺寸,且不導(dǎo)致伴隨著處理器處理高速化的消耗電功率的增大,可以減 輕數(shù)據(jù)處理的負(fù)擔(dān)的存儲(chǔ)裝置和存儲(chǔ)器應(yīng)用裝置。為了解決上述課題,與本發(fā)明的方案l有關(guān)的存儲(chǔ)裝置的特征在于,備有存儲(chǔ)電路,該存儲(chǔ)電路具有n個(gè)將可分別存儲(chǔ)1位數(shù)據(jù)的 存儲(chǔ)單元在列方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存 儲(chǔ)單元陣列,該n個(gè)存儲(chǔ)單元陣列被分配為在其第i個(gè)存儲(chǔ)單元陣列 中存儲(chǔ)由n位構(gòu)成的數(shù)據(jù)的第i位數(shù)據(jù),其中m、 n是滿足m、 n>2 的整數(shù),i是滿足0《Kn-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇 上述n個(gè)存儲(chǔ)單元陣列的分別各m條字線;列解碼器,該列解碼器同 時(shí)選擇上述n個(gè)存儲(chǔ)單元陣列的分別各n條列線;和數(shù)據(jù)排列切換輸 出部,該數(shù)據(jù)排列切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自存儲(chǔ)由上 述n位構(gòu)成的數(shù)據(jù)的第0位至笫n-l位的存儲(chǔ)單元陣列的各1位的n 位數(shù)據(jù)、或來(lái)自存儲(chǔ)該第0位至第n-l位中的某l位的存儲(chǔ)單元陣列 的同一字的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸出線。又,與本發(fā)明的方案2有關(guān)的存儲(chǔ)裝置的特征是在方案1中記載 的存儲(chǔ)裝置中,上述數(shù)據(jù)排列切換輸出部對(duì)上述位O至位n-l的各存 儲(chǔ)單元陣列分別具有第j個(gè)多路復(fù)用器電路,該第j個(gè)多路復(fù)用器 電路根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)輸出上述列解碼器的第i和第j個(gè) 輸出中的某一個(gè),其中j是滿足0《j《n-l并且i承j的整數(shù);第i個(gè) 緩沖器電路,該第i個(gè)緩沖器電路可根據(jù)上述列解碼器的第i個(gè)輸出 來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的第i個(gè)列線的輸出輸出到第i 條數(shù)據(jù)輸出線;和第j個(gè)緩沖器電路,該第j個(gè)緩沖器電路可根據(jù)上 述第j個(gè)多路復(fù)用器的輸出來(lái)控制是否輸出上述位i的存儲(chǔ)單元陣列 的第j條列線的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)切換是否將該 第j條列線的輸出輸出到上述第i條和第j條中的某一條數(shù)據(jù)輸出線。又,與本發(fā)明的方案3有關(guān)的存儲(chǔ)裝置的特征是在方案2中記載 的存儲(chǔ)裝置中,上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列切換信號(hào) 為有效時(shí)選擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇該列解碼 器的第j個(gè)輸出;且上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列切換信號(hào)為有效時(shí)將上述第j條列線的輸出輸出到上述第j條數(shù)據(jù)線,在非有 效時(shí)將上述第j條列線的輸出輸出到上述第i條數(shù)據(jù)線。又,與本發(fā)明的方案4有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備有 顯示用字體ROM,該顯示用字體ROM由在方案1中記栽的存儲(chǔ)裝 置構(gòu)成,存儲(chǔ)由縱m點(diǎn)、橫n點(diǎn)的多點(diǎn)構(gòu)成的顯示數(shù)據(jù),使顯示用字 體地址和當(dāng)將顯示器配置在縱方向上時(shí)成為有效狀態(tài)的顯示器配置 信號(hào)與上述數(shù)據(jù)排列切換信號(hào)連接,輸出與上述顯示用字體地址和上 述顯示器配置信號(hào)對(duì)應(yīng)的顯示用字體數(shù)據(jù);和顯示控制裝置,該顯示 控制裝置具有根據(jù)從外部輸入的水平同步信號(hào)和垂直同步信號(hào),控 制畫面上的顯示工作,并且生成上述顯示用字體地址的顯示工作控制 電路;輸入上述顯示用字體數(shù)據(jù),如果上述顯示器配置信號(hào)為無(wú)效則 將上述顯示用字體數(shù)據(jù)作為變換字體數(shù)據(jù)輸出,如果上述顯示器配置l位到最下位進(jìn)行了反轉(zhuǎn)的數(shù):作為變換字體數(shù)據(jù)輸出的數(shù)據(jù)排列 變換電路;和經(jīng)由上述顯示工作控制電路輸入上述變換字體數(shù)據(jù)作為 顯示數(shù)據(jù),并移位輸出的顯示數(shù)據(jù)移位寄存器。又,與本發(fā)明的方案5有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征是在方案4 中記栽的存儲(chǔ)器應(yīng)用裝置中,進(jìn)一步備有存儲(chǔ)器訪問(wèn)控制電路,該 存儲(chǔ)器訪問(wèn)控制電路輸入上述顯示工作控制電路生成的、使顯示器 的配置方向向左方向旋轉(zhuǎn)90度而配置在縱方向上時(shí)成為有效狀態(tài)的 顯示器配置方向信號(hào);當(dāng)開(kāi)始字體數(shù)據(jù)的第l行的水平掃描時(shí)被復(fù)位, 在第n行的水平掃描結(jié)束的時(shí)刻停止計(jì)數(shù)的水平掃描計(jì)數(shù)值;和上述 顯示用字體地址以及上述顯示器配置信號(hào),如果上述顯示器配置信號(hào) 或顯示器配置方向信號(hào)中的某一個(gè)無(wú)效則將上述顯示用字體地址作 為變換字體地址輸出,如果上述顯示器配置信號(hào)和上述顯示器配置方 向信號(hào)這兩者都有效則在上述顯示用字體地址上加上n-l,將從它的體地址輸出;其中,上述顯示用字體R^M使上述顯示器配置信號(hào)與 上述數(shù)據(jù)排列切換信號(hào)連接,輸出與上述變換字體地址和上述顯示器配置信號(hào)對(duì)應(yīng)的上述顯示用字體數(shù)據(jù);上述顯示控制裝置輸入上述顯 示用字體數(shù)據(jù),如果上述顯示器配置信號(hào)無(wú)效或上述顯示器配置方向 信號(hào)有效則輸出上述顯示用字體數(shù)據(jù)作為變換字體數(shù)據(jù),如果上述顯 示器配置信號(hào)有效并且上述顯示器配置方向信號(hào)無(wú)效則輸出使上述 顯示用字體數(shù)據(jù)的數(shù)據(jù)排列的排列順序從最上位到最下位進(jìn)行了反 轉(zhuǎn)的數(shù)據(jù)作為變換字體數(shù)據(jù)。又,與本發(fā)明的方案6有關(guān)的存儲(chǔ)裝置的特征在于,備有存儲(chǔ) 電路,該存儲(chǔ)電路具有n x 1個(gè)將可分別存儲(chǔ)1位數(shù)據(jù)的存儲(chǔ)單元在列 方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元陣列, 該n x i個(gè)存儲(chǔ)單元陣列被分配為在分別由1個(gè)存儲(chǔ)單元陣列構(gòu)成的存 儲(chǔ)單元陣列組的第i個(gè)存儲(chǔ)單元陣列組中存儲(chǔ)由n位構(gòu)成的數(shù)據(jù)的笫 i位的數(shù)據(jù),其中m、 n是滿足m、 n〉2的整數(shù),l是滿足n》〉2的 整數(shù),i是滿足0《Kl-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇上 述nxi個(gè)存儲(chǔ)單元陣列的每m條字線;列解碼器,該列解碼器同時(shí) 選擇上述n x i個(gè)存儲(chǔ)單元陣列的每n條列線;數(shù)據(jù)排列切換輸出部, 該數(shù)據(jù)排列切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自上述第i個(gè)存儲(chǔ) 單元陣列組的第0至第1-1個(gè)存儲(chǔ)單元陣列的各1位的l位數(shù)據(jù)、或 來(lái)自該第i個(gè)存儲(chǔ)單元陣列組的第O至第n-l個(gè)中的某一個(gè)存儲(chǔ)單元 陣列的同 一字的各1位的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸 出線;和存儲(chǔ)單元陣列選擇部,該存儲(chǔ)單元陣列選擇部選擇上述第i 個(gè)存儲(chǔ)單元陣列組的第O至第n-l個(gè)中某一個(gè)存儲(chǔ)單元陣列;其中, 存儲(chǔ)在上述存儲(chǔ)單元中的數(shù)據(jù)在地址空間中由1個(gè)地址的數(shù)據(jù)構(gòu)成。又,與本發(fā)明的方案7有關(guān)的存儲(chǔ)裝置的特征是在方案6中記栽 的存儲(chǔ)裝置中,上述數(shù)據(jù)排列切換輸出部對(duì)構(gòu)成上述各存儲(chǔ)單元陣列 組的1個(gè)存儲(chǔ)單元陣列的每一個(gè)分別具有第j個(gè)多路復(fù)用器電路, 該第j個(gè)多路復(fù)用器電路根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)輸出上述列解 碼器的第i和笫j個(gè)輸出中的某一個(gè),其中j是滿足0《j《n-l并且i ^j的整數(shù);第i個(gè)緩沖器電路,該第i個(gè)緩沖器電路可根據(jù)上述列解 碼器的第i個(gè)輸出來(lái)控制是秀將上述位i的存儲(chǔ)單元陣列的第i條列線的輸出輸出到第i條數(shù)據(jù)輸出線;和第j個(gè)緩沖器電路,該笫j個(gè)緩沖器電路可根據(jù)上述第j個(gè)多路復(fù)用器的輸出來(lái)控制是否輸出上述位 i的存儲(chǔ)單元陣列的第j條列線的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)切換是否將該第j條列線的輸出輸出到上述笫i個(gè)和第j個(gè)中的某 一條數(shù)據(jù)輸出線。又,與本發(fā)明的方案8有關(guān)的存儲(chǔ)裝置的特征是在方案6中記栽 的存儲(chǔ)裝置中,上述存儲(chǔ)單元陣列選擇部對(duì)構(gòu)成上述各存儲(chǔ)單元陣列 組的1個(gè)存儲(chǔ)單元陣列具有邏輯電路,該邏輯電路根據(jù)選擇該1個(gè) 存儲(chǔ)單元陣列的第0至第1-1個(gè)中的某一個(gè)存儲(chǔ)單元陣列的存儲(chǔ)單元 陣列選擇信號(hào)和來(lái)自上述列解碼器的n個(gè)選擇輸出,使上述第i個(gè)緩 沖器電路或上述第j個(gè)多路復(fù)用器電路中的某一個(gè)成為有效。又,與本發(fā)明的方案9有關(guān)的存儲(chǔ)裝置的特征是在方案6中記栽 的存儲(chǔ)裝置中,上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列切換信號(hào) 為有效時(shí)選擇上述列解碼器的笫i個(gè)輸出,在非有效時(shí)選擇該列解碼 器的第j個(gè)輸出;上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列切換信號(hào)為 有效時(shí)將上述第j條列線的輸出輸出到上述第j條數(shù)據(jù)線,在非有效 時(shí)輸出到上述第i條數(shù)據(jù)線。又,與本發(fā)明的方案IO有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備 有顯示用字體ROM,該顯示用字體ROM由在方案6中記栽的存 儲(chǔ)裝置構(gòu)成,存儲(chǔ)由縱m點(diǎn)、橫n點(diǎn)的多點(diǎn)構(gòu)成的上ii顯示數(shù)據(jù),以 顯示用字體地址、和當(dāng)將顯示器配置在縱方向上時(shí)成為有效狀態(tài)的顯 示器配置信號(hào)為輸入,使用該數(shù)據(jù)排列切換信號(hào)作為上述顯示器配置 信號(hào),輸出與上述顯示用字體地址和上述顯示器配置信號(hào)相應(yīng)的顯示 用字體數(shù)據(jù);和顯示控制裝置,該顯示控制裝置具有根據(jù)從外部輸 入的水平同步信號(hào)和垂直同步信號(hào),控制畫面上的顯示工作,并且生 成上述顯示用字體地址的顯示工作控制電路;和輸入上迷顯示器配置 方向信號(hào)、上述水平掃描計(jì)數(shù)值、上述顯示用字體地址和上述顯示器 配置信號(hào),如果上述顯示器配置信號(hào)或顯示器配置方向信號(hào)中的某一 個(gè)為無(wú)效則將上述顯示用字體地址作為變換字體地址輸出,如果上述顯示器配置信號(hào)和上述顯示器配置方向信號(hào)兩者都有效,則將n-l的 1倍的值加到上述顯示用字體地址上,將從它的結(jié)果減去上述水平掃 描計(jì)數(shù)值和使1成為2倍后的值的相乘結(jié)果得到的值作為變換字體地 址輸出的上述存儲(chǔ)器訪問(wèn)控制電路。又,與本發(fā)明的方案ll有關(guān)的存儲(chǔ)裝置的特征在于,備有存 儲(chǔ)電路,該存儲(chǔ)電路具有n個(gè)將可分別改寫1位數(shù)據(jù)的存儲(chǔ)單元在列 方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元陣列, 該n個(gè)存儲(chǔ)單元陣列被分配為在其第i個(gè)存儲(chǔ)單元陣列中存儲(chǔ)由n位 構(gòu)成的數(shù)據(jù)的第i位數(shù)據(jù),其中m、 n是滿足m、 n〉2的整數(shù),i是 滿足0《i《n-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇上述n個(gè)存 儲(chǔ)單元陣列的每m條字線;列解碼器,該列解碼器同時(shí)選擇上述n 個(gè)存儲(chǔ)單元陣列的每n條列線;和數(shù)據(jù)排列切換輸出部,該數(shù)據(jù)排列 切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自存儲(chǔ)由上述n位構(gòu)成的數(shù)據(jù) 的第0位至第n-l位的存儲(chǔ)單元陣列的各l位的n位數(shù)據(jù)、或來(lái)自存 儲(chǔ)該第0位至第n-l位中的某l位的存儲(chǔ)單元陣列的同一字的n位數(shù) 據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸入輸出線;數(shù)據(jù)寫入部,該數(shù)據(jù) 寫入部將從上述n條數(shù)據(jù)輸入輸出線的第i條數(shù)據(jù)輸入輸出線輸入的 數(shù)據(jù)分別寫入到上述n個(gè)存儲(chǔ)單元陣列的第i個(gè)存儲(chǔ)單元陣列;和寫 入讀出控制部,該寫入讀出控制部根據(jù)寫入許可信號(hào)來(lái)使上述數(shù)據(jù)排 列切換輸出部和上述數(shù)據(jù)寫入部中的某一個(gè)工作。又,與本發(fā)明的方案12有關(guān)的存儲(chǔ)裝置的特征是在方案11中記 栽的存儲(chǔ)裝置中,上述數(shù)據(jù)排列切換輸出部對(duì)各存儲(chǔ)單元陣列中的每 一個(gè)分別具有第j個(gè)多路復(fù)用器電路,該第j個(gè)多路復(fù)用器電路根 據(jù)數(shù)據(jù)排列切換信號(hào)來(lái)輸出上述列解碼器的第i和第j個(gè)輸出中的某 一個(gè),其中j是滿足0《j《n-l并且Wj的整數(shù);第i個(gè)讀出緩沖器 電路,該第i個(gè)讀出緩沖器電路可根據(jù)上述列解碼器的第i個(gè)輸出來(lái) 控制是否將上述位i的存儲(chǔ)單元陣列的第i條列線的輸出輸出到第i 條數(shù)據(jù)輸入輸出線;和第j個(gè)讀出緩沖器電路,該第j個(gè)讀出緩沖器 電路可根據(jù)上述第j個(gè)多路復(fù)用器的輸出來(lái)控制是否輸出上述位i的存儲(chǔ)單元陣列的第j條列線的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái) 切換是否將該第j條列線的輸出輸出到上述第i條和第j條中的某一條數(shù)據(jù)輸入輸出線,上述數(shù)據(jù)寫入部具有第i個(gè)寫入緩沖器電路, 該第i個(gè)寫入緩沖器電路可控制是否將第i條數(shù)據(jù)輸入輸出線的數(shù)據(jù) 輸出到上述位i的存儲(chǔ)單元陣列的第i條列線;上述寫入讀出控制部 具有笫i個(gè)邏輯門電路,該第i個(gè)邏輯門電路根據(jù)上迷寫入許可信 號(hào)來(lái)將上述列解碼器的第i個(gè)輸出輸出到上述數(shù)據(jù)排列切換部或上述 數(shù)據(jù)寫入部中的某一個(gè);和第j個(gè)邏輯門電路,該笫j個(gè)邏輯門電路 根據(jù)上述寫入許可信號(hào)來(lái)將上述第j個(gè)多路復(fù)用器的輸出輸出到上述 數(shù)據(jù)排列切換部或上述數(shù)據(jù)寫入部中的某一個(gè)。又,與本發(fā)明的方案13有關(guān)的存儲(chǔ)裝置的特征是在方案12中記 載的存儲(chǔ)裝置中,上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列切換信 號(hào)為有效時(shí)選擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇該列解 碼器的第j個(gè)輸出;上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列切換信號(hào) 為有效時(shí)將上述第j條列線的輸出輸出到上述第j條數(shù)據(jù)線,當(dāng)非有 效時(shí)將上述第j條列線的輸出輸出到上述第i條數(shù)據(jù)線。又,與本發(fā)明的方案14有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備 有發(fā)送器,上述發(fā)送器具備處理器;發(fā)送數(shù)據(jù)存儲(chǔ)RAM,該發(fā)送 數(shù)據(jù)存儲(chǔ)RAM由在方案11中記栽的存儲(chǔ)裝置構(gòu)成,利用上述處理器 存儲(chǔ)發(fā)送數(shù)據(jù),并且將從該處理器輸出、當(dāng)讀出上述發(fā)送數(shù)據(jù)時(shí)有效 的交織控制信號(hào)用作上述數(shù)據(jù)排列切換信號(hào);和發(fā)送電路,該發(fā)送電 路交接上述處理器從上述發(fā)送數(shù)據(jù)存儲(chǔ)RAM讀出的數(shù)據(jù)。又,與本發(fā)明的方案15有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備 有接收器,上述接收器具備處理器;接收數(shù)據(jù)存儲(chǔ)RAM,該接收 數(shù)據(jù)存儲(chǔ)RAM由在方案11中記栽的存儲(chǔ)裝置構(gòu)成,利用上述處理器 存儲(chǔ)接收數(shù)據(jù),并且將從該處理器輸出、當(dāng)讀出接收數(shù)據(jù)時(shí)有效的去 交織控制信號(hào)用作上述數(shù)據(jù)排列切換信號(hào);和接收電路,該接收電路 接收上述處理器存儲(chǔ)到上述接收數(shù)據(jù)存儲(chǔ)RAM的接收數(shù)據(jù)。又,與本發(fā)明的方案16有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備有發(fā)送接收系統(tǒng),該發(fā)送接收系統(tǒng)具備構(gòu)成在方案14中記栽的存 儲(chǔ)器應(yīng)用裝置的上述發(fā)送器;構(gòu)成在方案15中記栽的存儲(chǔ)器應(yīng)用裝 置的上述接收器;和相互連接上述發(fā)送器和上述接收器的傳輸路徑。又,與本發(fā)明的方案17有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備 有處理器系統(tǒng),該處理器系統(tǒng)具備CPU;和程序存儲(chǔ)器,該程序存 儲(chǔ)器由在方案1中記載的存儲(chǔ)裝置構(gòu)成,存儲(chǔ)由上述CPU執(zhí)行的程 序,并且輸入該CPU輸出的地址,將該地址中的上位地址用作上述 數(shù)據(jù)排列切換信號(hào)。又,與本發(fā)明的方案18有關(guān)的存儲(chǔ)器應(yīng)用裝置的特征在于,備 有處理器系統(tǒng),該處理器系統(tǒng)具備由在方案1中記栽的存儲(chǔ)裝置構(gòu) 成的程序存儲(chǔ)器;輸入第1系統(tǒng)時(shí)鐘信號(hào)的第1CPU;輸入反轉(zhuǎn)了上 述第1系統(tǒng)時(shí)鐘信號(hào)的第2系統(tǒng)時(shí)鐘信號(hào)的第2CPU;和選擇上述第 1CPU輸出的地址信號(hào)和上述第2CPU輸出的地址信號(hào)并輸出到上述 程序存儲(chǔ)器的選擇部,其中,當(dāng)上述第1系統(tǒng)時(shí)鐘信號(hào)為第l邏輯值 時(shí)將上述第1CPU輸出的地址信號(hào)輸入到上述程序存儲(chǔ)器中,當(dāng)上述 第1系統(tǒng)時(shí)鐘信號(hào)為第2邏輯值時(shí)將上述第2CPU輸出的地址信號(hào)輸 入到上述程序存儲(chǔ)器中。如果根據(jù)與本發(fā)明的方案l有關(guān)的存儲(chǔ)裝置,則因?yàn)閭溆写鎯?chǔ) 電路,該存儲(chǔ)電路具有n個(gè)將可分別存儲(chǔ)1位數(shù)據(jù)的存儲(chǔ)單元在列方 向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元陣列,該 n個(gè)存儲(chǔ)單元陣列被分配為在其第i個(gè)存儲(chǔ)單元陣列中存儲(chǔ)由n位構(gòu) 成的數(shù)據(jù)的第i位數(shù)據(jù),其中m、 n是滿足m、 n〉2的整數(shù),i是滿 足(Ki《n-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇上述n個(gè)存儲(chǔ) 單元陣列的分別各m條字線;列解碼器,該列解碼器同時(shí)選擇上述n 個(gè)存儲(chǔ)單元陣列的分別各n條列線;和數(shù)據(jù)排列切換輸出部,該數(shù)據(jù) 排列切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自存儲(chǔ)由上述n位構(gòu)成的 數(shù)據(jù)的第0位至第n-l位的存儲(chǔ)單元陣列的各l位的n位數(shù)據(jù)、或來(lái) 自存儲(chǔ)該第0位至第n-l位中的某l位的存儲(chǔ)單元陣列的同一字的n 位數(shù)據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸出線,所以可以只讀出存儲(chǔ)在多個(gè)存儲(chǔ)器地址中的信息數(shù)據(jù)的預(yù)定的數(shù)據(jù)位,從而具有能夠削減 用于存儲(chǔ)冗長(zhǎng)的數(shù)據(jù)的存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案2有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜桨?1中記栽的存儲(chǔ)裝置中,上述數(shù)據(jù)排列切換輸出部對(duì)上述位0至位n-l 的各存儲(chǔ)單元陣列分別具有第j個(gè)多路復(fù)用器電路,該笫j個(gè)多路 復(fù)用器電路根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)輸出上述列解碼器的笫i和 第j個(gè)輸出中的某一個(gè),其中j是滿足0《j《n-l并且i — j的整數(shù); 第i個(gè)緩沖器電路,該第i個(gè)緩沖器電路可根據(jù)上述列解碼器的第i 個(gè)輸出來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的第i個(gè)列線的輸出輸 出到第i條數(shù)據(jù)輸出線;和第j個(gè)緩沖器電路,該第j個(gè)緩沖器電路 可根據(jù)上述第j個(gè)多路復(fù)用器的輸出來(lái)控制是否輸出上述位i的存儲(chǔ) 單元陣列的第j條列線的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)切換 是否將該第j條列線的輸出輸出到上述第i條和第j條中的某一條數(shù) 據(jù)輸出線,所以具有能夠削減用于存儲(chǔ)冗長(zhǎng)的數(shù)據(jù)的存儲(chǔ)器面積,也 能夠用簡(jiǎn)單的結(jié)構(gòu)實(shí)現(xiàn)該數(shù)據(jù)排列切換輸出部的效果。又,如果根據(jù)與本發(fā)明的方案3有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜桨?2中記載的存儲(chǔ)裝置中,上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列 切換信號(hào)為有效時(shí)選擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇 該列解碼器的第j個(gè)輸出;且上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列 切換信號(hào)為有效時(shí)將上述第j條列線的輸出輸出到上述第j條數(shù)據(jù)線, 在非有效時(shí)將上述第j條列線的輸出輸出到上述第i條數(shù)據(jù)線,所以 具有能夠削減用于存儲(chǔ)冗長(zhǎng)的數(shù)據(jù)的存儲(chǔ)器面積,也能夠用簡(jiǎn)單的結(jié) 構(gòu)實(shí)現(xiàn)包含在該數(shù)據(jù)排列切換輸出部中的多路復(fù)用器的效果。又,如果根據(jù)與本發(fā)明的方案4有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因?yàn)?備有顯示用字體ROM,該顯示用字體ROM由在方案1中記栽的 存儲(chǔ)裝置構(gòu)成,存儲(chǔ)由縱m點(diǎn)、橫n點(diǎn)的多點(diǎn)構(gòu)成的顯示數(shù)據(jù),使顯 示用字體地址和當(dāng)將顯示器配置在縱方向上時(shí)成為有效狀態(tài)的顯示 器配置信號(hào)與上述數(shù)據(jù)排列切換信號(hào)連接,輸出與上述顯示用字體地 址和上述顯示器配置信號(hào)對(duì)應(yīng)的顯示用字體數(shù)據(jù);和顯示控制裝置,該顯示控制裝置具有根據(jù)從外部輸入的水平同步信號(hào)和垂直同步信 號(hào),控制畫面上的顯示工作,并且生成上述顯示用字體地址的顯示工 作控制電路;輸入上述顯示用字體數(shù)據(jù),如果上述顯示器配置信號(hào)為 無(wú)效則將上述顯示用字體數(shù)據(jù)作為變換字體數(shù)據(jù)輸出,如果上述顯示 器配置信號(hào)為有效則將使上述顯示用字體數(shù)據(jù)的數(shù)據(jù)排列的排列順 序從最上位到最下位進(jìn)行了反轉(zhuǎn)的數(shù)據(jù)作為變換字體數(shù)據(jù)輸出的數(shù) 據(jù)排列變換電路;和經(jīng)由上述顯示工作控制電路輸入上述變換字體數(shù) 據(jù)作為顯示數(shù)據(jù),并移位輸出的顯示數(shù)據(jù)移位寄存器,所以具有可以 以90度旋轉(zhuǎn)顯示用于通常顯示的字體數(shù)據(jù),即便在向右方向卯度旋 轉(zhuǎn)TV畫面的用途中,也能夠不準(zhǔn)備旋轉(zhuǎn)狀態(tài)的字體數(shù)據(jù),劑減顯示 用字體ROM面積的效果。又,如果根據(jù)與本發(fā)明的方案5有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因?yàn)?在方案4中記栽的存儲(chǔ)器應(yīng)用裝置中,進(jìn)一步備有存儲(chǔ)器訪問(wèn)控制 電路,該存儲(chǔ)器訪問(wèn)控制電路輸入上述顯示工作控制電路生成的、 使顯示器的配置方向向左方向旋轉(zhuǎn)90度而配置在縱方向上時(shí)成為有 效狀態(tài)的顯示器配置方向信號(hào);當(dāng)開(kāi)始字體數(shù)據(jù)的第l行的水平掃描 時(shí)被復(fù)位,在第n行的水平掃描結(jié)束的時(shí)刻停止計(jì)數(shù)的水平掃描計(jì)數(shù) 值;和上述顯示用字體地址以及上述顯示器配置信號(hào),如果上述顯示 器配置信號(hào)或顯示器配置方向信號(hào)中的某一個(gè)無(wú)效則將上述顯示用 字體地址作為變換字體地址輸出,如果上述顯示器配置信號(hào)和上述顯 示器配置方向信號(hào)這兩者都有效則在上述顯示用字體地址上加上 n-l,將從它的結(jié)果減去使上迷水平掃描計(jì)數(shù)值成為2倍后的值得到的 值作為變換字體地址輸出;其中,上述顯示用字體ROM使上述顯示 器配置信號(hào)與上述數(shù)據(jù)排列切換信號(hào)連接,輸出與上述變換字體地址 和上述顯示器配置信號(hào)對(duì)應(yīng)的上述顯示用字體數(shù)據(jù);上述顯示控制裝 置輸入上述顯示用字體數(shù)據(jù),如果上述顯示器配置信號(hào)無(wú)效或上述顯 示器配置方向信號(hào)有效則輸出上述顯示用字體數(shù)據(jù)作為變換字體數(shù) 據(jù),如果上述顯示器配置信號(hào)有效并且上述顯示器配置,向信號(hào)無(wú)效下位進(jìn)行了反轉(zhuǎn)的數(shù)據(jù)作為變換字體數(shù)據(jù),所以具有可以在左、右方向上90度旋轉(zhuǎn)顯示用于通常顯示的字體數(shù)據(jù),即便在向左、右方向 90度旋轉(zhuǎn)TV畫面的用途中,也能夠不準(zhǔn)備各個(gè)旋轉(zhuǎn)狀態(tài)的字體數(shù)據(jù), 削減顯示用字體ROM面積的效果。又,如果根據(jù)與本發(fā)明的方案6有關(guān)的存儲(chǔ)裝置,則因?yàn)閭溆?存儲(chǔ)電路,該存儲(chǔ)電路具有n x 1個(gè)將可分別存儲(chǔ)1位數(shù)據(jù)的存儲(chǔ)單元 在列方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元陣 列,該n x l個(gè)存儲(chǔ)單元陣列被分配為在分別由1個(gè)存儲(chǔ)單元陣列構(gòu)成 的存儲(chǔ)單元陣列組的第i個(gè)存儲(chǔ)單元陣列組中存儲(chǔ)由n位構(gòu)成的數(shù)據(jù) 的第i位的數(shù)據(jù),其中m、 n是滿足m、 n〉2的整數(shù),l是滿足n〉1 >2的整數(shù),i是滿足0^i《l-l的整數(shù);字解碼器,該字解碼器同時(shí) 選擇上述nxi個(gè)存儲(chǔ)單元陣列的每m條字線;列解碼器,該列解碼 器同時(shí)選擇上述n x l個(gè)存儲(chǔ)單元陣列的每n條列線;數(shù)據(jù)排列切換輸 出部,該數(shù)據(jù)排列切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自上述第i 個(gè)存儲(chǔ)單元陣列組的第0至第1-1個(gè)存儲(chǔ)單元陣列的各1位的1位數(shù) 據(jù)、或來(lái)自該第i個(gè)存儲(chǔ)單元陣列組的笫O至第n-l個(gè)中的某一個(gè)存 儲(chǔ)單元陣列的同一字的各l位的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條 數(shù)據(jù)輸出線;和存儲(chǔ)單元陣列選擇部,該存儲(chǔ)單元陣列選擇部選擇上 述第i個(gè)存儲(chǔ)單元陣列組的第0至第n-l個(gè)中某一個(gè)存儲(chǔ)單元陣列; 其中,存儲(chǔ)在上述存儲(chǔ)單元中的數(shù)據(jù)在地址空間中由l個(gè)地址的數(shù)據(jù) 構(gòu)成,所以將一個(gè)信息數(shù)據(jù)存儲(chǔ)在多個(gè)存儲(chǔ)器地址中,即便不僅在邏 輯地址空間中的行方向和列方向,而且在深度方向也需要訪問(wèn)邏輯地 址空間的情形中,也可以以信息數(shù)據(jù)單位在深度方向只讀出預(yù)定的數(shù) 據(jù)位,具有能夠削減用于存儲(chǔ)只讀出信息數(shù)據(jù)單位的預(yù)定的數(shù)據(jù)位的 冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案7有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜桨?6中記載的存儲(chǔ)裝置中,上述數(shù)據(jù)排列切換輸出部對(duì)構(gòu)成上述各存儲(chǔ) 單元陣列組的1個(gè)存儲(chǔ)單元陣 28上述列解碼器的第i和第j個(gè)輸出中的某一個(gè),其中j是滿足oq《n-l并且i一 j的整數(shù);笫i個(gè)緩沖器電路,該第i個(gè)緩沖器電路可根據(jù) 上述列解碼器的笫i個(gè)輸出來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的 第i條列線的輸出輸出到第i條數(shù)據(jù)輸出線;和第j個(gè)緩沖器電路, 該第j個(gè)緩沖器電路可根據(jù)上述笫j個(gè)多路復(fù)用器的輸出來(lái)控制是否 輸出上述位i的存儲(chǔ)單元陣列的第j條列線的輸出,可根據(jù)上述數(shù)據(jù) 排列切換信號(hào)來(lái)切換是否將該第j條列線的輸出輸出到上述第i個(gè)和 笫j個(gè)中的某一條數(shù)據(jù)輸出線,所以具有能夠削減用于存儲(chǔ)只讀出信 息數(shù)據(jù)單位的預(yù)定數(shù)據(jù)位的冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面積,也能夠用簡(jiǎn)單的 結(jié)構(gòu)實(shí)現(xiàn)該數(shù)據(jù)排列切換輸出部的效果。又,如果根據(jù)與本發(fā)明的方案8有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜桨?6中記栽的存儲(chǔ)裝置中,上述存儲(chǔ)單元陣列選擇部對(duì)構(gòu)成上述各存儲(chǔ) 單元陣列組的l個(gè)存儲(chǔ)單元陣列的每一個(gè)具有邏輯電路,該邏輯電 路根據(jù)選擇該1個(gè)存儲(chǔ)單元陣列的第0至第1-1個(gè)中的某一個(gè)存儲(chǔ)單 元陣列的存儲(chǔ)單元陣列選擇信號(hào)和來(lái)自上述列解碼器的n個(gè)選擇輸 出,使上述第i個(gè)緩沖器電路或上述第j個(gè)多路復(fù)用器電路中的某一 個(gè)成為有效,所以具有能夠削減用于存儲(chǔ)只讀出信息數(shù)據(jù)單位的預(yù)定 數(shù)據(jù)位的冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面積,也能夠用簡(jiǎn)單的結(jié)構(gòu)實(shí)現(xiàn)該存儲(chǔ)單 元陣列選擇部的效果。又,如果根據(jù)與本發(fā)明的方案9有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜桨?6中記載的存儲(chǔ)裝置中,上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列 切換信號(hào)為有效時(shí)選擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇 該列解碼器的第j個(gè)輸出;上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列切 換信號(hào)為有效時(shí)將上述笫j條列線的輸出輸出到上述第j條數(shù)據(jù)線, 在非有效時(shí)輸出到上述第i條數(shù)據(jù)線,所以具有能夠削減用于存儲(chǔ)只 讀出信息數(shù)據(jù)單位的預(yù)定數(shù)據(jù)位的冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面積,也能夠?qū)?現(xiàn)使該數(shù)據(jù)排列切換輸出部的多路復(fù)用器電路、緩沖器電路進(jìn)行簡(jiǎn)單 工作的效果。又,如果根據(jù)與本發(fā)明的方案IO有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因?yàn)閭溆酗@示用字體ROM,該顯示用字體ROM由在方案6中記栽 的存儲(chǔ)裝置構(gòu)成,存儲(chǔ)由縱m點(diǎn)、橫n點(diǎn)的多點(diǎn)構(gòu)成的上述顯示數(shù)據(jù), 以顯示用字體地址、和當(dāng)將顯示器配置在縱方向上時(shí)成為有效狀態(tài)的 顯示器配置信號(hào)為輸入,使用該數(shù)據(jù)排列切換信號(hào)作為上述顯示器配 置信號(hào),輸出與上述顯示用字體地址和上述顯示器配置信號(hào)相應(yīng)的顯 示用字體數(shù)據(jù);和顯示控制裝置,該顯示控制裝置具有根據(jù)從外部 輸入的水平同步信號(hào)和垂直同步信號(hào),控制畫面上的顯示工作,并且 生成上述顯示用字體地址的顯示工作控制電路;和輸入上述顯示器配 置方向信號(hào)、上述水平掃描計(jì)數(shù)值、上述顯示用字體地址和上述顯示 器配置信號(hào),如果上述顯示器配置信號(hào)或顯示器配置方向信號(hào)中的某 一個(gè)為無(wú)效則將上述顯示用字體地址作為變換字體地址輸出,如果上 述顯示器配置信號(hào)和上述顯示器配置方向信號(hào)兩者都有效,則將n-l 的l倍的值加到上述顯示用字體地址上,將從它的結(jié)果減去上述水平 掃描計(jì)數(shù)值和使1成為2倍后的值的相乘結(jié)果得到的值作為變換字體 地址輸出的上述存儲(chǔ)器訪問(wèn)控制電路,所以具有即便當(dāng)在90度旋轉(zhuǎn) TV畫面的用途中顯示由多個(gè)位數(shù)據(jù)構(gòu)成字體數(shù)據(jù)的1點(diǎn)那樣的,持 有灰度等級(jí)色的色表現(xiàn)的字體數(shù)據(jù)時(shí),也能夠不準(zhǔn)備各個(gè)旋轉(zhuǎn)狀態(tài)的 字體數(shù)據(jù),進(jìn)一步削減顯示用字體ROM面積的效果。又,如果根據(jù)與本發(fā)明的方案ll有關(guān)的存儲(chǔ)裝置,則因?yàn)閭溆?存儲(chǔ)電路,該存儲(chǔ)電路具有n個(gè)將可分別改寫1位數(shù)據(jù)的存儲(chǔ)單元在 列方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元陣列, 該n個(gè)存儲(chǔ)單元陣列被分配為在其第i個(gè)存儲(chǔ)單元陣列中存儲(chǔ)由n位 構(gòu)成的數(shù)據(jù)的第i位數(shù)據(jù),其中m、 n是滿足m、 n〉2的整數(shù),i是 滿足0《i《n-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇上述n個(gè)存 儲(chǔ)單元陣列的每m條字線;列解碼器,該列解碼器同時(shí)選擇上述n 個(gè)存儲(chǔ)單元陣列的每n條列線;和數(shù)據(jù)排列切換輸出部,該數(shù)據(jù)排列 切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自存儲(chǔ)由上述n位構(gòu)成的數(shù)據(jù) 的第0位至第n-l位的存儲(chǔ)單元陣列的各l位的n位數(shù)據(jù)、或來(lái)自存 儲(chǔ)該第0位至笫n-l位中的某l位的存儲(chǔ)單元陣列的同一字的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸入輸出線;數(shù)據(jù)寫入部,該數(shù)據(jù) 寫入部將從上述n條數(shù)據(jù)輸入輸出線的第i條數(shù)據(jù)輸入輸出線輸入的 數(shù)據(jù)分別寫入到上述n個(gè)存儲(chǔ)單元陣列的笫i個(gè)存儲(chǔ)單元陣列;和寫 入讀出控制部,該寫入讀出控制部根據(jù)寫入許可信號(hào)來(lái)使上述數(shù)據(jù)排 列切換輸出部和上述數(shù)據(jù)寫入部中的某一個(gè)工作,所以具有可以將任 意的信息數(shù)據(jù)存儲(chǔ)在多個(gè)存儲(chǔ)器地址中,只讀出預(yù)定的數(shù)據(jù)位,從而 能夠削減用于存儲(chǔ)冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案12有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜?案11中記栽的存儲(chǔ)裝置中,上述數(shù)據(jù)排列切換輸出部對(duì)各存儲(chǔ)單元 陣列中的每一個(gè)分別具有第j個(gè)多路復(fù)用器電路,該第j個(gè)多路復(fù) 用器電路根據(jù)數(shù)據(jù)排列切換信號(hào)來(lái)輸出上述列解碼器的第i和第j個(gè) 輸出中的某一個(gè),其中j是滿足0《j《n-l并且Wj的整數(shù);第i個(gè) 讀出緩沖器電路,該第i個(gè)讀出緩沖器電路可根據(jù)上述列解碼器的第 i個(gè)輸出來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的第i條列線的輸出輸 出到第i條數(shù)據(jù)輸入輸出線;和第j個(gè)讀出緩沖器電路,該第j個(gè)讀 出緩沖器電路可根據(jù)上述第j個(gè)多路復(fù)用器的輸出來(lái)控制是否輸出上 述位i的存儲(chǔ)單元陣列的第j條列線的輸出,可根據(jù)上述數(shù)據(jù)排列切 換信號(hào)來(lái)切換是否將該第j條列線的輸出輸出到上述第i條和第j條 中的某一條數(shù)據(jù)輸入輸出線,上述數(shù)據(jù)寫入部具有第i個(gè)寫入緩沖 器電路,該第i個(gè)寫入緩沖器電路可控制是否將第i條數(shù)據(jù)輸入輸出 線的數(shù)據(jù)輸出到上述位i的存儲(chǔ)單元陣列的第i條列線;上述寫入讀 出控制部具有第i個(gè)邏輯門電路,該第i個(gè)邏輯門電路根據(jù)上述寫 入許可信號(hào)來(lái)將上述列解碼器的第i個(gè)輸出輸出到上述數(shù)據(jù)排列切換 部或上述數(shù)據(jù)寫入部中的某一個(gè);和第j個(gè)邏輯門電路,該第j個(gè)邏 輯門電路根據(jù)上述寫入許可信號(hào)來(lái)將上述第j個(gè)多路復(fù)用器的輸出輸 出到上述數(shù)據(jù)排列切換部或上述數(shù)據(jù)寫入部中的某一個(gè),所以具有通 過(guò)具有上述那樣結(jié)構(gòu)的數(shù)據(jù)排列切換輸出部,能夠削減用于存儲(chǔ)冗長(zhǎng) 數(shù)據(jù)的存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案13有關(guān)的存儲(chǔ)裝置,則因?yàn)樵诜桨?2中記栽的存儲(chǔ)裝置中,上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排 列切換信號(hào)為有效時(shí)選擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇該列解碼器的第j個(gè)輸出;上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列 切換信號(hào)為有效時(shí)將上述第j條列線的輸出輸出到上述第j條數(shù)據(jù)線, 當(dāng)非有效時(shí)將上述第j條列線的輸出輸出到上述第i條數(shù)據(jù)線,所以 具有通過(guò)多路復(fù)用器電路和緩沖電路進(jìn)行上述那樣的工作,能夠削減 用于存儲(chǔ)冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案14有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因 為備有發(fā)送器,上述發(fā)送器具備處理器;發(fā)送數(shù)據(jù)存儲(chǔ)RAM,該 發(fā)送數(shù)據(jù)存儲(chǔ)RAM由在方案11中記栽的存儲(chǔ)裝置構(gòu)成,利用上述處 理器存儲(chǔ)發(fā)送數(shù)據(jù),并且將從該處理器輸出、當(dāng)讀出上述發(fā)送數(shù)據(jù)時(shí) 有效的交織控制信號(hào)用作上述數(shù)據(jù)排列切換信號(hào);和發(fā)送電路,該發(fā) 送電路交接上述處理器從上述發(fā)送數(shù)據(jù)存儲(chǔ)RAM讀出的數(shù)據(jù),所以 具有由于不需要用于交織處理的專用存儲(chǔ)器或存儲(chǔ)經(jīng)過(guò)交織的數(shù)據(jù) 的存儲(chǔ)區(qū)域,從而能夠削減存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案15有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因 為備有接收器,上述接收器具備處理器;接收數(shù)據(jù)存儲(chǔ)RAM,該 接收數(shù)據(jù)存儲(chǔ)RAM由在方案11中記載的存儲(chǔ)裝置構(gòu)成,利用上述處 理器存儲(chǔ)接收數(shù)據(jù),并且將從該處理器輸出、當(dāng)讀出接收數(shù)據(jù)時(shí)有效 的去交織控制信號(hào)用作上述數(shù)據(jù)排列切換信號(hào);和接收電路,該接收 電路接收上述處理器存儲(chǔ)到上述接收數(shù)據(jù)存儲(chǔ)RAM的接收數(shù)據(jù),所 以具有由于不需要用于去交織處理的專用存儲(chǔ)器或存儲(chǔ)經(jīng)過(guò)去交織 的數(shù)據(jù)的存儲(chǔ)區(qū)域,從而能夠削減存儲(chǔ)器面積的效果。又,如果根據(jù)與本發(fā)明的方案16有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因 為備有發(fā)送接收系統(tǒng),該發(fā)送接收系統(tǒng)具備構(gòu)成在方案14中記栽 的存儲(chǔ)器應(yīng)用裝置的上述發(fā)送器;構(gòu)成在方案15中記栽的存儲(chǔ)器應(yīng) 用裝置的上述接收器;和相互連接上述發(fā)送器和上述接收器的傳輸路 徑,所以具有由于不需要用于交織處理、去交織處理的專用存儲(chǔ)器或 存儲(chǔ)經(jīng)過(guò)交織、去交織的數(shù)據(jù)的存儲(chǔ)區(qū)域,從而能夠削減存儲(chǔ)器面積,又,如果根據(jù)與本發(fā)明的方案17有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因 為備有處理器系統(tǒng),該處理器系統(tǒng)具備CPU;和程序存儲(chǔ)器,該程 序存儲(chǔ)器由在方案1中記載的存儲(chǔ)裝置構(gòu)成,存儲(chǔ)由上述CPU執(zhí)行 的程序,并且輸入該CPU輸出的地址,將該地址中的上位地址用作 上述數(shù)據(jù)排列切換信號(hào),所以能夠用相同的存儲(chǔ)區(qū)域執(zhí)行多個(gè)不同的 程序,從而可以削減程序存儲(chǔ)器的存儲(chǔ)器尺寸。又,如果根據(jù)與本發(fā)明的方案18有關(guān)的存儲(chǔ)器應(yīng)用裝置,則因 為備有處理器系統(tǒng),該處理器系統(tǒng)具備由在方案l中記載的存儲(chǔ)裝 置構(gòu)成的程序存儲(chǔ)器;輸入第1系統(tǒng)時(shí)鐘信號(hào)的第1CPU;輸入反轉(zhuǎn) 了上述第1系統(tǒng)時(shí)鐘信號(hào)的第2系統(tǒng)時(shí)鐘信號(hào)的第2CPU;和選擇上 述第1CPU輸出的地址信號(hào)和上述第2CPU輸出的地址信號(hào)并輸出到 上述程序存儲(chǔ)器的選擇部,其中,當(dāng)上述第1系統(tǒng)時(shí)鐘信號(hào)為第1邏 輯值時(shí)將上述第1CPU輸出的地址信號(hào)輸入到上述程序存儲(chǔ)器中,當(dāng) 上述第1系統(tǒng)時(shí)鐘信號(hào)為第2邏輯值時(shí)將上述第2CPU輸出的地址信 號(hào)輸入到上述程序存儲(chǔ)器中,所以具有即^^在存在多個(gè)CPU的情形 中,也由于能夠用 一個(gè)程序存儲(chǔ)器的相同存儲(chǔ)區(qū)域執(zhí)行多個(gè)不同的程 序,從而可以削減程序存儲(chǔ)器的存儲(chǔ)器尺寸的效果。
圖l是表示與本發(fā)明的實(shí)施方式l有關(guān)的存儲(chǔ)裝置的概略結(jié)構(gòu)的框圖。圖2(a)是用于表示與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置的 地址變換工作原理的,表示4x4點(diǎn)的數(shù)字"1"的圖,圖2 (b)是用于表示與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置的 數(shù)據(jù)排列變換工作原理的,表示分配給4x4點(diǎn)的數(shù)字"1"的地址的 圖。圖2 (c)據(jù)的圖。圖2 (d)是用于表示與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置的 數(shù)據(jù)排列變換工作原理的,表示由最初的水平掃描讀出的字體數(shù)據(jù)的 圖。圖2 (e)是用于表示與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置的 數(shù)據(jù)排列變換工作原理的,表示順時(shí)針90度旋轉(zhuǎn)畫面的狀態(tài)的圖。圖2(f)是用于表示與本發(fā)明的實(shí)施方式l有關(guān)的存儲(chǔ)裝置的數(shù) 據(jù)排列變換工作原理的,表示在順時(shí)針90度旋轉(zhuǎn)畫面的狀態(tài)中讀出 的地址的圖。圖2 (g)是用于表示與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置的數(shù)據(jù)排列變換工作原理的,表示正立地顯示字體的狀態(tài)的圖。圖3是表示與本發(fā)明的實(shí)施方式2有關(guān)的存儲(chǔ)器應(yīng)用裝置的第1顯示控制裝置中的概略結(jié)構(gòu)的框圖。圖4是表示圖3中的數(shù)據(jù)排列變換電路的圖。圖5 (a)是表示圖3中的字體數(shù)據(jù)的狀態(tài)的圖。圖5 (b)是表示當(dāng)將TV畫面設(shè)置成橫長(zhǎng)時(shí)顯示圖3中的字體數(shù)據(jù)的狀態(tài)的圖。圖5(c)是表示當(dāng)將TV畫面設(shè)置成縱長(zhǎng)時(shí)顯示圖3中的字體數(shù)據(jù)的狀態(tài)的圖。圖6是表示與本發(fā)明的實(shí)施方式2有關(guān)的存儲(chǔ)器應(yīng)用裝置的第2顯示控制裝置中的概略結(jié)構(gòu)的框圖。圖7是表示圖6中的存儲(chǔ)器訪問(wèn)控制電路的圖。圖8是表示圖6中的數(shù)據(jù)排列變換電路的圖。圖9 (a)是表示圖6中的字體數(shù)據(jù)的狀態(tài)的圖。圖9 (b)是表示當(dāng)將TV畫面設(shè)置成橫長(zhǎng)時(shí)顯示圖6中的字體數(shù)據(jù)的狀態(tài)的圖。圖9(c)是表示當(dāng)將TV畫面設(shè)置成縱長(zhǎng)時(shí)顯示圖6中的字體數(shù)據(jù)的狀態(tài)的圖。圖10是表示與本發(fā)明的實(shí)施方式3有關(guān)的存儲(chǔ)裝置的概略結(jié)構(gòu)的框圖,圖11是表示與本發(fā)明的實(shí)施方式4有關(guān)的存儲(chǔ)器應(yīng)用裝置的第 3顯示控制裝置中的存儲(chǔ)器訪問(wèn)控制電路的概略結(jié)構(gòu)的框圖。圖12 (a)是表示本實(shí)施方式4中的字體數(shù)據(jù)的狀態(tài)的圖。圖12 (b)是表示當(dāng)將TV畫面設(shè)置成橫長(zhǎng)時(shí)顯示本實(shí)施方式4 中的字體數(shù)據(jù)的狀態(tài)的圖。圖12 (c)是表示當(dāng)將TV畫面設(shè)置成縱長(zhǎng)時(shí)顯示本實(shí)施方式4 中的字體數(shù)據(jù)的狀態(tài)的圖,圖13是表示與本發(fā)明的實(shí)施方式5有關(guān)的存儲(chǔ)裝置的概略結(jié)構(gòu) 的框圖。圖14是表示與本發(fā)明的實(shí)施方式6有關(guān)的存儲(chǔ)器應(yīng)用裝置的發(fā) 送接收系統(tǒng)中的概略結(jié)構(gòu)的框圖。圖15 (a)是與本發(fā)明的實(shí)施方式6有關(guān)的發(fā)送器側(cè)的處理器中 的命令步驟的流程圖。圖15 (b)是與本發(fā)明的實(shí)施方式6有關(guān)的接收器側(cè)的處理器中 的命令步驟的流程圖。圖16 (a)是表示用與本發(fā)明的實(shí)施方式7有關(guān)的存儲(chǔ)器應(yīng)用裝 置的第1CPU的處理器系統(tǒng)中的概略結(jié)構(gòu)的框圖。圖16(b)是表示用與本發(fā)明的實(shí)施方式7有關(guān)的存儲(chǔ)器應(yīng)用裝 置的第1、第2CPU的處理器系統(tǒng)中的概略結(jié)構(gòu)的框圖。圖17是表示已有的存儲(chǔ)裝置的ROM中的結(jié)構(gòu)的框圖。圖18是表示已有的存儲(chǔ)器應(yīng)用裝置的顯示控制裝置中的結(jié)構(gòu)的框圖。圖19 (a)是表示圖18中的字體數(shù)據(jù)的狀態(tài)的圖。圖19 (b)是表示當(dāng)將TV畫面設(shè)置成橫長(zhǎng)時(shí)顯示圖18中的字 體數(shù)據(jù)的狀態(tài)的圖。圖19(c)是表示當(dāng)將TV畫面設(shè)置成縱長(zhǎng)時(shí)顯示圖18中的字體 數(shù)據(jù)的狀態(tài)的圖。圖20 (a)是表示將TV畫面設(shè)置成橫長(zhǎng)的狀態(tài)的圖。圖20 (b)是表示將TV畫面設(shè)置成縱長(zhǎng)的狀態(tài)的圖。 圖20( c )是表示將TV畫面設(shè)置成橫長(zhǎng)而顯示4x4點(diǎn)的數(shù)字"1" 的狀態(tài)的圖。圖20( d )是表示將TV畫面設(shè)置成縱長(zhǎng)而顯示4x4點(diǎn)的數(shù)字"1" 的狀態(tài)的圖。圖21 (a)是表示當(dāng)在TV畫面上用灰度等級(jí)色顯示圖18中的 字體數(shù)據(jù)的色表現(xiàn)時(shí)的層的圖,圖21 (b)是表示當(dāng)在TV畫面上用灰度等級(jí)色顯示圖18中的 字體數(shù)據(jù)的色表現(xiàn)時(shí)的水平掃描的圖。圖22是表示存儲(chǔ)在圖20的存儲(chǔ)器中的字體數(shù)據(jù)的邏輯地址空間 圖像的圖。圖23是表示已有的存儲(chǔ)器應(yīng)用裝置的發(fā)送接收系統(tǒng)中的結(jié)構(gòu)的框圖。圖24 (a)是表示圖23的發(fā)送接收系統(tǒng)中的發(fā)送數(shù)據(jù)的一個(gè)例 子的圖。圖24 (b)是表示圖23的發(fā)送接收系統(tǒng)中的傳送數(shù)據(jù)的一個(gè)例 子的圖。圖25 (a)是在通常的RAM中用處理器的邏輯運(yùn)算功能等實(shí)現(xiàn) 交織處理時(shí)的流程圖。圖25 (b)是在通常的RAM中用處理器的邏輯運(yùn)算功能等實(shí)現(xiàn) 去交織處理時(shí)的流程圖。圖26是表示在用已有的存儲(chǔ)器應(yīng)用裝置的CPU的處理器系統(tǒng)中 的結(jié)構(gòu)的框圖。(附圖標(biāo)記說(shuō)明)100 存儲(chǔ)塊10, 1" 12, 13,…,lw存儲(chǔ)單元陣列 101、 201、 301 數(shù)據(jù)排列切換輸出部102 字解碼器103 列解碼器20,…,字選擇信號(hào) 30,…,3n.,列選擇信號(hào)Ooo,…,0m-in-i、 loo,…,lm-ln-l、 2()0,…,2m-ln-l 、 3oo,…,3加-ln-l、…、n漏loo, …,n-lm-ln-l 存儲(chǔ)單元200,…,20^、 21。,…,21".....2n畫U,…,2n-l^、 40。,…,40"緩沖器電路300,…,30n.,、 310,…,31"、…、3n-l0,…,3n-l^多路復(fù)用器40,…,數(shù)據(jù)輸出 410,…,41^數(shù)據(jù)輸出500,…,50n"、 510,…,51"、 520,…,52^、 530,…,53^、 500a,…,50^a、 500b,…,50 _^2輸入"與"門電路 104存儲(chǔ)單元陣列選擇部 105數(shù)據(jù)寫入部 106寫入讀出控制部 131數(shù)據(jù)排列切換信號(hào) 206顯示用字體ROM 503顯示工作控制電路 509顯示數(shù)據(jù)移位寄存器 513數(shù)據(jù)排列變換電路 517存儲(chǔ)器訪問(wèn)控制電路 600, 1000加法器 601, 1001乘法器具體實(shí)施方式
下面,一面參照附圖一面說(shuō)明與本發(fā)明的實(shí)施方式有關(guān)的存儲(chǔ)裝 置和存儲(chǔ)器應(yīng)用裝置。 (實(shí)施方式1)首先,使用
與本發(fā)明的實(shí)施方式l有關(guān)的存儲(chǔ)裝置。圖1是表示與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置的概略結(jié)構(gòu)的框圖。在圖1中,100是存儲(chǔ)塊,10, 1"…,l"是存儲(chǔ)單元陣列,20, 2i,…,2w是字選擇信號(hào),3。, …,3"是列選擇信號(hào),0。。, 0。"…,Om-in-l、 l()O, lo" …,lm-ln-l、 …、n-loo, n-loi , …,H-lm-ln-l是存儲(chǔ)單元,40, 4,,…,4^是數(shù)據(jù)輸出。它們與圖17所示的已有的存儲(chǔ)裝置1635的存儲(chǔ)單元陣列1601, 1602,…,1603,字選擇信號(hào)1604, 1605,…,1606,列選擇信號(hào) 1607, 1608, ... , 1609,存儲(chǔ)單元1610, 1611, ... , 1612, 1613, 1614,..., 1615, 1616, 1617,…,1618,數(shù)據(jù)輸出1628, 1629,…,1630同 樣。此外,存儲(chǔ)單元0。。, 0。"…,Om.^" 1。。, 1。"…,lm_llM.....n-l0。, n-l(u,…,n-lm.llM,在圖中的橫方向上通過(guò)未圖示的m條字 線相互連接起來(lái),并且在縱方向上通過(guò)未圖示的n條列線(與各存儲(chǔ) 單元陣列有關(guān))相互連接起來(lái)。將上述字選擇信號(hào)輸入到m條字線。 2ii (i=0至n-l)是持有放大存儲(chǔ)單元iii和連接在與它相同的列 線(未圖示)上的其它的存儲(chǔ)單元的輸出的讀出放大器功能,并且持 有能夠根據(jù)列選擇信號(hào)3i控制放大結(jié)果的輸出/非輸出的門電路功能 的緩沖器電路。2ij (i, j=0至n-l,其中的)是持有放大存儲(chǔ)單元ijj和連接在 與它相同的列線(未圖示)上的存儲(chǔ)單元的輸出的讀出放大器功能, 并且持有能夠根據(jù)多路復(fù)用器3ij的輸出和數(shù)據(jù)排列切換信號(hào)131、數(shù) 據(jù)排列切換信號(hào)131的反轉(zhuǎn)信號(hào)(根據(jù)反相器132)控制放大結(jié)果的 輸出/非輸出的門電路功能的緩沖器電路。這里,與位i(i-O, 1,…,n-l)的存儲(chǔ)單元陣列l(wèi)i的列地址i 對(duì)應(yīng)的緩沖器電路,即與位O的存儲(chǔ)單元陣列U的存儲(chǔ)單元0。。對(duì)應(yīng) 的緩沖器電路20n,與位l的存儲(chǔ)單元陣列l(wèi),的存儲(chǔ)單元l(n對(duì)應(yīng)的緩 沖器電路21n,與位n-l的存儲(chǔ)單元陣列l(wèi)"的存儲(chǔ)單元n-l0lM 對(duì)應(yīng)的緩沖器電路2n-l^分別由單一的緩沖器電路20。a, 2"a,…, 2n-ln.!a構(gòu)成。與此相對(duì),其它的緩沖器電路20,,…,20n.,、 210, 212(未圖示),…,21^.....2n-l。, 2n-ln…,2n-ln_2分別由3個(gè)緩沖器電路,即,緩沖器電路2(ha,…,20^a、2Ua,2l2a(未圖示),…,21^a、…、 2n-l0a, 2n-:M, …,2n-ln-2a和緩沖器電路2(hb, ... , 20n-,b、 210b, 212b(未圖示),...,21^b.....2n-l0b, 2n-lib, …,2n-ln.2b和緩沖器電路20,c,…,20^c、21。c,2l2C(未圖示),".,21^c.....2n-l0c, 2n-l,c, …,2n-ln-2C構(gòu)成。這是因?yàn)榇嬖谥幢氵M(jìn)行字體數(shù)據(jù)的旋轉(zhuǎn)也不需要變換的所謂 的不動(dòng)點(diǎn),與該不動(dòng)點(diǎn)對(duì)應(yīng)的緩沖器電路能夠由l個(gè)緩沖器電路構(gòu)成 的緣故。單一的緩沖器電路2ija,分別只由列選擇信號(hào)3i控制,輸出 分別與數(shù)據(jù)輸出4i連接。這些緩沖器電路20。,…,20^、 21o,…,21".....2n-l。,…,2n-U!中,使構(gòu)成它的緩沖器電路20。a,…,20^a、21oa,…,21^a.....2n畫loa,…,2n-lwa分別與存儲(chǔ)單元0。0,…,0, 100,…,1。^、...、 n-l0o,…,n-l^對(duì)應(yīng)的列線(未圖示)連接。緩沖器電路20oa,21,a,…,2n-l^a的輸出與數(shù)據(jù)輸出4。,4n…, 4w連接。又,緩沖器電路20!b,…,20^b、 210b, 2121)(未圖示),…,21^b.....2n-l。b,…,2n-ln_2b分別與緩沖器電路2(^a,…,20^a、210a, 2128(未圖示),…,21^a、…、2n-l0a,…,2n-ln.2a的后圾 連接,它的輸出分別與數(shù)據(jù)輸出4"…,4^、 40, 42(未圖示),…, 4^、…、4。,…,4"連接。進(jìn)一步,緩沖器電路2(hc,…,20^c、 210c, 212C(未圖示),…, 21n.!c、…、2n-l。c,…,2n-ln.2C分別與緩沖器電路2(ha, ... , 20^a、 210a, 2128(未圖示),…,21^a、…、2n-l。a, ..., 2n-ln.2a的后級(jí)連接,它的輸出分別與數(shù)據(jù)輸出40,…,40、4n4i,…,^.....4^,…,4"連接。多路復(fù)用器3(h,由數(shù)據(jù)排列切換信號(hào)131選擇控制,當(dāng)數(shù)據(jù)排 列切換信號(hào)131為L(zhǎng)電平時(shí)輸出列選擇信號(hào)3n當(dāng)為H電平時(shí)輸出 列選擇信號(hào)3。。同樣,多路復(fù)用器30^,當(dāng)數(shù)據(jù)排列切換信號(hào)131為 L電平時(shí)輸出列選擇信號(hào)3",當(dāng)為H電平時(shí)輸出列選擇信號(hào)3。。多路復(fù)用器310,當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出列選 擇信號(hào)30,當(dāng)為H電平時(shí)輸出列選擇信號(hào)3h多路復(fù)用器312(未圖 示),當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出列選擇信號(hào)32(未圖 示),當(dāng)為H電平時(shí)輸出列選擇信號(hào)3,。多路復(fù)用器31^,當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出列 選擇信號(hào)3^,當(dāng)為H電平時(shí)輸出列選擇信號(hào)3,。多路復(fù)用器3n-l。, 當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出列選擇信號(hào)30,當(dāng)為H電 平時(shí)輸出列選擇信號(hào)3^。多路復(fù)用器3n-ln-2,當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出 列選擇信號(hào)3n.2,當(dāng)為H電平時(shí)輸出列選擇信號(hào)3^。又,多路復(fù)用器30"…,30^, 310, 312(未圖示),…,31^.....3n-l0,…,311-1 _2分別具有2輸入OR門電路30,a,…,30^a、 31。a, 3123(未圖示),…,31".,a、…、3n國(guó)loa,…,3n-ln.2a; 2輸入AND 門電路3(hb,…,30^b、 310b, 3121)(未圖示),…,31^b、…、 3n-lob,…,3n-ln-2b;和2輸入AND門電路3(hc,…,30^c、 310c, 312"未圖示),…,31n-,c、 " 、 3n-l0c, …,3n-ln-2c。而且,構(gòu)成為由2輸入OR門電路ka接受這些2輸入AND門 電路kb(k-30"…,30n."31。,3l2(未圖示),…,31^、…、3n-l。,…, 3n-ln.2)和2輸入AND門電路kc的輸出。多路復(fù)用器k的輸出成為 如下那樣。其中,設(shè)以下式子的右項(xiàng)中的符號(hào)表示相應(yīng)的信號(hào)線的邏輯值, "/"表示信號(hào)的邏輯值的反轉(zhuǎn)," "表示邏輯積。 成為多路復(fù)用器30,的輸出=/131 3i+131 30多路復(fù)用器30i的輸出-z131 . 3i+131 30 (未圖示)多路復(fù)用器30"的輸出=/131 多路復(fù)用器310的輸出=/131 多路復(fù)用器312的輸出=/131 多路復(fù)用器31i的輸出-Al31 3,+131 (未圖示)多路復(fù)用器31 .1的輸出=/131 '3^+131 '3i多路復(fù)用器311-10的輸出=/131 30+131 多路復(fù)用器311-1|的輸出=/131 '3i+131 '3w (未圖示)多路復(fù)用器3n-ln.2的輸出W131 3n_2+131 又,緩沖器電路2(ha,…,20^a、 210a, 2123(未圖示),…,21n.ia.....2n-l0a,…,2n-ln.2a的控制信號(hào)是多路復(fù)用器30"…,30n." 310, 31,(未圖示),…,31^.....3n-l。,…,3n-ln.2的輸出信號(hào)。緩沖器電路2(hb, ... , 20^b、 21。b, 212b(未圖示),…,21^b.....2n-l。b,…,211-1 .21)的控制信號(hào)是數(shù)據(jù)排列切換信號(hào)131本身,緩沖 3^+131 30 30+131 3!32+131 . 3!(未圖示)器電路20,c, ".,20^c、21oC,2l2C(未圖示),…,21^c.....2n醫(yī)l。c,,2n-ln.2c的控制信號(hào)是根據(jù)反相器132的數(shù)據(jù)排列切換信號(hào)131的反 轉(zhuǎn)信號(hào).又,數(shù)據(jù)排列切換輸出部101由上述的緩沖器電路20。,…, 2ii,…,2n國(guó)ln.,、緩沖器電路2(h,…,20"、 210, 212(未圖示),…,21 m.....2n-l0,…,2n-lo-2和多路復(fù)用器30"…,30n." 310, 312(未圖示),…,31^、…、3n-l0,…,3n國(guó)ln.2構(gòu)成。該數(shù)據(jù)排列切換輸出部101,與數(shù)據(jù)排列切換信號(hào)131相應(yīng)地, 將來(lái)自位0至位n-l的各存儲(chǔ)單元陣列的分別各l位的n位數(shù)據(jù),或 來(lái)自位0至位n-l中的某1個(gè)存儲(chǔ)單元陣列的同一字的n位數(shù)據(jù)中的 某一個(gè)輸出到數(shù)據(jù)輸出4o,…,4^。下面說(shuō)明工作。當(dāng)將H電平輸入到存儲(chǔ)塊100的字選擇信號(hào)2。和列選擇信號(hào)30 中,將L電平輸入到其它的字選擇信號(hào)2,,…,2w和列選擇信號(hào) …,3"中時(shí),這時(shí)如果數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平,則緩 沖器電路20e, 210,…,2n-lo將存儲(chǔ)單元0。0, 100,…,n-lo。的輸出 輸出到數(shù)據(jù)輸出4。, 4"…,《."其它的緩沖器電路2(h,…,20^、 21"…,21^、…、2n-l"…,2n-l^成為非輸出。這時(shí),本存儲(chǔ)裝置與已有的存儲(chǔ)裝置同樣能夠讀出存儲(chǔ)在預(yù)定的 存儲(chǔ)器地址中的信息數(shù)據(jù)。又,如果數(shù)據(jù)排列切換信號(hào)131為H電平,則緩沖器電路200, 20,,…,20^將存儲(chǔ)單元000 , 001,…,On的輸出輸出到數(shù)據(jù)輸出 40, 4"…,4",緩沖器電路21。, 212(未圖示),…,21 ."…、 2n-l0,…,2n-l^成為非輸出,由此本存儲(chǔ)裝置可以只讀出存儲(chǔ)在多 個(gè)存儲(chǔ)器地址中的信息數(shù)據(jù)的預(yù)定的數(shù)據(jù)位。下面更詳細(xì)地說(shuō)明上述2種情形。首先,數(shù)據(jù)排列切換信號(hào) 131為L(zhǎng)電平時(shí),多路復(fù)用器30n的輸出-3i輸出-3i (未圖示)多路復(fù)用器3(U的輸出-3^ 多路復(fù)用器310的輸出=30多路復(fù)用器31,的輸出=3,(未圖示)多路復(fù)用器31^的輸出=3"多路復(fù)用器3n-U的輸出-3多路復(fù)用器3n-li的輸出-3i (未圖示)多路復(fù)用器3n-ln_2的輸出-3n.2與列選擇信號(hào)3n, 3n…,3^的成為H的信號(hào)對(duì)應(yīng)的多路復(fù)用 器的輸出成為有效。又,因?yàn)榫彌_器電路2(hb,…,2(Ub、 210b,…,2U.....2n-l。b, 2n-hb,…,2n-ln.2b的控制信號(hào)是數(shù)據(jù)排列切換信號(hào)131本身,所以這些緩沖器電路2(hb,…,20wb、 21。b,…,21nlb.....2n-l0b, 2n-l!b, 2n-ln_2b的輸出成為非有效。相反地,緩沖器電路20,c.....20n_lC、 21。c,…,21n.lC、 2n-l0c,2n-1l,c,…,2n-ln.2c的輸出成為有效。從而,例如,如果列選擇信號(hào)30, 3i,…,3^中只有3o成為H,則多路復(fù)用器31。..... 3n-l。的輸出成為有效,選擇緩沖器電路210a,…,2n-l0a的輸出,這時(shí),因?yàn)榫彌_器電路21。b,…,2n-l。b的輸出成為非有效, 緩沖器電路20。a的輸出也成為有效,所以存儲(chǔ)單元000, 100,…,n-l00 的輸出出現(xiàn)在數(shù)據(jù)輸出40,…,4^上。又,如果列選擇信號(hào)3。, 3n…,中只有3,成為H,則只有 多路復(fù)用器30,, 32,(未圖示),…,3n-h的輸出成為有效,緩沖器 電路2(ha, 22^(未圖示),...,2n-l,a的輸出成為有效。又,因?yàn)?緩沖器電路21,a的輸出也成為有效,所以存儲(chǔ)單元0。" 101,…,n-l01 的輸出出現(xiàn)在數(shù)據(jù)輸出40, 4n…,4w上。下面,同樣,如果列選擇信號(hào)3。, 3,,…,3^中只有某個(gè)信號(hào) 成為H,則與它對(duì)應(yīng)的各存儲(chǔ)單元的輸出出現(xiàn)在數(shù)據(jù)信號(hào)40, 4"…, d上。與此相對(duì),首先,在數(shù)據(jù)排列切換信號(hào)131為H電平的情況下,成為多路復(fù)用器3(h的輸出-3。多路復(fù)用器30i的輸出-3。(未圖示)多路復(fù)用器30^的輸出-3 多路復(fù)用器3U的輸出-3i多路復(fù)用器31i的輸出-3i (未圖示)多路復(fù)用器31^的輸出-3,多路復(fù)用器3n-l。的輸出=3^多路復(fù)用器3n-lj的輸出-3^ (未圖示)多路復(fù)用器3n-ln_2的輸出-3"因此,例如當(dāng)列選擇信號(hào)3。, 3,,…,3^中只有信號(hào)3。成為H 時(shí),緩沖器電路20。a, 20,a,…,20^a的輸出成為有效。這時(shí),因?yàn)榫彌_器電路20,b,…,20^b的輸出成為有效,緩沖 器電路20!c,…,20^c的輸出成為非有效,所以存儲(chǔ)單元0。。,Ocn,…, On的輸出出現(xiàn)在數(shù)據(jù)輸出40, 4,,…,4w上。又,當(dāng)列選擇信號(hào)3。, …,3"中只有信號(hào)3!成為H時(shí),緩 沖器電路21。a, 2ha,…,21^a的輸出成為有效。這時(shí),因?yàn)榫彌_器電路2Ub, 2hb(未圖示),…,2U,b的輸 出成為有效,緩沖器電路21oC, 212C(未圖示),…,21^c的輸出成 為非有效,所以存儲(chǔ)單元100, 101,…,low的輸出出現(xiàn)在數(shù)據(jù)輸出 40, 4"…,4"上。下面,同樣,如果列選擇信號(hào)30, 3"…,3^中只有某個(gè)信號(hào) 成為H,則與它對(duì)應(yīng)的存儲(chǔ)單元陣列的同一行地址的全部輸出出現(xiàn)在 數(shù)據(jù)信號(hào)40, 4"…,4w中。下面,為了使說(shuō)明簡(jiǎn)略化,將與已有例同樣的4x4字體數(shù)據(jù)作為 例子進(jìn)行說(shuō)明。對(duì)圖2 (a)所示的4x4的字體數(shù)據(jù)"1",設(shè)如圖2(b)所示那樣分配地址。這里,如果畫面為標(biāo)準(zhǔn)狀態(tài),即設(shè)置成橫長(zhǎng)的,數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平,則如圖2(c)所示,在最初的水平掃描中被讀出的 地址0的數(shù)據(jù),如圖2 (d)所示,字體數(shù)據(jù)如圖2(d)所示被讀出 與最上段相應(yīng)的行??墒牵?dāng)將畫面順時(shí)針旋轉(zhuǎn)了 90度時(shí),在畫面右端縱顯示出圖 2 (e)的狀態(tài),但是通過(guò)將數(shù)據(jù)排列切換信號(hào)131設(shè)定為H,讀出圖 2 (f),顯示圖2 (g),顯示出逆時(shí)針旋轉(zhuǎn)了 90度的字體。因?yàn)楫?面已經(jīng)順時(shí)針旋轉(zhuǎn)了 90度,所以抵消了該順時(shí)針旋轉(zhuǎn)的旋轉(zhuǎn)份量, 字體在正立的狀態(tài)下被顯示出來(lái)。這樣,如果根據(jù)本實(shí)施方式l,則因?yàn)闃?gòu)成為當(dāng)進(jìn)行從構(gòu)成存儲(chǔ) 單元陣列的存儲(chǔ)單元的讀出時(shí),可以根據(jù)數(shù)據(jù)排列切換信號(hào)的值控制 讀出各存儲(chǔ)單元陣列的同 一地址的存儲(chǔ)單元還是讀出構(gòu)成1個(gè)存儲(chǔ)單 元陣列的同一行的全部地址的存儲(chǔ)單元,所以可以進(jìn)行從同一存儲(chǔ)裝 置讀出各存儲(chǔ)單元陣列的同 一地址的存儲(chǔ)單元或者讀出構(gòu)成1個(gè)存儲(chǔ) 單元陣列的同一行的全部地址的存儲(chǔ)單元這2種不同的讀出,不需要 準(zhǔn)備與這2種讀出方式對(duì)應(yīng)的不同的存儲(chǔ)裝置,可以削減存儲(chǔ)器容量 或面積。(實(shí)施方式2)下面,圖3說(shuō)明與本發(fā)明的實(shí)施方式2有關(guān)的存儲(chǔ)器應(yīng)用裝置。 圖3是表示作為與本發(fā)明的實(shí)施方式2有關(guān)的存儲(chǔ)器應(yīng)用裝置的 顯示控制裝置的概略結(jié)構(gòu)的框圖。在圖3中,顯示控制裝置200、水平同步信號(hào)201、垂直同步信 號(hào)202、顯示工作控制電路203、顯示用字體地址204、顯示用字體數(shù) 據(jù)207、顯示數(shù)據(jù)208、顯示數(shù)據(jù)移位寄存器209、顯示用點(diǎn)時(shí)鐘210、 顯示信號(hào)211、顯示器212,分別與圖18所示的已有的存儲(chǔ)器應(yīng)用裝 置的顯示控制裝置1700、水平同步信號(hào)1701、垂直同步信號(hào)1702、 顯示工作控制電路1703、顯示用字體地址1704、顯示用字體數(shù)據(jù)1706、 顯示數(shù)據(jù)1707、顯示數(shù)據(jù)移位寄存器1708、顯示用點(diǎn)時(shí)鐘1709、顯示信號(hào)1710、顯示器1711相同。205是當(dāng)通常地(橫長(zhǎng)地)配置顯示器212時(shí)成為L(zhǎng)電平,當(dāng)使 顯示器212旋轉(zhuǎn)90度而配置在縱方向(縱長(zhǎng)地配置)時(shí)成為H電平 的顯示器配置信號(hào)。213是輸入顯示用字體數(shù)據(jù)207和顯示器配置信號(hào)205,當(dāng)顯示 器配置信號(hào)205為L(zhǎng)電平時(shí)原封不動(dòng)地輸出顯示用字體數(shù)據(jù)207作為 變換字體數(shù)據(jù)214,當(dāng)為H電平時(shí)從最上位到最下位反轉(zhuǎn)顯示用字體 數(shù)據(jù)207的數(shù)據(jù)排列,作為變換字體數(shù)據(jù)214輸出的數(shù)據(jù)排列變換電 路。206是與本發(fā)明的實(shí)施方式1有關(guān)的存儲(chǔ)裝置同樣地構(gòu)成的顯示 用字體ROM,使顯示器配置信號(hào)205與圖1的數(shù)據(jù)排列切換信號(hào)131 連接。圖4是表示圖3中的數(shù)據(jù)排列變換電路213的圖。輸入到數(shù)據(jù)排 列變換電路213的顯示用字體數(shù)據(jù)207,由排列變換電路300從最上 位到最下位反轉(zhuǎn)數(shù)據(jù)排列的排列順序并進(jìn)行輸出。這就是進(jìn)行當(dāng)使畫 面向右方向旋轉(zhuǎn)90度時(shí)所必需的,數(shù)據(jù)的上位側(cè)和下位側(cè)的調(diào)換。選擇器301是在顯示器配置信號(hào)205為L(zhǎng)電平時(shí)輸出顯示用字 體數(shù)據(jù)207作為變換字體數(shù)據(jù)214,在H電平時(shí)輸出來(lái)自排列變換電 路300的輸出作為變換字體數(shù)據(jù)214的電路。在如以上那樣地構(gòu)成的顯示控制裝置200中,因?yàn)楫?dāng)進(jìn)行顯示工 作時(shí),當(dāng)通常地配置顯示器212時(shí)顯示器配置信號(hào)205成為L(zhǎng)電平, 所以從顯示用字體ROM206讀出的顯示用字體數(shù)據(jù)207,與已有技術(shù) 相同,讀出圖19 (a)所示的相同的字體數(shù)據(jù),從數(shù)據(jù)排列變換電路 213原封不動(dòng)地輸出顯示用字體數(shù)據(jù)207作為變換字體數(shù)據(jù)214,所 以在TV畫面上進(jìn)行與已有扶術(shù)相同的圖19 (b)所示的顯示。與此相對(duì),當(dāng)將顯示器212配置在縱方向上時(shí),因?yàn)轱@示器配置 信號(hào)205成為H電平,所以從顯示用字體ROM206讀出的顯示用字 體數(shù)據(jù)207,將在圖19 (a)所示的字體數(shù)據(jù)的第l行讀出的位O的 數(shù)據(jù)作為最下位的位,將在第2行讀出的位0的數(shù)據(jù)作為位1,…,將在當(dāng)字體數(shù)據(jù)為縱m點(diǎn)時(shí)的第m行讀出的位0的數(shù)據(jù)作為最上位 的位,分別被讀出。下面,由數(shù)據(jù)排列變換電路213從最上位到最下位反轉(zhuǎn)數(shù)據(jù)排列 的排列順序,由此在TV畫面上顯示圖5(a)所示的字體數(shù)據(jù)作為變 換字體數(shù)據(jù)214。圖5 (b)表示從通常(橫長(zhǎng))地配置的方向觀察這 時(shí)的TV畫面的狀態(tài)。當(dāng)使它向右方向旋轉(zhuǎn)90度時(shí)成為圖5 (c)所 示的狀態(tài)。這表示即便使畫面向右方向旋轉(zhuǎn)90度,也能夠正立地顯 示圖19 (a)所示的字體數(shù)據(jù)。下面,圖6是表示作為與本發(fā)明的實(shí)施方式2有關(guān)的存儲(chǔ)器應(yīng)用 裝置的其它顯示控制裝置的概略結(jié)構(gòu)的框圖。在圖6中,顯示控制裝置500、水平同步信號(hào)501、垂直同步信 號(hào)502、顯示工作控制電路503、顯示用字體地址504、顯示器配置信 號(hào)505、顯示用字體ROM506、顯示用字體數(shù)據(jù)507、顯示數(shù)據(jù)508、 顯示數(shù)據(jù)移位寄存器509、顯示用點(diǎn)時(shí)鐘510、顯示信號(hào)511、顯示器 512、變換字體數(shù)據(jù)514分別與圖3所示的存儲(chǔ)器應(yīng)用裝置的顯示控 制裝置200、水平同步信號(hào)201、垂直同步信號(hào)202、顯示工作控制電 路203、顯示用字體地址204、顯示器配置信號(hào)205、顯示用字體 ROM206、顯示用字體數(shù)據(jù)207、顯示數(shù)據(jù)208、顯示數(shù)據(jù)移位寄存器 209、顯示用點(diǎn)時(shí)鐘210、顯示信號(hào)211、顯示器212、變換字體數(shù)據(jù) 214相同。515是當(dāng)配置TV畫面時(shí),在通常地配置時(shí)和向右方向旋轉(zhuǎn)卯 度時(shí)成為L(zhǎng)電平,只在向左方向旋轉(zhuǎn)90度時(shí)成為H電平的表示旋轉(zhuǎn) 方向的顯示器配置方向信號(hào)。516是對(duì)水平同步信號(hào)501進(jìn)行計(jì)數(shù)的結(jié)果得到的值,是當(dāng)字體 數(shù)據(jù)的第l行的水平掃描開(kāi)始時(shí)復(fù)位為0,而且當(dāng)字體數(shù)據(jù)為縱n點(diǎn) 時(shí)的第n行的水平掃描完成時(shí)停止計(jì)數(shù)的水平掃描計(jì)數(shù)值,517是用 于在第l行讀出在圖5U)所示的字體數(shù)據(jù)的第n行讀出的字體數(shù)據(jù), 在第n行讀出在第l行讀出的字體數(shù)據(jù)的存儲(chǔ)器訪問(wèn)控制電路。518是從存儲(chǔ)器訪問(wèn)控制電路517輸出的變換字體地址,513是當(dāng)顯示器配置信號(hào)505為L(zhǎng)電平時(shí),或者顯示器配置信號(hào)505為H 電平并且顯示器配置方向信號(hào)515為H電平時(shí)原封不動(dòng)地輸出顯示用 字體數(shù)據(jù)507作為變換字體數(shù)據(jù)514,只當(dāng)顯示器配置信號(hào)505為H 電平并且顯示器配置方向信號(hào)515為L(zhǎng)電平時(shí)從最上位到最下位反轉(zhuǎn) 顯示用字體數(shù)據(jù)507的數(shù)據(jù)排列,作為變換字體數(shù)據(jù)514而輸出的數(shù) 據(jù)排列變換電路。圖7是表示圖6中的存儲(chǔ)器訪問(wèn)控制電路517的圖。 與圖5 ( a)所示的字體數(shù)據(jù)的縱點(diǎn)數(shù)相應(yīng)地由加法器600將n-l 的值加在輸入到存儲(chǔ)器訪問(wèn)控制電路517的顯示用字體地址504上, 由減法器602減去由乘法器601使水平掃描計(jì)數(shù)值516 二倍的值,將 其結(jié)果輸入到選擇器603中。只在2輸入"與"門電路604檢測(cè)出顯示器配置信號(hào)505為H 電平并且顯示器配置方向信號(hào)515成為H電平時(shí),選擇器603輸出減 法器602的減法結(jié)果作為變換字體地址518。在除此以外的情形中, 選擇器603輸出顯示用字體地址504。下面,圖8是表示圖6中的數(shù)據(jù)排列變換電路513的圖。 在數(shù)據(jù)排列變換電路513中,排列變換電路700從最上位到最下 位反轉(zhuǎn)顯示用字體數(shù)據(jù)507的數(shù)據(jù)排列的排列順序。只在2輸入"與" 門電路702檢測(cè)出顯示器配置信號(hào)505為H電平并且顯示器配置方向 信號(hào)515成為L(zhǎng)電平時(shí),選擇器701選擇排列變換電路700的輸出結(jié) 果,并輸出該結(jié)果作為變換字體數(shù)據(jù)514。在除此以外的情形中,選擇器701輸出顯示用字體數(shù)據(jù)507。 在以上那樣地構(gòu)成的顯示控制裝置500中,當(dāng)進(jìn)行顯示工作時(shí), 使顯示器512向右方向旋轉(zhuǎn)90度而配置在縱方向上時(shí),因?yàn)轱@示器 配置信號(hào)505為H電平并且顯示器配置方向信號(hào)515成為L(zhǎng)電平, 所以從存儲(chǔ)器訪問(wèn)控制電路517原封不動(dòng)地輸出顯示用字體地址504 作為變換字體地址518。又,在數(shù)據(jù)排列變換電路513中,通過(guò)由選擇器701選擇由排列 變換電路700從最上位到最下位反轉(zhuǎn)顯示用字體數(shù)據(jù)507的數(shù)據(jù)排列的排列順序的結(jié)果,作為變換字體數(shù)據(jù)514輸出,進(jìn)行與圖5所示的 畫面顯示相同的顯示工作。另一方面,當(dāng)使顯示器512向左方向旋轉(zhuǎn)卯度而進(jìn)行配置時(shí), 因?yàn)轱@示器配置信號(hào)505為H電平并且顯示器配置方向信號(hào)515成為 H電平,所以在存儲(chǔ)器訪問(wèn)控制電路517中將n-l的值加在顯示用字 體地址504上,并減去使水平掃描計(jì)數(shù)值516二倍的值,由此將用于 讀出圖5(a)所示的字體數(shù)據(jù)的第n行(在水平掃描計(jì)數(shù)值中為n-l) 的數(shù)據(jù)的顯示用字體地址504輸出到第l行(在水平掃描計(jì)數(shù)值中為 0 )作為變換字體地址518,將用于讀出第1行數(shù)據(jù)的顯示用字體地址 504輸出到第n行作為變換字體地址518。又,在數(shù)據(jù)排列變換電路513中,因?yàn)樵獠粍?dòng)地輸出顯示用字 體數(shù)據(jù)507作為變換字體數(shù)據(jù)514,顯示在TV畫面上,所以進(jìn)行與 圖5所示的畫面顯示相同的顯示工作。在圖9 (a)中表示這時(shí)的字體 數(shù)據(jù)。將在圖19 (a)所示的字體數(shù)據(jù)的第l行讀出的最上位的位的數(shù) 據(jù)作為最下位的位,將第2行讀出的最上位的位的數(shù)據(jù)作為位1,而 且將在字體數(shù)據(jù)為縱m點(diǎn)時(shí)的第m行讀出的最上位的位的數(shù)據(jù)作為 最上位的位讀出并進(jìn)行顯示。圖9 (b)表示從通常地配置的方向觀察這時(shí)的TV畫面的狀態(tài)。 使該畫面向左方向旋轉(zhuǎn)90度時(shí)成為圖9 (c)所示的狀態(tài)。這表示即 便使畫面向左方向旋轉(zhuǎn)90度也能夠正立地顯示圖19(a)所示的字體 數(shù)據(jù)。這樣,如果根據(jù)本實(shí)施方式2,則具有能夠得到如下存儲(chǔ)器應(yīng)用 裝置的效果,該存儲(chǔ)器應(yīng)用裝置因?yàn)樵O(shè)置了當(dāng)進(jìn)行來(lái)自構(gòu)成存儲(chǔ)單元 陣列的存儲(chǔ)單元的讀出時(shí),根據(jù)數(shù)據(jù)排列切換信號(hào)的值來(lái)控制讀出各 存儲(chǔ)單元陣列的同一地址的存儲(chǔ)單元,還是讀出構(gòu)成l個(gè)存儲(chǔ)單元陣 列的同一行的全部地址的存儲(chǔ)單元的顯示工作控制電路,所以在橫長(zhǎng) 地設(shè)置畫面,或者使畫面旋轉(zhuǎn)90度而縱長(zhǎng)地設(shè)置的某一個(gè)狀態(tài)中, 都只用記錄同一內(nèi)容的字體數(shù)據(jù),在無(wú)論那個(gè)狀態(tài)中都能夠以正立狀態(tài)顯示字體。(實(shí)施方式3)使用
與本發(fā)明的實(shí)施方式3有關(guān)的存儲(chǔ)裝置。 圖10是表示與本發(fā)明的實(shí)施方式3有關(guān)的存儲(chǔ)裝置的概略結(jié)構(gòu) 的框圖。在圖10中,與圖l相同的標(biāo)號(hào)表示相同或相當(dāng)?shù)慕Y(jié)構(gòu)。U, ln 12, 13是存儲(chǔ)單元陣列0,存儲(chǔ)單元陣列l(wèi),存儲(chǔ)單元陣列2,存儲(chǔ)單 元陣列3,都與信息數(shù)據(jù)的位O對(duì)應(yīng)。此外,雖然沒(méi)有圖示,但是與位l至位n-l對(duì)應(yīng)地分別設(shè)置著由 同樣的存儲(chǔ)單元陣列0,存儲(chǔ)單元陣列1,存儲(chǔ)單元陣列2,存儲(chǔ)單元 陣列3構(gòu)成的存儲(chǔ)單元陣列組。2o,…,2m-是字選擇信號(hào),000,…,Om-in"、 100,…,lm-in-i、2。o, …,2m-in_i、 3。o,…,3m.h"是存儲(chǔ)單元,40,…,4n_i是數(shù)據(jù)輸 出,131是數(shù)據(jù)排列切換信號(hào)。它們只表示與信息數(shù)據(jù)的位0對(duì)應(yīng)的結(jié)構(gòu),但是與存儲(chǔ)單元陣列 同樣,存在著與位l至位n-l對(duì)應(yīng)的結(jié)構(gòu),通過(guò)與位O同樣的連接關(guān) 系進(jìn)行連接。又,省略了字解碼器和列解碼器的圖示。下面,只限于位O說(shuō)明圖IO的結(jié)構(gòu)。30,…,3n-,是在輸入到存儲(chǔ)裝置的地址輸入的下位地址中,選 擇在最下位2位的地址輸入以外指定的存儲(chǔ)器空間的列選擇信號(hào)。又,34Q, 34n 342, 343是在輸入到存儲(chǔ)裝置的地址輸入的下位 地址中,選擇由最下位2位指定的存儲(chǔ)器空間的列選擇信號(hào),最下位 存儲(chǔ)器地址的0號(hào)與列選擇信號(hào)4o相應(yīng),以下同樣地l號(hào)與列選擇信 號(hào)+相應(yīng),2號(hào)與列選擇信號(hào)42相應(yīng),3號(hào)與列選擇信號(hào)43相應(yīng)。200是持有放大與存儲(chǔ)單元0。o相同的列的存儲(chǔ)單元的輸出的讀 出放大器功能,并且能夠根據(jù)2輸入AND門電路50。的輸出來(lái)控制輸 出/非輸出的緩沖器電路。2(h是持有放大與存儲(chǔ)單元Om相同的列的存儲(chǔ)單元的輸出的讀 出放大器功能,并且能夠根據(jù)多路復(fù)用器3(h的輸出、數(shù)據(jù)排列切換信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。20^是持有放大與存儲(chǔ)單元相同的列的存儲(chǔ)單元的輸出的 讀出放大器功能,并且能夠根據(jù)多路復(fù)用器30^的輸出、數(shù)據(jù)排列切 換信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。以上表示了進(jìn)行存儲(chǔ)單元陣列1。的讀出控制的結(jié)構(gòu),但是關(guān)于 其它的存儲(chǔ)單元陣列h至l3也具有同樣的結(jié)構(gòu)。即,2U是持有放大與存儲(chǔ)單元l卯相同的列的存儲(chǔ)單元的輸出的 讀出放大器功能,并且能夠根據(jù)2輸入AND門電路51。的輸出來(lái)控制 輸出/非輸出的緩沖器電路。21,是持有放大與存儲(chǔ)單元1m相同的列的存儲(chǔ)單元的輸出的讀 出放大器功能,并且能夠根據(jù)多路復(fù)用器3h的輸出、數(shù)據(jù)排列切換 信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。21 .,是持有放大與存儲(chǔ)單元相同的列的存儲(chǔ)單元的輸出的 讀出放大器功能,并且能夠根據(jù)多路復(fù)用器31^的輸出、數(shù)據(jù)排列切 換信號(hào)131和它的反轉(zhuǎn)信號(hào)(根據(jù)反相器132)來(lái)控制輸出/非輸出的 緩沖器電路。220是持有放大與存儲(chǔ)單元2的相同的列的存儲(chǔ)單元的輸出的讀 出放大器功能,并且能夠根據(jù)2輸入AND門電路520的輸出來(lái)控制輸 出/非輸出的緩沖器電路。22, 是持有放大與存儲(chǔ)單元2cn相同的列的存儲(chǔ)單元的輸出的讀 出放大器功能,并且能夠根據(jù)多路復(fù)用器32t的輸出、數(shù)據(jù)排列切換 信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。22 m是持有放大與存儲(chǔ)單元2(^相同的列的存儲(chǔ)單元的輸出的 讀出放大器功能,并且能夠根據(jù)多路復(fù)用器32^的輸出、數(shù)據(jù)排列切 換信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。23。 是持有放大與存儲(chǔ)單元3冊(cè)相同的列的存儲(chǔ)單元的輸出的讀 出放大器功能,并且能夠根據(jù)2輸入AND門電路530的輸出來(lái)控制輸 出/非輸出的緩沖器電路。23i是持有放大與存儲(chǔ)單元301相同的列的存儲(chǔ)單元的輸出的讀出放大器功能,并且能夠根據(jù)多路復(fù)用器33,的輸出、數(shù)據(jù)排列切換 信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。23"是持有放大與存儲(chǔ)單元3(hm相同的列的存儲(chǔ)單元的輸出的 讀出放大器功能,并且能夠根據(jù)多路復(fù)用器33^的輸出、數(shù)據(jù)排列切 換信號(hào)131和它的反轉(zhuǎn)信號(hào)來(lái)控制輸出/非輸出的緩沖器電路。根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器30,,當(dāng)數(shù)據(jù)排 列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路50,的輸出,當(dāng) 為H電平時(shí)輸出2輸入AND門電路500的輸出。同樣,根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器30^, 當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路50^的 輸出,當(dāng)為H電平時(shí)輸出2輸入AND門電路50o的輸出。以上表示了進(jìn)行存儲(chǔ)單元陣列l(wèi)n的讀出控制的結(jié)構(gòu),但是關(guān)于其它的存儲(chǔ)單元陣列1,至l3也具有同樣的結(jié)構(gòu)。即,根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器31,,當(dāng)數(shù) 據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路的輸出, 當(dāng)為H電平時(shí)輸出2輸入AND門電路51o的輸出。根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器31",當(dāng)數(shù)據(jù) 排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路51^的輸出, 當(dāng)為H電平時(shí)輸出2輸入AND門電路51o的輸出。根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器32i ,當(dāng)數(shù)據(jù)排 列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路52,的輸出,當(dāng) 為H電平時(shí)輸出2輸入AND門電路52o的輸出。根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器32^,當(dāng)數(shù)據(jù) 排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路52^的輸出, 當(dāng)為H電平時(shí)輸出2輸入AND門電路52o的輸出。根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器33,,當(dāng)數(shù)據(jù)排 列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路53t的輸出,當(dāng) 為H電平時(shí)輸出2輸入AND門電路530的輸出。根據(jù)數(shù)據(jù)排列切換信號(hào)131選擇控制多路復(fù)用器33^,當(dāng)數(shù)據(jù)排列切換信號(hào)131為L(zhǎng)電平時(shí)輸出2輸入AND門電路53^的輸出, 當(dāng)為H電平時(shí)輸出2輸入AND門電路53o的輸出。2輸入AND門電路50o輸入列選擇信號(hào)30、 340, 2輸入AND門 電路50n.,輸入列選擇信號(hào)3 m、 340, 2輸入AND門電路510輸入列選 擇信號(hào)30、 34,, 2輸入AND門電路51^輸入列選擇信號(hào)3^、 34^又,2輸入AND門電路52o輸入列選擇信號(hào)30、 342, 2輸入AND 門電路52^輸入列選擇信號(hào)3 m、 342, 2輸入AND門電路530輸入列 選擇信號(hào)3。、 343, 2輸入AND門電路53^輸入列選擇信號(hào)3 m、 343。又,數(shù)據(jù)排列切換輸出部101,與圖1中的數(shù)據(jù)排列切換輸出部 101同樣,由緩沖器電路20(j,…,2ii、緩沖器電路20,,…,20^、210, 212(未圖示),…,21^.....2n-l0,…,2n-ln.2、多路復(fù)用器30"…,30n_" 31。, 312(未圖示),…,31".....3n-l0,…,3n-lw和2輸入"與"門電路500,…,53^構(gòu)成。該數(shù)據(jù)排列切換輸出部101,與數(shù)據(jù)排列切換信號(hào)131相應(yīng)地, 將來(lái)自構(gòu)成第0個(gè)存儲(chǔ)單元陣列組的存儲(chǔ)單元陣列1。至13的分別各1 位的l位的數(shù)據(jù),或者來(lái)自第O個(gè)存儲(chǔ)單元陣列組中的1個(gè)存儲(chǔ)單元 陣列,例如,存儲(chǔ)單元陣列1。的屬于同一字的存儲(chǔ)單元,例如0。0至 0ow的分別各l位的n位的數(shù)據(jù)中的某一個(gè),與數(shù)據(jù)排列切換信號(hào)131 相應(yīng)地切換輸出到數(shù)據(jù)輸出線4o至。進(jìn)一步,存儲(chǔ)單元陣列選擇部104由數(shù)據(jù)排列切換輸出部201 和2輸入"與"門電路50。至53^構(gòu)成,選擇上述第O個(gè)存儲(chǔ)單元陣 列組中的存儲(chǔ)單元陣列1。至13中的某一個(gè)。這里,將進(jìn)行存儲(chǔ)器地址0號(hào)的讀出訪問(wèn)時(shí)的工作作為例子進(jìn)行說(shuō)明。當(dāng)將H電平輸入到存儲(chǔ)塊100的字選擇信號(hào)2。和列選擇信號(hào)30、 340中,將L電平輸入到其它的字選擇信號(hào)2n…,2^和列選擇信 號(hào)3,,…,3w以及34,、 342、 343中時(shí),如果這時(shí)數(shù)據(jù)排列切換信號(hào) 131為L(zhǎng)電平,則緩沖器電路20o將存儲(chǔ)單元O仰的輸出輸出到數(shù)據(jù)輸 出40,緩沖器電路2(h,…,20^、 210, , 21^、 220,…,22^、230,…,23^成為非輸出。對(duì)與信息數(shù)據(jù)的從位1到位n-l對(duì)應(yīng)的存儲(chǔ)單元陣列也分別進(jìn)行 同樣的工作,由此能夠在數(shù)據(jù)輸出40,…,中讀出存儲(chǔ)器地址0 號(hào)的信息數(shù)據(jù)。又,當(dāng)進(jìn)行存儲(chǔ)器地址O號(hào)的讀出訪問(wèn)時(shí),如果數(shù)據(jù)排列切換信 號(hào)131為H電平,則緩沖器電路200,…,2(U分別將存儲(chǔ)單元0。。,…, Oon.,的輸出輸出到數(shù)據(jù)輸出40,…,4^,緩沖器電路2U,…,21^、 220,…,22^、 230..... 23^成為非輸出。又,當(dāng)進(jìn)行存儲(chǔ)器地址1號(hào)的讀出訪問(wèn)時(shí)緩沖器電路210, ".21^ 能夠?qū)⒋鎯?chǔ)單元1(M),…,ln的輸出輸出到數(shù)據(jù)輸出40,…,4"中, 當(dāng)進(jìn)行存儲(chǔ)器地址2號(hào)的讀出訪問(wèn)時(shí)緩沖器電路220,…,22^能夠 將存儲(chǔ)單元2卯,…,2^的輸出輸出到數(shù)據(jù)輸出4。,…,4^中,當(dāng) 進(jìn)行存儲(chǔ)器地址3號(hào)的讀出訪問(wèn)時(shí)緩沖器電路23。,…,23^能夠?qū)?存儲(chǔ)單元3o(j,…,3ow的輸出輸出到數(shù)據(jù)輸出40,…,4^中。因此,當(dāng)如圖22所示的,將一個(gè)信息數(shù)據(jù)存儲(chǔ)在多個(gè)存儲(chǔ)器地 址中,在邏輯地址空間中不僅是行方向和列方向而且還需要訪問(wèn)深度 方向的邏輯地址空間時(shí),可以以信息數(shù)據(jù)單位在深度方向只讀出預(yù)定 的數(shù)據(jù)位。這樣,如果根據(jù)本實(shí)施方式3,則因?yàn)閷⒋鎯?chǔ)裝置構(gòu)成為當(dāng)進(jìn)行 從存儲(chǔ)收納在多個(gè)存儲(chǔ)器地址中的信息數(shù)據(jù)的存儲(chǔ)單元陣列的讀出同 一地址的存儲(chǔ)單元還是讀出構(gòu)成1個(gè)存儲(chǔ)單元陣列的同 一行的全部 地址的存儲(chǔ)單元,所以即便在當(dāng)進(jìn)行從存儲(chǔ)收納在多個(gè)存儲(chǔ)器地址中 的信息數(shù)據(jù)的存儲(chǔ)單元陣列的讀出時(shí),在邏輯地址空間中不僅是行方 向和列方向而且還需要訪問(wèn)深度方向的邏輯地址空間的情形中,也可 以以信息數(shù)據(jù)單位在深度方向只讀出預(yù)定的數(shù)據(jù)位,具有能夠削減用 于存儲(chǔ)只讀出信息數(shù)據(jù)單位的預(yù)定的數(shù)據(jù)位的冗長(zhǎng)數(shù)據(jù)的存儲(chǔ)器面 積的效果。(實(shí)施方式4)下面,圖11說(shuō)明與本發(fā)明的實(shí)施方式4有關(guān)的存儲(chǔ)器應(yīng)用裝置。圖11是表示在作為與本發(fā)明的實(shí)施方式4有關(guān)的存儲(chǔ)器應(yīng)用裝 置的顯示控制裝置中的存儲(chǔ)器訪問(wèn)控制電路的概略結(jié)構(gòu)的框圖,顯示 控制裝置的結(jié)構(gòu)圖與圖6相同。又,顯示用字體ROM506具有與本 發(fā)明的實(shí)施方式3有關(guān)的存儲(chǔ)裝置同樣的結(jié)構(gòu)。這里,當(dāng)用4位數(shù)據(jù)顯示字體數(shù)據(jù)的1點(diǎn)時(shí),在圖11中,在輸 入到存儲(chǔ)器訪問(wèn)控制電路517中的顯示用字體地址504上,與圖21 (a )所示的字體數(shù)據(jù)的縱點(diǎn)數(shù)相應(yīng)地由加法器1000加上4x ( n-l) 的值,由減法器602減去由乘法器1001使水平掃描計(jì)數(shù)值516八倍 得到的值后,將其結(jié)果輸入到選擇器603中。選擇器603,只當(dāng)2輸入"與"門電路604檢測(cè)出顯示器配置信 號(hào)505為H電平并且顯示器配置方向信號(hào)515成為H電平時(shí)輸出減 法結(jié)果作為變換字體地址518。當(dāng)除此之外時(shí)原封不動(dòng)地輸出顯示用 字體地址504作為變換字體地址518。從而,當(dāng)使畫面向左方向旋轉(zhuǎn)90度而縱長(zhǎng)地配置時(shí),能夠?qū)⒓?上上述的4x (n-l)的值、并減去由乘法器1001使水平掃描計(jì)數(shù)值 516八倍得到的值的運(yùn)算的結(jié)果,作為變換字體地址518輸出。圖12 (a)表示當(dāng)使顯示器512向右方向旋轉(zhuǎn)90度而配置在縱 方向時(shí)的字體數(shù)據(jù)。在圖12 (a)所示的字體數(shù)據(jù)的第l行中,圖21 (a)的字體數(shù)據(jù)的從層0到層3的最下位數(shù)據(jù)以連續(xù)的存儲(chǔ)器地址 被讀出,又由數(shù)據(jù)排列變換電路513從最上位到最下位反轉(zhuǎn)數(shù)據(jù)排列 的排列順序,所以在圖21 (a)的字體數(shù)據(jù)的層O的第l行讀出的最 下位的位的數(shù)據(jù)作為最上位的位,而且在當(dāng)字體數(shù)據(jù)為縱m點(diǎn)時(shí)的層 O的第m行讀出的最下位的位的數(shù)據(jù)作為最下位的位, 一次性讀出。同樣讀出層1,層2,層3份量的字體數(shù)據(jù),作為圖12 (a)的 字體數(shù)據(jù)的第l行顯示出來(lái)。圖12 (b)表示從通常地配置的方向觀 察這時(shí)的TV畫面的狀態(tài),當(dāng)使畫面向右方向旋轉(zhuǎn)90度時(shí)成為圖12 (c)所示狀態(tài),實(shí)現(xiàn)持有灰度等級(jí)色的色表現(xiàn)的字體數(shù)據(jù)的顯示。這樣,如果根據(jù)本實(shí)施方式4,則具有能夠得到如下存儲(chǔ)器應(yīng)用裝置的效果,該存儲(chǔ)器應(yīng)用裝置因?yàn)樵O(shè)置了當(dāng)從構(gòu)成存儲(chǔ)成為層的數(shù) 據(jù)的存儲(chǔ)單元陣列的存儲(chǔ)單元進(jìn)行讀出時(shí),控制與數(shù)據(jù)排列切換信號(hào) 的值相應(yīng)地讀出各存儲(chǔ)單元陣列的同 一地址的存儲(chǔ)單元還是讀出構(gòu) 成1個(gè)存儲(chǔ)單元陣列的同 一行的全部地址的存儲(chǔ)單元的顯示工作控制電路,所以即便當(dāng)在使TV畫面旋轉(zhuǎn)90度的用途中顯示由多個(gè)位數(shù)據(jù) 構(gòu)成字體數(shù)據(jù)的l位的,持有灰度等級(jí)色的色表現(xiàn)的字體數(shù)據(jù)時(shí),也 能夠不準(zhǔn)備各個(gè)旋轉(zhuǎn)狀態(tài)的字體數(shù)據(jù)而進(jìn)一步削減顯示用字體ROM 面積。(實(shí)施方式5)用
與本發(fā)明的實(shí)施方式5有關(guān)的存儲(chǔ)裝置。圖13是表 示與本發(fā)明的實(shí)施方式5有關(guān)的存儲(chǔ)裝置的概略結(jié)構(gòu)的框圖。在圖13中,與圖l相同的標(biāo)號(hào)表示相同的結(jié)構(gòu)。IOO是存儲(chǔ)塊, lo是存儲(chǔ)單元陣列,2o,…,2^是字選擇信號(hào),3n,…,3^是列選 擇信號(hào),0。Q,…,Ow^是存儲(chǔ)單元,20o,…,2(U是緩沖器電路, 131是數(shù)據(jù)排列切換信號(hào),132是反相器,30n…,30^是多路復(fù)用 器,它們都與信息數(shù)據(jù)的位O對(duì)應(yīng)。雖然沒(méi)有圖示,但是關(guān)于位1至位n-l存在同樣的存儲(chǔ)單元陣列 h至lw,根據(jù)與位0同樣的連接關(guān)系連接起來(lái)。又,省略了字解碼 器和列解碼器的圖示。下面,只關(guān)于位0說(shuō)明圖13的結(jié)構(gòu)。410,…,41^是數(shù)據(jù)輸入輸出,400,…,40^是將數(shù)據(jù)輸入輸出4U,…,41^的信號(hào)寫入到存儲(chǔ)單元0()。,…,Oow的輸入緩沖器,133是當(dāng)將數(shù)據(jù)輸入輸出410,…,41^的信號(hào)寫入到存儲(chǔ)單元000,…, 00lM時(shí)成為H電平的寫入許可信號(hào),50。b是輸入寫入許可信號(hào)133和 列選擇信號(hào)30的2輸入AND門電路,500a是以負(fù)邏輯輸入寫入許可 信號(hào)133并且輸入列選擇信號(hào)30的2輸入AND門電路,5(hb是輸入 寫入許可信號(hào)133和多路復(fù)用器30,的輸出的2輸入AND門電路,50,a 是以負(fù)邏輯輸入寫入許可信號(hào)133并且輸入多路復(fù)用器3(h的輸出的 2輸入AND門電路,50^b是輸入寫入許可信號(hào)133和多路復(fù)用器30^的輸出的2輸入AND門電路,50^a是以負(fù)邏輯輸入寫入許可信號(hào) 133并且輸入多路復(fù)用器30"的輸出的2輸入AND門電路。2輸入AND門電路500b,…,50^b的輸出作為控制信號(hào)與輸 入緩沖器400,…,40w連接,當(dāng)2輸入AND門電路50。b, ... , 50 .山 的輸出為H電平時(shí)將數(shù)據(jù)輸入輸出4U,…,41^的信號(hào)寫入到存儲(chǔ) 單元0。o,…,O()n.!成為許可狀態(tài),當(dāng)為L(zhǎng)電平時(shí)被禁止。又,在緩 沖器電路20。,…,20 m上作為控制信號(hào)連接2輸入AND門電路 500a,…,50n.ia的輸出,當(dāng)寫入許可信號(hào)133為H電平時(shí)被控制為 非輸出。又,數(shù)據(jù)排列切換輸出部101具有與圖1中的排列切換輸出部 101同樣的結(jié)構(gòu)并進(jìn)行與圖1中的排列切換輸出部101同樣的工作。數(shù)據(jù)寫入部105,由緩沖器電路40。至40^構(gòu)成,以列單位將數(shù) 據(jù)從數(shù)據(jù)輸入輸出41。至41^寫入到構(gòu)成存儲(chǔ)單元陣列1。的存儲(chǔ)單元0。0至Om-ln-l。寫入讀出控制部106由2輸入"與"門電路50。a至50^a和50ob 至50^b構(gòu)成,與寫入許可信號(hào)133相應(yīng)地使數(shù)據(jù)排列切換輸出部101 和數(shù)據(jù)寫入部105中的某一方工作。以上那樣地構(gòu)成的存儲(chǔ)塊IOO,除了進(jìn)行與根據(jù)實(shí)施方式l的存 儲(chǔ)塊同樣的讀出工作外,還可以進(jìn)行將數(shù)據(jù)寫入到存儲(chǔ)單元中的工 作.即,在存儲(chǔ)塊100中,當(dāng)將H電平輸入到字選擇信號(hào)20和列選 擇信號(hào)3o中,而將L電平輸入到其它的字選擇信號(hào)2,至2w和列選 擇信號(hào)至?xí)r,這時(shí)如果數(shù)據(jù)排列切換信號(hào)133為L(zhǎng)電平而且寫 入許可信號(hào)131為H電平,則因?yàn)?輸入AND門電路50ob的輸出成 為H電平,其它的2輸入AND門電路5(M),…,50^b的輸出成為 L電平,所以將數(shù)據(jù)輸入輸出41。的信號(hào)只寫入到存儲(chǔ)單元000中。同樣,與信息數(shù)據(jù)的從位1到位n-l對(duì)應(yīng)的存儲(chǔ)單元陣列也進(jìn)行 相同的工作,由此能夠從數(shù)據(jù)輸入輸出41o,…,41^寫入n位信息 數(shù)據(jù)。下面同樣,當(dāng)下一個(gè)存儲(chǔ)器地址時(shí),將H電平輸入到字選擇信 號(hào)2。和列選擇信號(hào)3,中,而將L電平輸入到其它的字選擇信號(hào)2,,..., 2n^和列選擇信號(hào)3。, 32,…,3"中,同樣,如果數(shù)據(jù)排列切換信號(hào) 133為L(zhǎng)電平并且寫入許可信號(hào)131為H電平,則將數(shù)據(jù)輸入輸出 4"的信號(hào)只寫入到存儲(chǔ)單元001中。下面,如果將H電平輸入到字選擇信號(hào)2。、列選擇信號(hào)3。和數(shù) 據(jù)排列切換信號(hào)133中,寫入許可信號(hào)131為L(zhǎng)電平,則和與本發(fā)明 的實(shí)施方式1有關(guān)的存儲(chǔ)裝置同樣,可以將存儲(chǔ)單元0。。,…,00lM 的輸出作為n位的信息數(shù)據(jù)讀出到數(shù)據(jù)輸入輸出410,…,41^中。這樣,如果根據(jù)本實(shí)施方式5,則因?yàn)閷⒖筛膶懙拇鎯?chǔ)裝置構(gòu)成 為當(dāng)從構(gòu)成存儲(chǔ)單元陣列的存儲(chǔ)單元進(jìn)行讀出時(shí),可以與數(shù)據(jù)排列切 換信號(hào)的值相應(yīng)地控制讀出各存儲(chǔ)單元陣列的同 一地址的存儲(chǔ)單元 還是讀出構(gòu)成1個(gè)存儲(chǔ)單元陣列的同一行的全部地址的存儲(chǔ)單元,所 以可以進(jìn)行從相同的可以改寫的存儲(chǔ)裝置讀出各存儲(chǔ)單元陣列的同 一地址的存儲(chǔ)單元或者讀出構(gòu)成1個(gè)存儲(chǔ)單元陣列的同 一行的全部地 址的存儲(chǔ)單元這2種不同的讀出,不需要準(zhǔn)備與這2種讀出方式對(duì)應(yīng) 的不同的存儲(chǔ)裝置,可以削減存儲(chǔ)器容量或面積。 (實(shí)施方式6)下面,圖14說(shuō)明與本發(fā)明的實(shí)施方式6有關(guān)的存儲(chǔ)器應(yīng)用裝置。 圖14是表示與本發(fā)明的實(shí)施方式6有關(guān)的存儲(chǔ)器應(yīng)用裝置的發(fā) 送接收系統(tǒng)中的概略結(jié)構(gòu)的框圖。在圖14所示的發(fā)送接收系統(tǒng)中,1300是發(fā)送器,1301是處理器, 1303是發(fā)送電路,1304是傳送路徑,1305是接收器,1306是接收電 路,1307是處理器,與圖23所示的發(fā)送器2100,處理器2101,發(fā)送 電路2104,傳送路徑2105,接收器2106,接收電路2107,處理器2108 相同。1309是當(dāng)進(jìn)行用于傳送發(fā)送數(shù)據(jù)的交織處理時(shí)處理器1301輸出 H電平,當(dāng)除此以外時(shí)成為L(zhǎng)電平的交織控制信號(hào),1310是當(dāng)進(jìn)行 傳送數(shù)據(jù)的去交織處理時(shí)處理器1307輸出H電平,當(dāng)除此以外時(shí)成為L(zhǎng)電平的去交織控制信號(hào)。1302, 1308是具有與本發(fā)明的實(shí)施方式5的存儲(chǔ)裝置同樣結(jié)構(gòu) 的發(fā)送數(shù)據(jù)存儲(chǔ)RAM和接收數(shù)據(jù)存儲(chǔ)RAM,交織控制信號(hào)1309和 去交織控制信號(hào)1310與圖13的數(shù)據(jù)排列切換信號(hào)131連接。在以上那樣構(gòu)成的發(fā)送接收系統(tǒng)中,當(dāng)從發(fā)送器1300傳送發(fā)送 數(shù)據(jù)時(shí),處理器1301預(yù)先將發(fā)送數(shù)據(jù)存儲(chǔ)在發(fā)送數(shù)據(jù)存儲(chǔ)RAM1302 中,當(dāng)讀出發(fā)送數(shù)據(jù)時(shí)使交織控制信號(hào)1309成為H電平。這時(shí),發(fā)送數(shù)據(jù)存儲(chǔ)RAM1302,如果為了使圖13的存儲(chǔ)裝置的 結(jié)構(gòu)與交織方式對(duì)應(yīng),而采用當(dāng)以n位周期交織處理傳送數(shù)據(jù)時(shí)存儲(chǔ) 單元陣列1。內(nèi)的存儲(chǔ)單元1201的數(shù)目成為n的結(jié)構(gòu),則圖24 (a) 所示的發(fā)送數(shù)據(jù)只要從發(fā)送數(shù)據(jù)存儲(chǔ)RAM1302讀出就成為圖24 ( b ) 那樣的經(jīng)過(guò)交織的傳送數(shù)據(jù),只進(jìn)行將數(shù)據(jù)交付給發(fā)送電路1303的 處理。而且,當(dāng)由接收器1305接收傳送數(shù)據(jù)時(shí),處理器1307從接收電 路1306輸入傳送數(shù)據(jù),存儲(chǔ)在接收數(shù)據(jù)存儲(chǔ)RAM1308中,當(dāng)讀出傳 送數(shù)據(jù)時(shí)使去交織控制信號(hào)1310成為H電平。這時(shí),當(dāng)接收數(shù)據(jù)存儲(chǔ)RAM1308使用與交織方式對(duì)應(yīng)的發(fā)送數(shù) 據(jù)存儲(chǔ)RAM1302相同的RAM時(shí),只要從接收數(shù)據(jù)存儲(chǔ)RAM1308 讀出圖24 (b)那樣的經(jīng)過(guò)交織的傳送數(shù)據(jù),就可以讀出與圖24 (a) 所示的發(fā)送數(shù)據(jù)相同的數(shù)據(jù)作為接收數(shù)據(jù)。又,用流程圖在圖15 (a)中表示在發(fā)送器1300中的利用處理 器1301的命令步驟,在圖15(b)中表示在接收器1308中的利用處 理器1307的命令步驟。因?yàn)樵谏鲜鰞煞N情況下都只要以將全部傳送數(shù)據(jù)數(shù)除以在發(fā)送 數(shù)據(jù)存儲(chǔ)RAM1302或接收數(shù)據(jù)存儲(chǔ)RAM1308中一次讀出的數(shù)據(jù)位 數(shù)得到的次數(shù)大小來(lái)重復(fù)3或4個(gè)命令步驟即可,所以可以用數(shù)10 步稞的運(yùn)算處理次數(shù)執(zhí)行發(fā)送接收處理。這樣,如果根據(jù)本實(shí)施方式6,則因?yàn)闃?gòu)成為使用實(shí)施方式5的 存儲(chǔ)裝置構(gòu)成發(fā)送器的發(fā)送數(shù)據(jù)存儲(chǔ)RAM和接收器的接收數(shù)據(jù)存儲(chǔ)RAM,所以不需要用于交織處理的專用存儲(chǔ)器或存儲(chǔ)經(jīng)過(guò)交織的數(shù)據(jù) 的存儲(chǔ)區(qū)域、用于去交織處理的專用存儲(chǔ)器或存儲(chǔ)經(jīng)過(guò)去交織的數(shù)據(jù) 的存儲(chǔ)區(qū)域,從而具有能夠削減構(gòu)成發(fā)送接收系統(tǒng)的存儲(chǔ)器面積的效 果。(實(shí)施方式7)下面,圖16說(shuō)明與本發(fā)明的實(shí)施方式7有關(guān)的存儲(chǔ)器應(yīng)用裝置。 圖16 (a)是表示用與本發(fā)明的實(shí)施方式7有關(guān)的存儲(chǔ)器應(yīng)用裝置中的第1CPU的處理器系統(tǒng)中的概略結(jié)構(gòu)的框圖。在圖16(a)所示的用CPU的處理器系統(tǒng)中,1500是CPU, 1501是地址總線,與圖26的用已有CPU的處理器系統(tǒng)的CPU2400,地址總線2401相同。1502是地址總線1501的上位地址信號(hào),1503是具有與本發(fā)明的 實(shí)施方式1有關(guān)的存儲(chǔ)裝置的結(jié)構(gòu)的程序存儲(chǔ)器,上位地址信號(hào)1502 與圖1的數(shù)據(jù)排列切換信號(hào)131連接。CPU1500,為了執(zhí)行程序,將地址總線1501輸入到程序存儲(chǔ)器 1503中,讀出存儲(chǔ)在相應(yīng)的存儲(chǔ)空間中的命令碼。又,在已經(jīng)存儲(chǔ)著 程序或數(shù)據(jù)表的存儲(chǔ)空間內(nèi),對(duì)不同種類的程序的命令碼,跨過(guò)多個(gè) 存儲(chǔ)器地址而分割并配置在不用作命令碼的數(shù)據(jù)位中。CPU1500為了執(zhí)行不同種類的程序,對(duì)根據(jù)上位地址信號(hào)1502 分配的存儲(chǔ)空間讀出命令碼。這時(shí),因?yàn)橥ㄟ^(guò)由CPU1500只讀出已 經(jīng)存儲(chǔ)著程序或數(shù)據(jù)表的存儲(chǔ)空間內(nèi)的預(yù)定數(shù)據(jù)位,執(zhí)行不同種類的 程序,能夠用相同的存儲(chǔ)區(qū)域執(zhí)行多個(gè)不同的程序,所以可以削減程 序存儲(chǔ)器1503的存儲(chǔ)器尺寸。又,圖16 (b)是表示用與本實(shí)施方式7有關(guān)的存儲(chǔ)器應(yīng)用裝置 中的第l,第2CPU的處理器系統(tǒng)中的概略結(jié)構(gòu)的框圖。在圖16(b)所示的用CPU的處理器系統(tǒng)中,1506, 1507是CPU, 1508, 1509是地址總線,1511是程序存儲(chǔ)器,與圖16(a)的用CPU 的處理器系統(tǒng)的CPU1500,地址總線1501,程序存儲(chǔ)器1503相同。1504是CPU1506的系統(tǒng)時(shí)鐘,1505是系統(tǒng)時(shí)鐘1504的反轉(zhuǎn)信號(hào)且成為CPU1507的系統(tǒng)時(shí)鐘,CPU1506和CPU1507在相互相差系 統(tǒng)時(shí)鐘的半相大小的定時(shí)進(jìn)行工作。1510是將系統(tǒng)時(shí)鐘1505作為選擇信號(hào)選擇地址總線1508, 1509 中的某一個(gè),輸出到程序存儲(chǔ)器1511的選擇器,又,系統(tǒng)時(shí)鐘1505 與圖1的數(shù)據(jù)排列切換信號(hào)131連接。在程序存儲(chǔ)器1511中,與圖 16(a)同樣地,跨過(guò)多個(gè)存儲(chǔ)器地址而分割并配置存儲(chǔ)在存儲(chǔ)空間 中的程序和存儲(chǔ)在相同的存儲(chǔ)空間的預(yù)定數(shù)據(jù)位中的不同種類的程 序的命令碼。在用以上那樣構(gòu)成的CPU的處理器系統(tǒng)中,當(dāng)系統(tǒng)時(shí)鐘1504 為H電平時(shí),將CPU1506輸出的地址總線1508輸入到程序存儲(chǔ)器 1511中,這時(shí)因?yàn)閷電平輸入到圖1的數(shù)據(jù)排列切換信號(hào)131中, 所以讀出存儲(chǔ)在存儲(chǔ)空間中的程序并執(zhí)行。當(dāng)系統(tǒng)時(shí)鐘1504為L(zhǎng)電平時(shí),將CPU1507輸出的地址總線1509 輸入到程序存儲(chǔ)器1511中,這時(shí)因?yàn)閷電平輸入到圖1的數(shù)據(jù)排 列切換信號(hào)131中,所以讀出被分割并配置到多個(gè)存儲(chǔ)器地址的預(yù)定 的數(shù)據(jù)位的不同種類的程序的命令碼并執(zhí)行,從而即便在多處理器系 統(tǒng)中,也可以用一個(gè)程序存儲(chǔ)器的相同存儲(chǔ)區(qū)域執(zhí)行多個(gè)不同的程 序,所以可以削減程序存儲(chǔ)器1511的存儲(chǔ)器尺寸。這樣,如果根據(jù)本實(shí)施方式7,則因?yàn)閷⒁韵辔幌嗷シ崔D(zhuǎn)的2個(gè) 系統(tǒng)時(shí)鐘工作的2個(gè)CPU分別輸出的地址切換并輸入到應(yīng)用存儲(chǔ)器 中,所以能夠用 一個(gè)程序存儲(chǔ)器的相同存儲(chǔ)區(qū)域執(zhí)行多個(gè)不同程序, 從而可以削減程序存儲(chǔ)器的存儲(chǔ)器尺寸.此外,在上述實(shí)施方式l, 3, 4中,使畫面沿順時(shí)針?lè)较蛐D(zhuǎn), 但是也可以使畫面沿逆時(shí)針?lè)较蛐D(zhuǎn)。又,在上述各實(shí)施方式中,表示了使l個(gè)畫面旋轉(zhuǎn)的情形,但是 也可以是在縱方向或橫方向,進(jìn)一步也可以是在該兩個(gè)方向,增設(shè)多 個(gè)顯示器的情形,能夠得到同樣的效果。進(jìn)一步,在上述實(shí)施方式l, 3, 5中,構(gòu)成存儲(chǔ)單元陣列的各存 儲(chǔ)單元存儲(chǔ)l位,但是也可以存儲(chǔ)多位,能夠得到同樣的效果。又,也可以使上述實(shí)施方式3的存儲(chǔ)裝置與實(shí)施方式5的存儲(chǔ)裝 置同樣,可以進(jìn)行讀寫,能夠得到同樣的效果。如以上那樣,本發(fā)明通過(guò)訪問(wèn)預(yù)定的存儲(chǔ)器地址讀出存儲(chǔ)在多個(gè) 存儲(chǔ)器地址中的預(yù)定的位數(shù)據(jù)作為來(lái)自存儲(chǔ)裝置的數(shù)據(jù)輸出,或者重 新排列數(shù)據(jù)的排列并讀出,由此削減冗長(zhǎng)的數(shù)據(jù)、有效地應(yīng)用存儲(chǔ)區(qū) 域,從而能夠削減存儲(chǔ)器的容量,是有用的。
權(quán)利要求
1.一種存儲(chǔ)裝置,其特征在于,備有存儲(chǔ)電路,該存儲(chǔ)電路具有n個(gè)將可分別存儲(chǔ)1位數(shù)據(jù)的存儲(chǔ)單元在列方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元陣列,該n個(gè)存儲(chǔ)單元陣列被分配為在其第i個(gè)存儲(chǔ)單元陣列中存儲(chǔ)由n位構(gòu)成的數(shù)據(jù)的第i位數(shù)據(jù),其中m、n是滿足m、n≥2的整數(shù),i是滿足0≤i≤n-1的整數(shù);字解碼器,該字解碼器同時(shí)選擇上述n個(gè)存儲(chǔ)單元陣列的分別各m條字線;列解碼器,該列解碼器同時(shí)選擇上述n個(gè)存儲(chǔ)單元陣列的分別各n條列線;和數(shù)據(jù)排列切換輸出部,該數(shù)據(jù)排列切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自存儲(chǔ)由上述n位構(gòu)成的數(shù)據(jù)的第0位至第n-1位的存儲(chǔ)單元陣列的各1位的n位數(shù)據(jù)、或來(lái)自存儲(chǔ)該第0位至第n-1位中的某1位的存儲(chǔ)單元陣列的同一字的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸出線。
2. 根據(jù)權(quán)利要求1所述的存儲(chǔ)裝置,其特征在于 上述數(shù)據(jù)排列切換輸出部對(duì)上述位0至位n-l的各存儲(chǔ)單元陣列分別具有第j個(gè)多路復(fù)用器電路,該第j個(gè)多路復(fù)用器電路根據(jù)上述數(shù)據(jù) 排列切換信號(hào)來(lái)輸出上述列解碼器的第i和第j個(gè)輸出中的某一個(gè), 其中j是滿足0 < j < n-l并且i# j的整數(shù);第i個(gè)緩沖器電路,該第i個(gè)緩沖器電路可根據(jù)上述列解碼器的 第i個(gè)輸出來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的第i個(gè)列線的輸出 輸出到第i條數(shù)據(jù)輸出線;和笫j個(gè)緩沖器電路,該第j個(gè)緩沖器電路可根據(jù)上述第j個(gè)多路 復(fù)用器的輸出來(lái)控制是否輸出上述位i的存儲(chǔ)單元陣列的第j條列線 的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)切換是否將該第j條列線的輸出輸出到上述第i條和第j條中的某一條數(shù)據(jù)輸出線。
3. 根據(jù)權(quán)利要求2所述的存儲(chǔ)裝置,其特征在于上述第j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列切換信號(hào)為有效時(shí)選 擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇該列解碼器的第j個(gè) 輸出;且上述第j個(gè)緩沖器電路在上述數(shù)椐排列切換信號(hào)為有效時(shí)將上述 第j條列線的輸出輸出到上述第j條數(shù)據(jù)線,在非有效時(shí)將上述第j 條列線的輸出輸出到上述第i條數(shù)據(jù)線.
4. 一種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有 顯示用字體ROM,該顯示用字體ROM由在權(quán)利要求l中記栽的存儲(chǔ)裝置構(gòu)成,存儲(chǔ)由縱m點(diǎn)、橫n點(diǎn)的多點(diǎn)構(gòu)成的顯示數(shù)據(jù),使 顯示用字體地址和當(dāng)將顯示器配置在縱方向上時(shí)成為有效狀態(tài)的顯 示器配置信號(hào)與上述數(shù)據(jù)排列切換信號(hào)連接,輸出與上述顯示用字體 地址和上述顯示器配置信號(hào)對(duì)應(yīng)的顯示用字體數(shù)據(jù);和顯示控制裝置,該顯示控制裝置具有根據(jù)從外部輸入的水平同 步信號(hào)和垂直同步信號(hào),控制畫面上的顯示工作,并且生成上述顯示 用字體地址的顯示工作控制電路;輸入上述顯示用字體數(shù)據(jù),如果上 述顯示器配置信號(hào)為無(wú)效則將上述顯示用字體數(shù)據(jù)作為變換字體數(shù) 據(jù)輸出,如果上述顯示器配置信號(hào)為有效則將使上述顯示用字體數(shù)據(jù) 的數(shù)據(jù)排列的排列順序從最上位到最下位進(jìn)行了反轉(zhuǎn)的數(shù)據(jù)作為變 換字體數(shù)據(jù)輸出的數(shù)據(jù)排列變換電路;和經(jīng)由上述顯示工作控制電路 輸入上述變換字體數(shù)據(jù)作為顯示數(shù)據(jù),并移位輸出的顯示數(shù)據(jù)移位寄存器o
5. 根據(jù)權(quán)利要求4所述的存儲(chǔ)器應(yīng)用裝置,其特征在于,進(jìn)一步備有存儲(chǔ)器訪問(wèn)控制電路,該存儲(chǔ)器訪問(wèn)控制電路輸入上述顯示工 作控制電路生成的、使顯示器的配置方向向左方向旋轉(zhuǎn)90度而配置 在縱方向上時(shí)成為有效狀態(tài)的顯示器配置方向信號(hào);當(dāng)開(kāi)始字體數(shù)據(jù) 的第l行的水平掃描時(shí)被復(fù)位,在第n行的水平掃描結(jié)束的時(shí)刻停止計(jì)數(shù)的水平掃描計(jì)數(shù)值;和上述顯示用字體地址以及上述顯示器配置 信號(hào),如果上述顯示器配置信號(hào)或顯示器配置方向信號(hào)中的某一個(gè)無(wú) 效則將上述顯示用字體地址作為變換字體地址輸出,如果上述顯示器 配置信號(hào)和上述顯示器配置方向信號(hào)這兩者都有效則在上述顯示用字體地址上加上n-l,將從它的結(jié)果減去使上述水平掃描計(jì)數(shù)值成為2 倍后的值得到的值作為變換字體地址輸出;其中,上述顯示用字體ROM使上述顯示器配置信號(hào)與上述數(shù)據(jù) 排列切換信號(hào)連接,輸出與上述變換字體地址和上述顯示器配置信號(hào) 對(duì)應(yīng)的上述顯示用字體數(shù)據(jù);上述顯示控制裝置輸入上述顯示用字體數(shù)據(jù),如果上述顯示器配 置信號(hào)無(wú)效或上述顯示器配置方向信號(hào)有效則輸出上述顯示用字體 數(shù)據(jù)作為變換字體數(shù)據(jù),如果上述顯示器配置信號(hào)有效并且上述顯示 器配置方向信號(hào)無(wú)效則輸出使上述顯示用字體數(shù)據(jù)的數(shù)據(jù)排列的排 列順序從最上位到最下位進(jìn)行了反轉(zhuǎn)的數(shù)據(jù)作為變換字體數(shù)據(jù)。
6.—種存儲(chǔ)裝置,其特征在于,備有存儲(chǔ)電路,該存儲(chǔ)電路具有n x 1個(gè)將可分別存儲(chǔ)1位數(shù)據(jù)的存 儲(chǔ)單元在列方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ) 單元陣列,該n x i個(gè)存儲(chǔ)單元陣列被分配為在分別由1個(gè)存儲(chǔ)單元陣 列構(gòu)成的存儲(chǔ)單元陣列組的第i個(gè)存儲(chǔ)單元陣列組中存儲(chǔ)由n位構(gòu)成 的數(shù)據(jù)的第i位的數(shù)據(jù),其中m、 n是滿足m、 n〉2的整數(shù),1是滿 足11>1>2的整數(shù),i是滿足(KKl-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇上述nxl個(gè)存儲(chǔ)單元陣列的每 m條字線;列解碼器,該列解碼器同時(shí)選擇上述n x 1個(gè)存儲(chǔ)單元陣列的每n 條列線;數(shù)據(jù)排列切換輸出部,該數(shù)據(jù)排列切換輸出部根據(jù)數(shù)據(jù)排列切換 信號(hào)將來(lái)自上述笫i個(gè)存儲(chǔ)單元陣列組的第0至第1-1個(gè)存儲(chǔ)單元陣 列的各l位的l位數(shù)據(jù)、或來(lái)自該第i個(gè)存儲(chǔ)單元陣列組的第0至第 n-l個(gè)中的某一個(gè)存儲(chǔ)單元陣列的同一字的各l位的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條數(shù)據(jù)輸出線;和存儲(chǔ)單元陣列選擇部,該存儲(chǔ)單元陣列選擇部選擇上述第i個(gè)存 儲(chǔ)單元陣列組的第0至笫n-l個(gè)中某一個(gè)存儲(chǔ)單元陣列;其中,存儲(chǔ)在上述存儲(chǔ)單元中的數(shù)據(jù)在地址空間中由l個(gè)地址的 數(shù)據(jù)構(gòu)成。
7. 根據(jù)權(quán)利要求6所述的存儲(chǔ)裝置,其特征在于 上述數(shù)據(jù)排列切換輸出部對(duì)構(gòu)成上迷各存儲(chǔ)單元陣列組的l個(gè)存儲(chǔ)單元陣列的每一個(gè)分別具有第j個(gè)多路復(fù)用器電路,該第j個(gè)多路復(fù)用器電路根據(jù)上述數(shù)據(jù) 排列切換信號(hào)來(lái)輸出上述列解碼器的第i和第j個(gè)輸出中的某一個(gè), 其中j是滿足0 < j < n-l并且i # j的整數(shù);第i個(gè)緩沖器電路,該第i個(gè)緩沖器電路可根據(jù)上述列解碼器的 第i個(gè)輸出來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的笫i條列線的輸出 輸出到第i條數(shù)據(jù)輸出線;和第j個(gè)緩沖器電路,該第j個(gè)緩沖器電路可根據(jù)上述第j個(gè)多路 復(fù)用器的輸出來(lái)控制是否輸出上述位i的存儲(chǔ)單元陣列的第j條列線 的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)切換是否將該第j條列線的 輸出輸出到上述第i個(gè)和第j個(gè)中的某一條數(shù)據(jù)輸出線。
8. 根據(jù)權(quán)利要求6所述的存儲(chǔ)裝置,其特征在于 上述存儲(chǔ)單元陣列選擇部對(duì)構(gòu)成上述各存儲(chǔ)單元陣列組的1個(gè)存儲(chǔ)單元陣列的每一個(gè)具有邏輯電路,該邏輯電路根據(jù)選擇該l個(gè)存儲(chǔ)單元陣列的第0至第 1-1個(gè)中的某一個(gè)存儲(chǔ)單元陣列的存儲(chǔ)單元陣列選擇信號(hào)和來(lái)自上述 列解碼器的n個(gè)選擇輸出,使上述第i個(gè)緩沖器電路或上述第j個(gè)多 路復(fù)用器電路中的某一個(gè)成為有效。
9. 根據(jù)權(quán)利要求6所述的存儲(chǔ)裝置,其特征在于上述笫j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列切換信號(hào)為有效時(shí)選 擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇該列解碼器的第j個(gè) 輸出;上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列切換信號(hào)為有效時(shí)將上述 第j條列線的輸出輸出到上述第j條數(shù)據(jù)線,在非有效時(shí)輸出到上述 第i條數(shù)據(jù)線。
10. —種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有 顯示用字體ROM,該顯示用字體ROM由在權(quán)利要求6中記栽的存儲(chǔ)裝置構(gòu)成,存儲(chǔ)由縱m點(diǎn)、橫n點(diǎn)的多點(diǎn)構(gòu)成的上述顯示數(shù)據(jù), 以顯示用字體地址、和當(dāng)將顯示器配置在縱方向上時(shí)成為有效狀態(tài)的 顯示器配置信號(hào)為輸入,使用該數(shù)據(jù)排列切換信號(hào)作為上述顯示器配 置信號(hào),輸出與上述顯示用字體地址和上述顯示器配置信號(hào)相應(yīng)的顯 示用字體數(shù)據(jù);和顯示控制裝置,該顯示控制裝置具有根據(jù)從外部輸入的水平同 步信號(hào)和垂直同步信號(hào),控制畫面上的顯示工作,并且生成上述顯示 用字體地址的顯示工作控制電路;和輸入上述顯示器配置方向信號(hào)、 上述水平掃描計(jì)數(shù)值、上述顯示用字體地址和上述顯示器配置信號(hào), 如果上述顯示器配置信號(hào)或顯示器配置方向信號(hào)中的某一個(gè)為無(wú)效 則將上述顯示用字體地址作為變換字體地址輸出,如果上述顯示器配 置信號(hào)和上述顯示器配置方向信號(hào)兩者都有效,則將n-l的1倍的值 加到上述顯示用字體地址上,將從它的結(jié)果減去上述水平掃描計(jì)數(shù)值 和使1成為2倍后的值的相乘結(jié)果得到的值作為變換字體地址輸出的 上述存儲(chǔ)器訪問(wèn)控制電路。
11. 一種存儲(chǔ)裝置,其特征在于,備有存儲(chǔ)電路,該存儲(chǔ)電路具有n個(gè)將可分別改寫1位數(shù)據(jù)的存儲(chǔ)單 元在列方向、字方向上以陣列狀各排列m個(gè)、n個(gè)而構(gòu)成的存儲(chǔ)單元 陣列,該n個(gè)存儲(chǔ)單元陣列被分配為在其第i個(gè)存儲(chǔ)單元陣列中存儲(chǔ) 由n位構(gòu)成的數(shù)據(jù)的第i位數(shù)據(jù),其中m、 n是滿足m、 n>2的整數(shù), i是滿足(Ki《n-l的整數(shù);字解碼器,該字解碼器同時(shí)選擇上述n個(gè)存儲(chǔ)單元陣列的每m條字線;列解碼器,該列解碼器同時(shí)選擇上述n個(gè)存儲(chǔ)單元陣列的每n條列線;和數(shù)據(jù)排列切換輸出部,該數(shù)據(jù)排列切換輸出部根據(jù)數(shù)據(jù)排列切換信號(hào)將來(lái)自存儲(chǔ)由上述n位構(gòu)成的數(shù)據(jù)的第0位至第n-l位的存儲(chǔ)單 元陣列的各l位的n位數(shù)據(jù)、或來(lái)自存儲(chǔ)該第0位至笫n-l位中的某 l位的存儲(chǔ)單元陣列的同一字的n位數(shù)據(jù)中的某一個(gè)切換輸出到n條 數(shù)據(jù)輸入輸出線;數(shù)據(jù)寫入部,該數(shù)據(jù)寫入部將從上述n條數(shù)據(jù)輸入輸出線的第i 條數(shù)據(jù)輸入輸出線輸入的數(shù)據(jù)分別寫入到上述n個(gè)存儲(chǔ)單元陣列的第 i個(gè)存儲(chǔ)單元陣列;和寫入讀出控制部,該寫入讀出控制部根據(jù)寫入許可信號(hào)來(lái)使上述 數(shù)據(jù)排列切換輸出部和上述數(shù)據(jù)寫入部中的某一個(gè)工作。
12.根據(jù)權(quán)利要求11所述的存儲(chǔ)裝置,其特征在于上述數(shù)據(jù)排列切換輸出部對(duì)各存儲(chǔ)單元陣列中的每一個(gè)分別具有第j個(gè)多路復(fù)用器電路,該第j個(gè)多路復(fù)用器電路根據(jù)數(shù)據(jù)排列 切換信號(hào)來(lái)輸出上述列解碼器的第i和第j個(gè)輸出中的某一個(gè),其中j 是滿足(Xj《n-l并且i — j的整數(shù);第i個(gè)讀出緩沖器電路,該第i個(gè)讀出緩沖器電路可根據(jù)上述列 解碼器的第i個(gè)輸出來(lái)控制是否將上述位i的存儲(chǔ)單元陣列的第i條列 線的輸出輸出到第i條數(shù)據(jù)輸入輸出線;和第j個(gè)讀出緩沖器電路,該第j個(gè)讀出緩沖器電路可根據(jù)上述第 j個(gè)多路復(fù)用器的輸出來(lái)控制是否輸出上述位i的存儲(chǔ)單元陣列的第j 條列線的輸出,可根據(jù)上述數(shù)據(jù)排列切換信號(hào)來(lái)切換是否將該第j條 列線的輸出輸出到上述第i條和第j條中的某一條數(shù)據(jù)輸入輸出線,上述數(shù)據(jù)寫入部具有第i個(gè)寫入緩沖器電路,該第i個(gè)寫入緩沖器電路可控制是否將 第i條數(shù)據(jù)輸入輸出線的數(shù)據(jù)輸出到上述位i的存儲(chǔ)單元陣列的第i 條列線;上述寫入讀出控制部具有第i個(gè)邏輯門電路,該笫i個(gè)邏輯門電路根據(jù)上述寫入許可信號(hào) 來(lái)將上述列解碼器的笫i個(gè)輸出輸出到上述數(shù)據(jù)排列切換部或上述數(shù)據(jù)寫入部中的某一個(gè);和笫j個(gè)邏輯門電路,該第j個(gè)邏輯門電路根據(jù)上述寫入許可信號(hào) 來(lái)將上述第j個(gè)多路復(fù)用器的輸出輸出到上述數(shù)據(jù)排列切換部或上述 數(shù)據(jù)寫入部中的某一個(gè)。
13. 根據(jù)權(quán)利要求12所述的存儲(chǔ)裝置,其特征在于上述笫j個(gè)多路復(fù)用器電路在上述數(shù)據(jù)排列切換信號(hào)為有效時(shí)選 擇上述列解碼器的第i個(gè)輸出,在非有效時(shí)選擇該列解碼器的第j個(gè) 輸出;上述第j個(gè)緩沖器電路在上述數(shù)據(jù)排列切換信號(hào)為有效時(shí)將上述 第j條列線的輸出輸出到上述第j條數(shù)據(jù)線,當(dāng)非有效時(shí)將上述笫j 條列線的輸出輸出到上述第i條數(shù)據(jù)線。
14. 一種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有發(fā)送器,上述發(fā)送 器具備處理器;發(fā)送數(shù)據(jù)存儲(chǔ)RAM,該發(fā)送數(shù)據(jù)存儲(chǔ)RAM由在權(quán)利要求11中 記栽的存儲(chǔ)裝置構(gòu)成,利用上述處理器存儲(chǔ)發(fā)送數(shù)據(jù),并且將從該處 理器輸出、當(dāng)讀出上述發(fā)送數(shù)據(jù)時(shí)有效的交織控制信號(hào)用作上述數(shù)據(jù) 排列切換信號(hào);和發(fā)送電路,該發(fā)送電路交接上述處理器從上述發(fā)送數(shù)據(jù)存儲(chǔ) RAM讀出的數(shù)據(jù)。
15. —種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有接收器,上述接收 器具備處理器;接收數(shù)據(jù)存儲(chǔ)RAM,該接收數(shù)據(jù)存儲(chǔ)RAM由在權(quán)利要求11中 記栽的存儲(chǔ)裝置構(gòu)成,利用上述處理器存儲(chǔ)接收數(shù)據(jù),并且將從該處 理器輸出、當(dāng)讀出接收數(shù)據(jù)時(shí)有效的去交織控制信號(hào)用作上述數(shù)據(jù)排 列切換信號(hào);和接收電路,該接收電路接收上述處理器存儲(chǔ)到上述接收數(shù)據(jù)存儲(chǔ)RAM的接收數(shù)據(jù)。
16. —種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有發(fā)送接收系統(tǒng),該 發(fā)送接收系統(tǒng)具備構(gòu)成在權(quán)利要求14中記栽的存儲(chǔ)器應(yīng)用裝置的上述發(fā)送器; 構(gòu)成在權(quán)利要求15中記載的存儲(chǔ)器應(yīng)用裝置的上述接收器;和 相互連接上述發(fā)送器和上述接收器的傳輸路徑。
17. —種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有處理器系統(tǒng),該處 理器系統(tǒng)具備CPU;和程序存儲(chǔ)器,該程序存儲(chǔ)器由在權(quán)利要求1中記栽的存儲(chǔ)裝置構(gòu) 成,存儲(chǔ)由上述CPU執(zhí)行的程序,并且輸入該CPU輸出的地址,將該地址中的上位地址用作上述數(shù)據(jù)排列切換信號(hào)。
18. —種存儲(chǔ)器應(yīng)用裝置,其特征在于,備有處理器系統(tǒng),該處 理器系統(tǒng)具備:由在權(quán)利要求1中記栽的存儲(chǔ)裝置構(gòu)成的程序存儲(chǔ)器; 輸入第1系統(tǒng)時(shí)鐘信號(hào)的第1CPU;輸入反轉(zhuǎn)了上述第1系統(tǒng)時(shí)鐘信號(hào)的第2系統(tǒng)時(shí)鐘信號(hào)的第 2CPU;和選擇上述第1CPU輸出的地址信號(hào)和上述第2CPU輸出的地址信 號(hào)并輸出到上述程序存儲(chǔ)器的選擇部,其中,當(dāng)上述第1系統(tǒng)時(shí)鐘信號(hào)為第l邏輯值時(shí)將上述第1CPU 輸出的地址信號(hào)輸入到上述程序存儲(chǔ)器中,當(dāng)上述第1系統(tǒng)時(shí)鐘信號(hào) 為第2邏輯值時(shí)將上述第2CPU輸出的地址信號(hào)輸入到上述程序存儲(chǔ) 器中。
全文摘要
本發(fā)明提供一種具有數(shù)據(jù)旋轉(zhuǎn)或交織功能的半導(dǎo)體存儲(chǔ)裝置,其目的是提供通過(guò)讀出存儲(chǔ)在多個(gè)存儲(chǔ)器地址中的預(yù)定的位數(shù)據(jù),作為來(lái)自存儲(chǔ)裝置的數(shù)據(jù)輸出,能夠削減存儲(chǔ)器和減輕處理負(fù)擔(dān)的存儲(chǔ)裝置和存儲(chǔ)器應(yīng)用裝置。本發(fā)明的存儲(chǔ)裝置備有作為緩沖器電路(20<sub>0</sub>,…,2n-1<sub>n-1</sub>)輸出的存儲(chǔ)單元(0<sub>00</sub>,…,n-1<sub>m-1,n-1</sub>)的數(shù)據(jù),能夠從各存儲(chǔ)單元陣列(1<sub>0</sub>)至(1<sub>n-1</sub>)分別各1位地選擇輸出,或者從1個(gè)存儲(chǔ)單元陣列選擇輸出n位中的某一個(gè)的多路復(fù)用器(30<sub>1</sub>,…,3n-1<sub>n-2</sub>)。
文檔編號(hào)G11C11/413GK101263562SQ20068003341
公開(kāi)日2008年9月10日 申請(qǐng)日期2006年7月21日 優(yōu)先權(quán)日2005年7月21日
發(fā)明者川島敬司 申請(qǐng)人:松下電器產(chǎn)業(yè)株式會(huì)社