專利名稱:半導(dǎo)體存儲(chǔ)器裝置及其數(shù)據(jù)掩蔽方法
技術(shù)領(lǐng)域:
本發(fā)明涉及半導(dǎo)體存儲(chǔ)器裝置,而更具體地,涉及具有數(shù)據(jù)掩蔽功能 的半導(dǎo)體存儲(chǔ)器裝置及其數(shù)據(jù)掩蔽方法。
背景技術(shù):
數(shù)據(jù)掩蔽是一種利用預(yù)儲(chǔ)存的掩蔽信息來(lái)防止寫(xiě)入特定存儲(chǔ)器區(qū)域 中的信息發(fā)生改變(即使當(dāng)將新數(shù)據(jù)寫(xiě)入該半導(dǎo)體存儲(chǔ)器裝置中時(shí))的方 法,且廣泛地使用于各種半導(dǎo)體存儲(chǔ)器裝置中。
如圖1所示,常規(guī)半導(dǎo)體存儲(chǔ)器裝置包括存儲(chǔ)器單元塊110、墊 (pad)120、串行至并行轉(zhuǎn)換器(serial to parallel converter, SPC)130、 第一鎖存器單元140、中繼器(r印eater) 150、寄存器160、多工器170 及第二鎖存器單元180。
墊120的數(shù)據(jù)輸入/輸出引腳的數(shù)量依賴于存儲(chǔ)器容量、模型等。圖 l顯示了包含八個(gè)數(shù)據(jù)輸入/輸出引腳(DQ〈0: 7>)的墊。
SPC 130將經(jīng)由墊120的各引腳所輸入的串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù), 并將經(jīng)轉(zhuǎn)換的數(shù)據(jù)輸出至第一鎖存器單元140。
第一鎖存器單元140將從SPC 130輸出的并行數(shù)據(jù)鎖存,并響應(yīng)于 DINSTBP信號(hào),經(jīng)由寬帶數(shù)據(jù)線GIO,將該并行數(shù)據(jù)輸出至存儲(chǔ)器單元塊 110。
中繼器150將從SPC 130輸出的掩蔽信息(mask information)的一 個(gè)字節(jié)(后文中稱為DM)放大,并將其輸出至寄存器160。中繼器150的使 用是因?yàn)樵揝PC的驅(qū)動(dòng)能力不足以安全地將該DM傳送至寄存器160。
寄存器160響應(yīng)于DMRSTBP信號(hào)將該DM輸出至多工器170。
多工器170響應(yīng)于WRM(具有數(shù)據(jù)掩蔽的寫(xiě)入)信號(hào)(同時(shí)處理數(shù)據(jù)寫(xiě) 與數(shù)據(jù)掩蔽的命令)及WR(write,寫(xiě)入)信號(hào)(其為寫(xiě)入命令),輸出該DM, 或?qū)⑵漭敵龆俗与娖礁淖冎两拥仉娖健?br>
第二鎖存器單元180將從多工器170輸出的DM鎖存,并響應(yīng)于與 DINSTBP信號(hào)同時(shí)產(chǎn)生的DMSTBP信號(hào),將該DM輸出至存儲(chǔ)器單元塊110。
在經(jīng)由寬帶數(shù)據(jù)線GIO而從存儲(chǔ)器單元塊110傳送的數(shù)據(jù)中,對(duì)應(yīng)于 該DM的數(shù)據(jù)阻擋寫(xiě)入存儲(chǔ)器區(qū)域中的路徑,從而在該存儲(chǔ)器區(qū)域中形成 數(shù)據(jù)掩蔽,并將其它數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的存儲(chǔ)器區(qū)域中。
后文中將參考圖2來(lái)詳細(xì)說(shuō)明該數(shù)據(jù)掩蔽的操作。
首先,為了執(zhí)行數(shù)據(jù)掩蔽操作,應(yīng)先將掩蔽信息DM寫(xiě)入圖l的寄存 器160中。
因此,用于將該DM寫(xiě)入圖1的寄存器160中的W證(write data mask
register,寫(xiě)入數(shù)據(jù)掩蔽寄存器)^^令^L輸入至半導(dǎo)^^儲(chǔ)器裝置,而DM 經(jīng)由墊120的數(shù)據(jù)輸入/輸出引腳DQ<0: 7>來(lái)輸入。
然后,響應(yīng)于WRMR之后的麗(write with data mask,具有數(shù)據(jù)掩 蔽的寫(xiě)入)^^令,經(jīng)由墊120的數(shù)據(jù)輸入/輸出引腳DQ〈0: 7>來(lái)輸入數(shù)據(jù)。
此時(shí),如圖2所示,當(dāng)突發(fā)長(zhǎng)度為4(Burst 4)時(shí), 一個(gè)字節(jié)的DM以 一個(gè)時(shí)鐘周期被輸入(O-7),但是響應(yīng)于突發(fā)長(zhǎng)度8(Burst8)的操作,八 個(gè)字節(jié)(亦即64位)的數(shù)據(jù)在兩個(gè)時(shí)鐘周期被輸入(QO-Q7)。亦即,該DM 輸入的操作時(shí)間段與數(shù)據(jù)輸入的操作時(shí)間段不同。
數(shù)據(jù)(Q0-Q7)被輸入至存儲(chǔ)器單元塊110,而被鎖存于第二鎖存器單 元180中的DM(O-7)被同時(shí)輸入至存儲(chǔ)器單元塊110,由此執(zhí)行數(shù)據(jù)掩蔽。
如上所述,由于常規(guī)半導(dǎo)體存儲(chǔ)器裝置對(duì)于掩蔽信息與數(shù)據(jù)具有不同 的操作時(shí)間段,故不可能利用寬帶數(shù)據(jù)線GIO來(lái)將掩蔽信息傳送至寄存 器,因此,應(yīng)額外提供專用的信號(hào)線。在此情形下,由于經(jīng)由該專用的信 號(hào)線所提取的掩蔽信息的信號(hào)電平太弱,亦應(yīng)增加中繼器,以穩(wěn)定地將掩 蔽信息傳送至寄存器。因此,由于數(shù)據(jù)掩蔽,電路尺寸會(huì)增加。
發(fā)明內(nèi)容
本發(fā)明的實(shí)施例提供能夠使電路尺寸最小化的半導(dǎo)體存儲(chǔ)器裝置及 其數(shù)據(jù)掩蔽方法。
本發(fā)明的實(shí)施例提供了一種半導(dǎo)體存儲(chǔ)器裝置,其包含存儲(chǔ)器單元 塊;數(shù)據(jù)輸入部,其執(zhí)行信號(hào)處理,以將輸入至所述半導(dǎo)體存儲(chǔ)器裝置的 一般數(shù)據(jù)與掩蔽信息傳送至所述存儲(chǔ)器單元塊,并輸出經(jīng)處理的數(shù)據(jù)與信
息;寬帶數(shù)據(jù)線,其連接于所述數(shù)據(jù)輸入部與所述存儲(chǔ)器單元塊之間;多 個(gè)寄存器,其連接至所述寬帶數(shù)據(jù)線,寫(xiě)入經(jīng)由所述寬帶數(shù)據(jù)線所傳送的
掩蔽信息;以及多工器,其響應(yīng)于掩蔽信息選擇信號(hào),從所述多個(gè)寄存器 之一中選擇所述掩蔽信息之一,并輸出所選擇的掩蔽信息至所述存儲(chǔ)器單 元塊。
本發(fā)明另一實(shí)施例提供了一種半導(dǎo)體存儲(chǔ)器裝置的數(shù)據(jù)掩蔽方法,所 述半導(dǎo)體存儲(chǔ)器裝置包含存儲(chǔ)器單元塊、連接至所述存儲(chǔ)器單元塊并傳送
一般數(shù)據(jù)與掩蔽信息的寬帶數(shù)據(jù)線、以及連接至所述寬帶數(shù)據(jù)線的多個(gè)掩 蔽信息寫(xiě)入寄存器,所述方法包含當(dāng)輸入掩蔽信息寫(xiě)入命令時(shí),以與預(yù) 設(shè)的一般數(shù)據(jù)突發(fā)長(zhǎng)度相同的時(shí)間將掩蔽信息寫(xiě)入所述多個(gè)掩蔽信息寫(xiě) 入寄存器中;以及當(dāng)輸入具有掩蔽的數(shù)據(jù)寫(xiě)入命令時(shí),選擇所述多個(gè)掩蔽 信息之一,并將所選擇的掩蔽信息輸出至所述存儲(chǔ)器單元塊。
通過(guò)參考說(shuō)明書(shū)的其余部分以及附圖可更進(jìn)一步了解本發(fā)明的性質(zhì) 與優(yōu)點(diǎn)。
將參考附圖對(duì)本發(fā)明的非限制性且非窮^性的實(shí)施例加以說(shuō)明,其中 除非另有指定,圖中相似的參考標(biāo)記代^f目似的部件,且其中
圖1為常規(guī)半導(dǎo)體存儲(chǔ)器裝置的框圖2為顯示常規(guī)半導(dǎo)M儲(chǔ)器裝置的數(shù)據(jù)掩蔽方法的示意圖3為根據(jù)本發(fā)明實(shí)施例的半導(dǎo)體存儲(chǔ)器裝置的框圖4為根據(jù)本發(fā)明實(shí)施例的半導(dǎo)體存儲(chǔ)器裝置的操作時(shí)序圖;以及
圖5為顯示根據(jù)本發(fā)明實(shí)施例的半導(dǎo)體存儲(chǔ)器裝置的數(shù)據(jù)掩蔽方法 的示意圖。
具體實(shí)施例方式
現(xiàn)在將參考附圖詳細(xì)說(shuō)明本發(fā)明的典型實(shí)施例。然而,本發(fā)明可以不 同形式來(lái)實(shí)現(xiàn),且應(yīng)不限于此處所述的實(shí)施例。所提供的這些實(shí)施例是用 來(lái)透徹且完整地披露本發(fā)明,并且可以使所屬領(lǐng)域普通技術(shù)人員能完全了 解本發(fā)明之范疇。圖中,相似的參考標(biāo)記表示相似的組件。
后文中,將結(jié)合附圖來(lái)說(shuō)明本發(fā)明的典型實(shí)施例。如圖3所示,根據(jù)本發(fā)明的半導(dǎo)#^儲(chǔ)器裝置包括存儲(chǔ)器單元塊110、 數(shù)據(jù)輸入部120、 130和140、寬帶數(shù)據(jù)線GIO、第一寄存器310、第二寄 存器320、多工器330及第二鎖存器單元340。存儲(chǔ)器單元塊110可不將對(duì)應(yīng)于掩蔽信息的數(shù)據(jù)寫(xiě)入對(duì)應(yīng)的存儲(chǔ)器 單元中,但其可將其它數(shù)據(jù)寫(xiě)入該對(duì)應(yīng)的存儲(chǔ)器區(qū)域中。這是因?yàn)橛糜趯?對(duì)應(yīng)于該掩蔽信息的數(shù)據(jù)寫(xiě)入存儲(chǔ)器單元中的路徑會(huì)被該掩蔽信息所阻 擋。存儲(chǔ)器單元塊110可接收預(yù)定的控制信號(hào)(亦即寫(xiě)入控制信號(hào) WRSTPB),使其在經(jīng)由寬帶數(shù)據(jù)線GIO來(lái)傳送掩蔽信息的時(shí)段期間不執(zhí)行 寫(xiě)入操作。這是因?yàn)榻?jīng)由寬帶數(shù)據(jù)線GIO來(lái)傳送掩蔽信息以防止數(shù)據(jù)被寫(xiě) 入存儲(chǔ)器單元塊IIO中。數(shù)據(jù)輸入部120、 130、 140執(zhí)行對(duì)輸入至該半導(dǎo)體存儲(chǔ)器裝置的一般 數(shù)據(jù)與掩蔽信息的信號(hào)處理,使其可被傳送至存儲(chǔ)器單元塊,并輸出經(jīng)處 理的數(shù)據(jù)與信息。所述數(shù)據(jù)輸入部可包含墊120,其具有多個(gè)數(shù)據(jù)輸入 /輸出引腳DQ〈0: 7>;串行至并行轉(zhuǎn)換器(SPC) 130,其將經(jīng)由墊120輸入 至該半導(dǎo)體存儲(chǔ)器裝置的串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù);及第一鎖存器單元 140,其鎖存該并行l(wèi)t據(jù),并響應(yīng)于第一輸出控制信號(hào)DINSTBP而將該并 行數(shù)據(jù)輸出至寬帶數(shù)據(jù)線GIO。此處,第一輸出控制信號(hào)DINSTBP可為在 時(shí)間間隔期間響應(yīng)于輸入至該半導(dǎo)體存儲(chǔ)器裝置的寫(xiě)入命令而產(chǎn)生的信 號(hào)。寬帶數(shù)據(jù)線GIO可耦接于數(shù)據(jù)輸入部120、 130、 140中的第一鎖存 器單元140與存儲(chǔ)器單元塊110之間。當(dāng)該半導(dǎo)體存儲(chǔ)器裝置使用分離的 數(shù)據(jù)線(亦即數(shù)據(jù)讀取線與數(shù)據(jù)寫(xiě)入線)時(shí),寬帶數(shù)據(jù)線GIO可對(duì)應(yīng)于寫(xiě)入 寬帶數(shù)據(jù)線WGIO。第一與第二寄存器310與320可耦接至寬帶數(shù)據(jù)線GIO,其可寫(xiě)入經(jīng) 由寬帶數(shù)據(jù)線GIO所傳送的掩蔽信息,且可響應(yīng)于第二輸出控制信號(hào) DMRSTBP,將掩蔽信息輸出至多工器330。第一與第二寄存器310與320 僅用以作為說(shuō)明性的范例,本發(fā)明并不限于此,而可使用三個(gè)或更多個(gè)寄 存器。然而,如相關(guān)技術(shù)所述,在總突發(fā)長(zhǎng)度(其中,掩蔽信息被寫(xiě)入所 有寄存器中)等于其中一般數(shù)據(jù)被寫(xiě)入存儲(chǔ)器單元塊110中的突發(fā)長(zhǎng)度的情形下,可利用寬帶數(shù)據(jù)線GIO來(lái)傳送掩蔽信息。因此,可在滿足以上情 形的范圍內(nèi)使用期望數(shù)量的寄存器。在此情形下,待寫(xiě)入每個(gè)寄存器中的 掩蔽信息的突發(fā)長(zhǎng)度依賴于一般數(shù)據(jù)的突發(fā)長(zhǎng)度與寄存器的使用數(shù)量確定。多工器330可響應(yīng)于掩蔽信息選擇信號(hào)WRM1、 WRM2、 WR,從第一與 第二寄存器310及320之一中選擇掩蔽信息,并可輸出所選擇的掩蔽信息。WRM1是用于選擇來(lái)自第一寄存器310的掩蔽信息的命令,WRM2是選 擇第二掩蔽信息的掩蔽信息的命令,而WR是一般寫(xiě)入命令。當(dāng)WR被輸入 時(shí),多工器330可改變其輸出端子的電壓至接地電平VSS。第二鎖存器單元340可響應(yīng)于第三輸出控制信號(hào)DMSTBP來(lái)鎖存從多 工器330輸出的掩蔽信息,并在從第一鎖存器單元140輸出數(shù)據(jù)的同時(shí), 將經(jīng)鎖存的掩蔽信息輸出至存儲(chǔ)器單元塊IIO。此時(shí),第三輸出控制信號(hào) DMSTBP可為與第一輸出控制信號(hào)DINSTBP同時(shí)產(chǎn)生的信號(hào)。后文中將參考圖4與圖5來(lái)詳細(xì)說(shuō)明根據(jù)本發(fā)明實(shí)施例的半導(dǎo)M儲(chǔ) 器裝置的典型數(shù)據(jù)掩蔽操作。首先,為了執(zhí)行數(shù)據(jù)掩蔽操作,應(yīng)先將掩蔽信息DM寫(xiě)入第一與第二 寄存器310與320中。因此,如圖4所示,用以將DM寫(xiě)入的命令,亦即W腿(寫(xiě)入數(shù)據(jù)掩 蔽寄存器),可輸入至半導(dǎo)體存儲(chǔ)器裝置,且DM可經(jīng)由墊120的數(shù)據(jù)輸入 /輸出引腳DQ<0: 7>針對(duì)兩個(gè)時(shí)鐘Tl與T2來(lái)輸入。然后,在輸入DM之后, 一般數(shù)據(jù)可經(jīng)由墊120的數(shù)據(jù)輸入/輸出引腳 DQ<0: 7>針對(duì)兩個(gè)時(shí)鐘T3與T4來(lái)輸入。接下來(lái),可經(jīng)由SPC130將DM與一般數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù),并輸出至 第一鎖存器單元140。第一鎖存器單元140可響應(yīng)于第一輸出控制信號(hào)DINSTBP連續(xù)地傳 送DM與一般數(shù)據(jù)至寬帶數(shù)據(jù)線GIO。然后,第一與第二寄存器310與320可分別響應(yīng)于第二輸出控制信號(hào) DMRSTBP經(jīng)由寬帶數(shù)據(jù)線GIO來(lái)寫(xiě)入DM(0-7)與DM(8-15),并輸出 DMREG1 (0-7)與DMREG2 (8-15)至多工器330。接下來(lái),多工器330可響應(yīng)于在WRMR之后輸入的WRM1 (具有數(shù)據(jù)掩 蔽的寫(xiě)入)命令,選擇DMREG1(0-7)作為第一寄存器310之輸出,并將 DMREGl(0-7)輸出至第二鎖存器單元340。然后,第二鎖存器單元340可響應(yīng)于第三輸出控制信號(hào)DMSTBP而鎖 存DMREG1 (0-7),并將DNLGIO(0-7)輸出至存儲(chǔ)器單元塊110。
此時(shí),由于第三輸出控制信號(hào)DMSTBP是與第一輸出控制信號(hào)DINSTBP 同時(shí)產(chǎn)生的信號(hào),因此一般數(shù)據(jù)與DM(0-7)可被同時(shí)輸入至存儲(chǔ)器單元塊 110。因此,存儲(chǔ)器單元塊110可執(zhí)行對(duì)于在一般數(shù)據(jù)中與DM(0-7)對(duì)應(yīng)的 數(shù)據(jù)的掩蔽操作,且可正常地寫(xiě)入其它一般數(shù)據(jù)。后文中將參考圖5來(lái)詳細(xì)說(shuō)明典型的DM寫(xiě)入與掩蔽過(guò)程。如圖5所示,DM被劃分成用于第一寄存器310的DMl(aO-a7)與用于 第二寄存器320的DM2 (b0-b7),其作為突發(fā)長(zhǎng)度4 Burst4來(lái)輸入。因此, DM1與DM2的總突發(fā)長(zhǎng)度為8,其與一般數(shù)據(jù)(Q0-Q7)的突發(fā)長(zhǎng)度8 (Burst8) 相同。因此,該DM與一般數(shù)據(jù)的突發(fā)長(zhǎng)度(亦即操作時(shí)間段)彼此相同, 使得一般數(shù)據(jù)(Q0-Q7)與掩蔽信息能經(jīng)由寬帶數(shù)據(jù)線GIO —起傳送。掩蔽信息的突發(fā)長(zhǎng)度可根據(jù)一般數(shù)據(jù)的突發(fā)長(zhǎng)度(Q0-Q7)與寄存器的 數(shù)量來(lái)確定。由于寄存器的數(shù)量310與320為2,故每個(gè)寄存器的突發(fā)長(zhǎng) 度為4。若寄存器的數(shù)量為4,則掩蔽信息的數(shù)量亦為4,且掩蔽信息的 每個(gè)突發(fā)長(zhǎng)度為2。如上所述,通過(guò)使掩蔽信息的總突發(fā)長(zhǎng)度等于一般數(shù)據(jù)的突發(fā)長(zhǎng)度, 可經(jīng)由寬帶數(shù)據(jù)線GIO來(lái)傳送掩蔽信息。此外,亦可將掩蔽信息寫(xiě)入多個(gè) 寄存器并選擇性地使用掩蔽信息。由上述可知,根據(jù)本發(fā)明實(shí)施例的半導(dǎo)*儲(chǔ)器裝置與數(shù)據(jù)掩蔽方法 具有以下優(yōu)點(diǎn)。第一,由于掩蔽信息利用寬帶數(shù)據(jù)線GIO來(lái)寫(xiě)入,故不需要專用的信 號(hào)線與中繼器,且因此能使電路尺寸最小化并增加布局裕度。第二,由于掩蔽信息可利用多個(gè)寄存器來(lái)寫(xiě)入并可選擇性地使用,故 可增進(jìn)lt據(jù)掩蔽的方《更性與性能。上述主題僅為示例性的,而非限制性的,且所附權(quán)利要求旨在涵蓋本 發(fā)明的真實(shí)精神與范疇內(nèi)的所有修改、提升、與其它實(shí)施例。因此,在法 律所允許的最大范圍內(nèi),本發(fā)明的范圍應(yīng)由所附權(quán)利要求的可允許的最寬 泛的解釋及其等同來(lái)確定,且應(yīng)不限于上述詳細(xì)說(shuō)明。主要組件符號(hào)說(shuō)明
110 存儲(chǔ)器單元塊120 墊130 串行至并行轉(zhuǎn)換器(SPC)140 第一鎖存器單元150 中繼器160 寄存器170 多工器180 第二鎖存器單元310 第一寄存器320 第二寄存器330 多工器340 第二鎖存器單元
權(quán)利要求
1. 一種半導(dǎo)體存儲(chǔ)器裝置,其包含 存儲(chǔ)器單元塊;數(shù)據(jù)輸入部,其被配置成執(zhí)行信號(hào)處理,以將輸入至所述半導(dǎo)M儲(chǔ) 器裝置的一般數(shù)據(jù)與掩蔽信息傳送至所述存儲(chǔ)器單元塊,并輸出經(jīng)處理的 數(shù)據(jù)與掩蔽信息;寬帶數(shù)據(jù)線,其耦接于所述數(shù)據(jù)輸入部與所述存儲(chǔ)器單元塊之間;多個(gè)寄存器,其耦接至所述寬帶數(shù)據(jù)線,以寫(xiě)入經(jīng)由所述寬帶數(shù)據(jù)線 傳送的掩蔽信息;以及多工器,其被配置成響應(yīng)于掩蔽信息選擇信號(hào),從所述多個(gè)寄存器 之一中選擇掩蔽信息之一,并輸出所選擇的掩蔽信息至所述存儲(chǔ)器單元 塊。
2. 如權(quán)利要求1所述的半導(dǎo)體存儲(chǔ)器裝置,其中掩蔽信息被寫(xiě)入 所有寄存器中的操作時(shí)間段等于數(shù)據(jù)被寫(xiě)入所述存儲(chǔ)器單元塊中的操作時(shí)間段。
3. 如權(quán)利要求1所述的半導(dǎo)M儲(chǔ)器裝置,其中所述掩蔽信息的 突發(fā)長(zhǎng)度由所述一般數(shù)據(jù)的突發(fā)長(zhǎng)度與所述寄存器的數(shù)量來(lái)確定。
4. 如權(quán)利要求1所述的半導(dǎo)*儲(chǔ)器裝置,還包含鎖存器單元, 其被配置成鎖存從所述多工器輸出的掩蔽信息,并在從所述數(shù)據(jù)輸入部 輸出所述經(jīng)處理的數(shù)據(jù)的同時(shí),輸出所述掩蔽信息。
5. —種半導(dǎo)體存儲(chǔ)器裝置,其包含 存儲(chǔ)器單元塊;數(shù)據(jù)輸入部,其被配置成執(zhí)行信號(hào)處理,以將輸入至所述半導(dǎo)體存儲(chǔ) 器裝置的一般數(shù)據(jù)與掩蔽信息傳送至所述存儲(chǔ)器單元塊,并輸出經(jīng)處理的 數(shù)據(jù)與掩蔽信息;寬帶數(shù)據(jù)線,其耦接于所述數(shù)據(jù)輸入部與所述存儲(chǔ)器單元塊之間;第一與第二寄存器,其耦接至所述寬帶數(shù)據(jù)線,以寫(xiě)入經(jīng)由所述寬帶 數(shù)據(jù)線傳送的掩蔽信息;以及多工器,其被配置成響應(yīng)于掩蔽信息選擇信號(hào),從所述第一與第二 寄存器之一中選擇掩蔽信息之一,并輸出所選擇的掩蔽信息至所述存儲(chǔ)器 單元塊。
6. 如權(quán)利要求1或5所述的半導(dǎo)*儲(chǔ)器裝置,其中所述存儲(chǔ)器 單元塊被配置成接收控制信號(hào),且基于所述控制信號(hào),在經(jīng)由所述寬帶 數(shù)據(jù)線來(lái)傳送所述掩蔽信息的時(shí)段期間,不執(zhí)行寫(xiě)入IMt。
7. 如權(quán)利要求1或5所述的半導(dǎo)*儲(chǔ)器裝置,其中所述數(shù)據(jù)輸 入部包含墊,其具有多個(gè)數(shù)據(jù)輸入/輸出引腳;串行至并行轉(zhuǎn)換部,其被配置成將經(jīng)由所述墊輸入至所述半導(dǎo)體存儲(chǔ) 器裝置的串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù);以及鎖存器單元,其被配置成鎖存所述并行數(shù)據(jù),并響應(yīng)于輸出控制信號(hào) 將經(jīng)鎖存的并行數(shù)據(jù)輸出至所述寬帶數(shù)據(jù)線。
8. 如權(quán)利要求7所述的半導(dǎo)體存儲(chǔ)器裝置,其中所述輸出控制信 號(hào)是響應(yīng)于輸入至所述半導(dǎo)M儲(chǔ)器裝置的寫(xiě)入^^令而產(chǎn)生的信號(hào)。
9. 如權(quán)利要求5所述的半導(dǎo)M儲(chǔ)器裝置,其中掩蔽信息被寫(xiě)入 所述第 一與第二寄存器中的操作時(shí)間段等于數(shù)據(jù)被寫(xiě)入所述存儲(chǔ)器單元 塊中的操作時(shí)間段。
10. 如權(quán)利要求5所述的半導(dǎo)體存儲(chǔ)器裝置,其中寫(xiě)入所述第一寄 存器中的掩蔽信息是以與 一般數(shù)據(jù)突發(fā)長(zhǎng)度的一半對(duì)應(yīng)的突發(fā)長(zhǎng)度來(lái)寫(xiě) 入的,而寫(xiě)入至所述第二寄存器中的掩蔽信息是以與所述一般數(shù)據(jù)突發(fā)長(zhǎng) 度的另 一半對(duì)應(yīng)的突發(fā)長(zhǎng)度來(lái)寫(xiě)入的。
11. 如權(quán)利要求5所述的半導(dǎo)#^儲(chǔ)器裝置,還包含鎖存器單元, 其被配置成鎖存從所述多工器輸出的掩蔽信息,并在從所述數(shù)據(jù)輸入部 輸出所述經(jīng)處理的數(shù)據(jù)的同時(shí),輸出所述掩蔽信息。
12. —種半導(dǎo)體存儲(chǔ)器裝置的數(shù)據(jù)掩蔽方法,所述半導(dǎo)體存儲(chǔ)器裝 置包含存儲(chǔ)器單元塊、耦接至所述存儲(chǔ)器單元塊、傳送一般數(shù)據(jù)與掩蔽信 息的寬帶數(shù)據(jù)線、以及耦接至所述寬帶數(shù)據(jù)線的多個(gè)掩蔽信息寫(xiě)入寄存 器,所述方法包含當(dāng)輸入掩蔽信息寫(xiě)入命令時(shí),以與預(yù)設(shè)的一般數(shù)據(jù)突發(fā)長(zhǎng)度相同的時(shí) 間將多個(gè)掩蔽信息寫(xiě)入所述多個(gè)掩蔽信息寫(xiě)入寄存器中;以及當(dāng)輸入具有掩蔽的數(shù)據(jù)寫(xiě)入命令時(shí),從所述多個(gè)掩蔽信息寫(xiě)入寄存器之一中選擇掩蔽信息,并將所選擇的掩蔽信息輸出至所述存儲(chǔ)器單元塊。
13. 如權(quán)利要求12所述的數(shù)據(jù)掩蔽方法,其中將多個(gè)掩蔽信息寫(xiě)入 所述多個(gè)掩蔽信息寫(xiě)入寄存器中包含以通過(guò)將所述一般數(shù)據(jù)突發(fā)長(zhǎng)度除 以寄存器數(shù)量來(lái)限定的突發(fā)長(zhǎng)度,將掩蔽信息寫(xiě)入每個(gè)掩蔽信息寫(xiě)入寄存 器中。
14. 如權(quán)利要求12所述的數(shù)據(jù)掩蔽方法,還包含在將所述掩蔽信 息寫(xiě)入所述掩蔽信息寫(xiě)入寄存器中期間,利用預(yù)定的控制信號(hào)來(lái)停止所述 存儲(chǔ)器單元塊的寫(xiě)入操作。
15. 如權(quán)利要求12所述的數(shù)據(jù)掩蔽方法,其中所述具有掩蔽的數(shù)據(jù) 寫(xiě)入命令是對(duì)應(yīng)于所述掩蔽信息寫(xiě)入寄存器的數(shù)量來(lái)限定的。
16. —種半導(dǎo)體存儲(chǔ)器裝置的數(shù)據(jù)掩蔽方法,所述半導(dǎo)體存儲(chǔ)器裝 置包含存儲(chǔ)器單元塊、耦接至所述存儲(chǔ)器單元塊、傳送一般數(shù)據(jù)與掩蔽信 息的寬帶數(shù)據(jù)線、以^接至所述寬帶數(shù)據(jù)線的第一與第二掩蔽信息寫(xiě)入 寄存器,所述方法包含當(dāng)輸入掩蔽信息寫(xiě)入命令時(shí),以與預(yù)設(shè)的一般數(shù)據(jù)突發(fā)長(zhǎng)度相同的時(shí) 間將第 一與第二掩蔽信息寫(xiě)入所述第 一與第二掩蔽信息寫(xiě)入寄存器中;以 及當(dāng)輸入具有掩蔽的數(shù)據(jù)寫(xiě)入命令時(shí),選擇所述第一與第二掩蔽信息之 一,并將所選擇的掩蔽信息輸出至所述存儲(chǔ)器單元塊。
17. 如權(quán)利要求16所述的數(shù)據(jù)掩蔽方法,其中將所述第一與第二掩 蔽信息寫(xiě)入所述第一與第二掩蔽信息寫(xiě)入寄存器中包含以與所述一般數(shù)據(jù)突發(fā)長(zhǎng)度的部分對(duì)應(yīng)的突發(fā)長(zhǎng)度,將所述第一掩蔽 信息寫(xiě)入所述第一寄存器中;以及以與所述一般數(shù)據(jù)突發(fā)長(zhǎng)度的剩余部分對(duì)應(yīng)的突發(fā)長(zhǎng)度,將所述第二 掩蔽信息寫(xiě)入所述第二寄存器中。
18. 如權(quán)利要求16所述的數(shù)據(jù)掩蔽方法,其中將所述第一與第二掩 蔽信息寫(xiě)入所述第 一與第二掩蔽信息寫(xiě)入寄存器中包含以與所述一般數(shù)據(jù)突發(fā)長(zhǎng)度的一半對(duì)應(yīng)的突發(fā)長(zhǎng)度,將所述第一掩蔽 信息寫(xiě)入所述第一寄存器中;以及以與所述一般數(shù)據(jù)突發(fā)長(zhǎng)度的另一半對(duì)應(yīng)的突發(fā)長(zhǎng)度,將所述第二掩 蔽信息寫(xiě)入所述第二寄存器中。
19. 如權(quán)利要求16所述的數(shù)據(jù)掩蔽方法,還包含在將所述第一與 第二掩蔽信息寫(xiě)入所述第一與第二寄存器中期間,利用預(yù)定的控制信號(hào)來(lái) 停止所述存儲(chǔ)器單元塊的寫(xiě)入操作。
20. 如權(quán)利要求16所述的數(shù)據(jù)掩蔽方法,其中所述具有掩蔽的數(shù)據(jù) 寫(xiě)入命令是對(duì)應(yīng)于所述第 一與第二寄存器中的每個(gè)來(lái)P艮定的。
全文摘要
一種存儲(chǔ)器裝置,其包含存儲(chǔ)器單元塊;數(shù)據(jù)輸入部,其執(zhí)行信號(hào)處理,以將輸入至所述半導(dǎo)體存儲(chǔ)器裝置的一般數(shù)據(jù)與掩蔽信息傳送至所述存儲(chǔ)器單元塊,并輸出經(jīng)處理的數(shù)據(jù)與信息;寬帶數(shù)據(jù)線,其連接于所述數(shù)據(jù)輸入部與所述存儲(chǔ)器單元塊之間;多個(gè)寄存器,其連接至所述寬帶數(shù)據(jù)線,以寫(xiě)入經(jīng)由所述寬帶數(shù)據(jù)線傳送的掩蔽信息;以及多工器,其響應(yīng)于掩蔽信息選擇信號(hào),從所述多個(gè)寄存器之一中選擇掩蔽信息,并輸出所選擇的掩蔽信息至所述存儲(chǔ)器單元塊。
文檔編號(hào)G11C7/10GK101145384SQ20071009696
公開(kāi)日2008年3月19日 申請(qǐng)日期2007年4月19日 優(yōu)先權(quán)日2006年9月13日
發(fā)明者尹相植 申請(qǐng)人:海力士半導(dǎo)體有限公司