欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

操作存儲(chǔ)器裝置的系統(tǒng)及方法

文檔序號(hào):6770703閱讀:156來(lái)源:國(guó)知局
專(zhuān)利名稱(chēng):操作存儲(chǔ)器裝置的系統(tǒng)及方法
技術(shù)領(lǐng)域
發(fā)明大體來(lái)說(shuō)涉及操作存儲(chǔ)器裝置。
背景技術(shù)
技術(shù)的進(jìn)步已產(chǎn)生較小且較強(qiáng)大的計(jì)算裝置。舉例來(lái)說(shuō),當(dāng)前存在多種便攜型個(gè)人計(jì)算裝置,包括無(wú)線(xiàn)計(jì)算裝置,例如便攜型無(wú)線(xiàn)電話(huà)、個(gè)人數(shù)字助理(PDA)及尋呼裝置, 其體積小、重量輕且易于由用戶(hù)攜帶。更具體來(lái)說(shuō),便攜型無(wú)線(xiàn)電話(huà)(例如,蜂窩式電話(huà)及因特網(wǎng)協(xié)議(IP)電話(huà))可經(jīng)由無(wú)線(xiàn)網(wǎng)絡(luò)傳達(dá)語(yǔ)音及數(shù)據(jù)包。此外,許多這些無(wú)線(xiàn)電話(huà)包括并入到其中的其它類(lèi)型的裝置。舉例來(lái)說(shuō),無(wú)線(xiàn)電話(huà)還可包括數(shù)字照像機(jī)、數(shù)字?jǐn)z像機(jī)、數(shù)字記錄器及音頻文件播放器。又,這些無(wú)線(xiàn)電話(huà)可處理可執(zhí)行指令,包括可用以接入因特網(wǎng)的軟件應(yīng)用程序(例如,web瀏覽器應(yīng)用程序)。因而,這些無(wú)線(xiàn)電話(huà)可包括顯著的計(jì)算能力。減少便攜型個(gè)人計(jì)算裝置的功率消耗使電池再充電或更換之間的操作時(shí)間增加。 減小電子元件的供應(yīng)電壓通常使得功率消耗較小。然而,一些電子元件可能在供應(yīng)電壓減小的情況下以較慢速度操作。此較慢速度可能影響電子裝置內(nèi)的特定電路的操作。舉例來(lái)說(shuō),一些存儲(chǔ)器裝置 (例如,靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)裝置)可通過(guò)以下操作來(lái)讀取存儲(chǔ)于位單元處的數(shù)據(jù)值對(duì)耦合到所述位單元的一對(duì)位線(xiàn)預(yù)充電,及基于存儲(chǔ)于所述位單元處的數(shù)據(jù)值對(duì)已預(yù)充電位線(xiàn)中的一者放電。耦合到位線(xiàn)的讀出放大器可比較所述位線(xiàn)處的電壓,且產(chǎn)生指示位單元處的數(shù)據(jù)值的輸出。可鑒于以下競(jìng)爭(zhēng)要求來(lái)控制讀出放大器等待足夠差分電壓產(chǎn)生以實(shí)現(xiàn)可靠結(jié)果,但減少不必要的延遲以實(shí)現(xiàn)功率效率??赏ㄟ^(guò)降低到存儲(chǔ)器控制元件的供應(yīng)電壓以減少功率消耗而實(shí)現(xiàn)的功率節(jié)省可能在降低的供應(yīng)電壓導(dǎo)致讀出放大器的延遲操作時(shí)至少部分地偏移達(dá)位線(xiàn)處的增加的電壓差。

發(fā)明內(nèi)容
揭示一種存儲(chǔ)器系統(tǒng),其能夠以一范圍的邏輯供應(yīng)電壓操作。讀出放大器啟用信號(hào)是基于回路電路處的第一信號(hào)而在所述回路電路處產(chǎn)生,而字線(xiàn)激活是基于在字線(xiàn)啟用電路處所接收的稍后的信號(hào)。通過(guò)控制字線(xiàn)啟用電路及回路電路的時(shí)序,存儲(chǔ)器裝置可以較大范圍的供應(yīng)電壓操作。舉例來(lái)說(shuō),通過(guò)在起始字線(xiàn)啟用電路的操作之前起始回路電路的操作,可在回路電路處補(bǔ)償歸因于減小的邏輯供應(yīng)電壓的顯著延遲以維持字線(xiàn)偏壓與讀出放大器啟用信號(hào)之間的實(shí)質(zhì)上恒定的延遲。結(jié)果,在存儲(chǔ)器讀取期間的差分電壓產(chǎn)生的量可能實(shí)質(zhì)上不受降低邏輯供應(yīng)電壓的影響,從而實(shí)現(xiàn)增加的功率節(jié)省。在特定實(shí)施例中,揭示一種設(shè)備,其包括位單元,所述位單元耦合到第一位線(xiàn)及第二位線(xiàn)。所述設(shè)備還包括讀出放大器,其耦合到第一位線(xiàn)及第二位線(xiàn)。所述設(shè)備進(jìn)一步包括回路電路,其經(jīng)配置以響應(yīng)于接收第一信號(hào)而將讀出放大器啟用信號(hào)提供到讀出放大器。所述設(shè)備包括字線(xiàn)啟用電路,其經(jīng)配置以響應(yīng)于接收第二信號(hào)而將字線(xiàn)啟用信號(hào)提供到字線(xiàn)驅(qū)動(dòng)器電路。所述回路電路在字線(xiàn)啟用電路接收第二信號(hào)之前接收第一信號(hào)。在另ー特定實(shí)施例中,ー種方法包括在存儲(chǔ)器裝置處接收輸入信號(hào),所述存儲(chǔ)器裝置包括位単元,所述位單元耦合到字線(xiàn)且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器。 所述方法包括響應(yīng)于接收輸入信號(hào)而將第一信號(hào)發(fā)送到回路電路以起始回路電路的操作,及將第二信號(hào)發(fā)送到字線(xiàn)啟用電路以起始字線(xiàn)信號(hào)在字線(xiàn)處的產(chǎn)生。所述第一信號(hào)是在第二信號(hào)之前發(fā)送。由所掲示的實(shí)施例中的至少ー者所提供的ー個(gè)特定優(yōu)點(diǎn)在干因?yàn)榛芈冯娐吩谧志€(xiàn)啟用信號(hào)接收第二信號(hào)之前接收第一信號(hào),所以可適應(yīng)在產(chǎn)生讀出放大器啟用信號(hào)時(shí)歸因于減小的供應(yīng)電壓的回路電路延遲,即使當(dāng)在字線(xiàn)啟用電路處接收第二信號(hào)之后延遲超過(guò)待產(chǎn)生的閾值差分電壓所要求的時(shí)間時(shí)也是如此。結(jié)果,可實(shí)現(xiàn)比在回路電路及字線(xiàn)啟用電路由共同信號(hào)觸發(fā)的系統(tǒng)中低的功率操作。本發(fā)明的其它方面、優(yōu)點(diǎn)及特征將在審閱包括以下章節(jié)的完整申請(qǐng)案之后變得顯而易見(jiàn)“


”、“具體實(shí)施方式
”及“權(quán)利要求書(shū)”。

圖I為具有回路電路及字線(xiàn)啟用電路的存儲(chǔ)器系統(tǒng)的第一說(shuō)明性實(shí)施例的框圖;圖2為具有回路電路及字線(xiàn)啟用電路的存儲(chǔ)器系統(tǒng)的第二說(shuō)明性實(shí)施例的圖;圖3為圖2的存儲(chǔ)器系統(tǒng)的信號(hào)的特定實(shí)施例的時(shí)序圖;圖4為圖2的系統(tǒng)的操作的方法的特定說(shuō)明性實(shí)施例的流程圖;圖5為操作存儲(chǔ)器系統(tǒng)的方法的第一特定說(shuō)明性實(shí)施例的流程圖;圖6為操作存儲(chǔ)器系統(tǒng)的方法的第二特定說(shuō)明性實(shí)施例的流程圖;圖7為包括存儲(chǔ)器系統(tǒng)的便攜型裝置的框圖,所述存儲(chǔ)器系統(tǒng)具有在字線(xiàn)啟用電路之如啟用的回路電路;及圖8為用以制造包括存儲(chǔ)器系統(tǒng)的電子裝置的制造過(guò)程的特定說(shuō)明性實(shí)施例的數(shù)據(jù)流程圖,所述存儲(chǔ)器系統(tǒng)具有在字線(xiàn)啟用電路之前啟用的回路電路。
具體實(shí)施例方式參看圖1,描繪用以從位單元檢索數(shù)據(jù)的系統(tǒng)的第一說(shuō)明性實(shí)施例,且大體上將其指定為100。系統(tǒng)100包括代表性位單元102,所述代表性位單元102耦合到字線(xiàn)106、第一位線(xiàn)108及第二位線(xiàn)110。讀出放大器104耦合到第一位線(xiàn)108及第二位線(xiàn)110。字線(xiàn)啟用電路112耦合到字線(xiàn)驅(qū)動(dòng)器138,所述字線(xiàn)驅(qū)動(dòng)器138耦合到字線(xiàn)106?;芈冯娐?14耦合到讀出放大器104。回路電路114響應(yīng)于第一信號(hào)101,且字線(xiàn)啟用電路112響應(yīng)于第二信號(hào)103。在將第二信號(hào)103提供到字線(xiàn)啟用電路112之前將第一信號(hào)101提供到回路電路114。結(jié)果,可調(diào)整回路電路114的操作的時(shí)序以適應(yīng)回路電路114內(nèi)歸因于供應(yīng)電壓值的延遲。在特定實(shí)施例中,位単元102經(jīng)配置以存儲(chǔ)數(shù)據(jù)值,例如,邏輯高或邏輯低的數(shù)據(jù)值。舉例來(lái)說(shuō),位単元102可為靜態(tài)隨機(jī)存取存儲(chǔ)器(SRAM)的位単元。為了說(shuō)明,位単元 102可為6晶體管^T)位單元。位單元102響應(yīng)于字線(xiàn)106處的電壓以使位單元102選擇性地耦合到第一位線(xiàn)108及第二位線(xiàn)110。在特定實(shí)施例中,施加到字線(xiàn)106的電壓可使位單元102將第一電壓施加到第一位線(xiàn)108且將第二電壓施加到第二位線(xiàn)110。舉例來(lái)說(shuō), 施加到第一位線(xiàn)108的電壓可表示存儲(chǔ)于位單元102處的數(shù)據(jù)值,且互補(bǔ)數(shù)據(jù)值(例如,施加到位線(xiàn)108的值的邏輯“非”)可施加到第二位線(xiàn)110 (例如,位線(xiàn)條(bit line bar)或 BLB)。在特定實(shí)施例中,讀出放大器104經(jīng)配置以經(jīng)由第一位線(xiàn)108接收第一電壓且經(jīng)由第二位線(xiàn)110接收第二電壓。讀出放大器104經(jīng)配置以產(chǎn)生輸出值116,所述輸出值116 指示第一位線(xiàn)108與第二位線(xiàn)110之間的電壓差分。舉例來(lái)說(shuō),當(dāng)?shù)谝晃痪€(xiàn)108具有高于第二位線(xiàn)110的電壓時(shí),輸出值116可為邏輯高值,且當(dāng)?shù)谝晃痪€(xiàn)108具有低于第二位線(xiàn)110 的電壓時(shí),輸出值116可為邏輯低值。讀出放大器104可響應(yīng)于從回路電路114接收的讀出放大器啟用(SAEN)信號(hào)105。讀出放大器104可具有閾值差分靈敏度,使得可以可靠方式讀取第一位線(xiàn)108與第二位線(xiàn)110之間的超過(guò)閾值差分靈敏度的電壓差,而不可以可靠方式讀取不超過(guò)閾值差分靈敏度的電壓差分。在特定實(shí)施例中,字線(xiàn)啟用電路112響應(yīng)于第二信號(hào)103。字線(xiàn)啟用電路112經(jīng)配置以將字線(xiàn)啟用(WLEN)信號(hào)113提供到字線(xiàn)驅(qū)動(dòng)器138以使得能夠經(jīng)由字線(xiàn)信號(hào)對(duì)位單元102進(jìn)行存取。舉例來(lái)說(shuō),字線(xiàn)驅(qū)動(dòng)器138可響應(yīng)于來(lái)自字線(xiàn)啟用電路112的字線(xiàn)啟用信號(hào)113而將字線(xiàn)信號(hào)提供到字線(xiàn)106(例如,施加到字線(xiàn)106的電壓)。在特定實(shí)施例中,回路電路114響應(yīng)于第一信號(hào)101,且經(jīng)配置以將讀出放大器啟用(SAEN)信號(hào)105提供到讀出放大器104?;芈冯娐?14可進(jìn)一步響應(yīng)于指示對(duì)位線(xiàn)放電的一個(gè)或一個(gè)以上信號(hào)(未圖示)以確定用以起始讀出放大器啟用信號(hào)105的時(shí)序。舉例來(lái)說(shuō),當(dāng)對(duì)第一位線(xiàn)108及第二位線(xiàn)110預(yù)充電到一電壓電平時(shí),且在通過(guò)電壓對(duì)字線(xiàn)106 加偏壓以將位單元102耦合到位線(xiàn)108、110之后,可能要經(jīng)過(guò)一段時(shí)間才會(huì)實(shí)現(xiàn)在位線(xiàn)108 及110處超過(guò)閾值差分靈敏度的差分信號(hào)。結(jié)果,在回路電路114處引入延遲,使得在位線(xiàn) 108及110處產(chǎn)生的電壓差分足夠用于可靠數(shù)據(jù)讀取之后將讀出放大器啟用信號(hào)105提供到讀出放大器104。如在圖I的時(shí)序圖中的各種說(shuō)明性信號(hào)跡線(xiàn)中所說(shuō)明,在激活第二信號(hào)103之前激活第一信號(hào)101?;芈冯娐?14在字線(xiàn)啟用電路112接收第二信號(hào)103之前接收所述第一信號(hào)101。盡管貫穿本發(fā)明將激活說(shuō)明為從低邏輯電平到高邏輯電平的轉(zhuǎn)變,但將理解,激活信號(hào)可包括從高邏輯電平到低邏輯電平的轉(zhuǎn)變、一個(gè)或一個(gè)以上脈沖或其它激活信號(hào)。 另外,盡管為了說(shuō)明清楚起見(jiàn),將一些信號(hào)轉(zhuǎn)變說(shuō)明為瞬時(shí)的,但任何轉(zhuǎn)變或所有轉(zhuǎn)變可能發(fā)生于一轉(zhuǎn)變周期內(nèi)且可能不是瞬時(shí)的。響應(yīng)于激活第二信號(hào)103,將字線(xiàn)啟用信號(hào)113提供到字線(xiàn)驅(qū)動(dòng)器138。作為響應(yīng),將字線(xiàn)106的電壓說(shuō)明為從低邏輯電平轉(zhuǎn)變到高邏輯電平。為了說(shuō)明,可將字線(xiàn)106提供到例如n型場(chǎng)效晶體管(NFET)的n型晶體管的柵極以將位單元102的節(jié)點(diǎn)耦合到位線(xiàn) 108及110。響應(yīng)于字線(xiàn)106的電壓轉(zhuǎn)變到邏輯高值,開(kāi)始產(chǎn)生已預(yù)充電第一位線(xiàn)108與已預(yù)充電第二位線(xiàn)110之間的差分電壓,所述差分電壓隨時(shí)間增加直到達(dá)到閾值差分靈敏度 120為止。在達(dá)到閾值差分靈敏度120之后不久,讀出放大器啟用信號(hào)105從低邏輯電平轉(zhuǎn)變到高邏輯電平,且響應(yīng)于讀出放大器啟用信號(hào)105的轉(zhuǎn)變,讀出放大器104產(chǎn)生讀出放大器輸出116,所述讀出放大器輸出116具有指示位線(xiàn)108與位線(xiàn)110之間的差分電壓的值。
系統(tǒng)100可用于具有各種供應(yīng)電壓的電子裝置中。然而,當(dāng)供應(yīng)電壓減小時(shí),在回路電路114內(nèi)與邏輯晶體管相關(guān)聯(lián)的延遲可能増加。舉例來(lái)說(shuō),當(dāng)供應(yīng)電壓接近于回路電路114內(nèi)的晶體管的閾值電壓時(shí),通過(guò)晶體管的電流可能減小,從而減慢回路電路114內(nèi)的電路的操作。因此,例如,在各種低功率應(yīng)用中,當(dāng)供應(yīng)電壓減小時(shí),讀出放大器啟用信號(hào) 105可經(jīng)歷響應(yīng)于第一信號(hào)101而增加的延遲。結(jié)果,如果讀出放大器啟用信號(hào)105被延遲超過(guò)閾值差分靈敏度120,則歸因于位線(xiàn)108與位線(xiàn)110之間增加的電壓差分的功率消耗增加。因此,通過(guò)在第二信號(hào)103之前提供第一信號(hào)101,讀出放大器105具有額外時(shí)間以針對(duì)較低操作電壓進(jìn)行調(diào)整。結(jié)果,系統(tǒng)100的功率消耗可在某一范圍的操作電壓上得以減少且實(shí)質(zhì)上得到改善。參看圖2,描繪用以從位單元讀取數(shù)據(jù)的系統(tǒng)的第二說(shuō)明性實(shí)施例,且大體上將其指定為200。系統(tǒng)200包括存儲(chǔ)器裝置220,所述存儲(chǔ)器裝置220具有耦合到讀出放大器 204的代表性位單元202。位單元202耦合到字線(xiàn)206、第一位線(xiàn)208及第二位線(xiàn)210。字線(xiàn)啟用電路212耦合到字線(xiàn)驅(qū)動(dòng)器238。字線(xiàn)驅(qū)動(dòng)器238經(jīng)耦合以將表示字線(xiàn)信號(hào)的電壓提供到字線(xiàn)206?;芈冯娐?14經(jīng)耦合以將輸出提供到讀出放大器204及字線(xiàn)啟用電路212。 時(shí)序電路232經(jīng)耦合以接收輸入信號(hào)231,且將第一信號(hào)201提供到回路電路214并將第二信號(hào)203提供到字線(xiàn)啟用電路212。在特定實(shí)施例中,圖2的系統(tǒng)200對(duì)應(yīng)于圖I的系統(tǒng) 100。在特定實(shí)施例中,時(shí)序電路232包括用以接收輸入信號(hào)231的輸入端250。舉例來(lái)說(shuō),輸入信號(hào)231可為時(shí)鐘信號(hào)。第一組門(mén)234(例如,串聯(lián)耦合的反相器)適于將延遲施加到輸入信號(hào)231,從而在第一輸出端252處產(chǎn)生第一信號(hào)201。第一信號(hào)201起始回路電路214的操作。第二組門(mén)236在第二輸出端254處產(chǎn)生第二信號(hào)203。盡管說(shuō)明時(shí)序電路 232具有第一組門(mén)234與第二組門(mén)236,但在其它實(shí)施例中,時(shí)序電路232可包括更多的門(mén)、 更少的門(mén)或其它電路元件,使得時(shí)序電路232響應(yīng)于輸入信號(hào)231,且包括用以提供第一信號(hào)201的第一輸出端252及用以提供第二信號(hào)203的第二輸出端254,其中第一信號(hào)201在第二信號(hào)203之前出現(xiàn)。在特定實(shí)施例中,字線(xiàn)啟用電路213經(jīng)配置以響應(yīng)于接收第二信號(hào)238而將字線(xiàn)啟用(WLEN)信號(hào)213提供到字線(xiàn)驅(qū)動(dòng)器238。字線(xiàn)啟用電路212響應(yīng)于第二信號(hào)203而產(chǎn)生字線(xiàn)啟用信號(hào)213。字線(xiàn)啟用電路212還可響應(yīng)于來(lái)自回路電路214的輸出端的停用信號(hào)245而停用字線(xiàn)啟用信號(hào)213。將字線(xiàn)啟用信號(hào)213提供到字線(xiàn)驅(qū)動(dòng)器238。在特定實(shí)施例中,字線(xiàn)驅(qū)動(dòng)器238響應(yīng)于從字線(xiàn)啟用電路212所發(fā)送的字線(xiàn)啟用信號(hào)213。字線(xiàn)驅(qū)動(dòng)器238可適于響應(yīng)于字線(xiàn)啟用信號(hào)213而將偏壓施加到字線(xiàn)206。字線(xiàn)驅(qū)動(dòng)器238及包括代表性位単元202的存儲(chǔ)器裝置220可存在于存儲(chǔ)器電壓域264中, 而系統(tǒng)200的其它組件可存在于邏輯電壓域260中。存儲(chǔ)器電壓域264可具有比邏輯電壓域260的供應(yīng)電壓262(Vdd_L)高的供應(yīng)電壓266 (Vdd_H)??蓪㈦娖揭莆黄?未圖示)耦合于字線(xiàn)啟用電路212與字線(xiàn)驅(qū)動(dòng)器238之間以將字線(xiàn)啟用信號(hào)213的電壓從邏輯電壓域 260調(diào)整到存儲(chǔ)器電壓域264。在特定實(shí)施例中,存儲(chǔ)器裝置220包括代表性位單元202、字線(xiàn)206、位線(xiàn)208及 210以及讀出放大器204。舉例來(lái)說(shuō),存儲(chǔ)器裝置220可為SRAM裝置,且位單元202可為 6T位単元。存儲(chǔ)器裝置220還可包括虛設(shè)字線(xiàn)242,所述虛設(shè)字線(xiàn)242經(jīng)由多個(gè)虛設(shè)単元240耦合到虛設(shè)位線(xiàn)243。虛設(shè)字線(xiàn)242、虛設(shè)位線(xiàn)243及虛設(shè)單元240可模擬可能出現(xiàn)于字線(xiàn)206以及位線(xiàn)208及210中的一者或一者以上上的電容及負(fù)載量??蓪⑻撛O(shè)位線(xiàn)243 提供到回路電路214以使回路電路214能夠獲得與對(duì)位線(xiàn)208及210的放電相關(guān)的時(shí)序"[目息。舉例來(lái)說(shuō),可對(duì)虛設(shè)位線(xiàn)243預(yù)充電,且已預(yù)充電虛設(shè)位線(xiàn)243的放電時(shí)間可接近于位線(xiàn)208及210中的一者在各種工藝、電壓、溫度或其它操作條件下的放電時(shí)間。因此,可使用虛設(shè)位線(xiàn)243來(lái)根據(jù)操作條件對(duì)讀出放大器啟用信號(hào)205計(jì)時(shí),所述操作條件可能影響位線(xiàn)208、210處的差分電壓的產(chǎn)生。在特定實(shí)施例中,回路電路214耦合到虛設(shè)位線(xiàn)243且包括可編程電路部分244。 回路電路214還包括邏輯電路部分246。回路電路214可編程以調(diào)整讀出放大器啟用信號(hào) 205的延遲。舉例來(lái)說(shuō),回路電路214可為可編程的,以維持在激活字線(xiàn)206處的字線(xiàn)信號(hào)與激活讀出放大器啟用信號(hào)205之間的實(shí)質(zhì)上恒定的延遲。實(shí)質(zhì)上恒定的延遲可實(shí)質(zhì)上獨(dú)立于邏輯域電壓260的供應(yīng)電壓,例如供應(yīng)電壓Vdd_L 262。在特定實(shí)施例中,可編程電路部分244包括多個(gè)放電裝置248,所述多個(gè)放電裝置248耦合到虛設(shè)位線(xiàn)243且可控制以實(shí)現(xiàn)已預(yù)充電虛設(shè)位線(xiàn)243的可調(diào)放電速率。舉例來(lái)說(shuō),通過(guò)第一信號(hào)201啟用對(duì)虛設(shè)位線(xiàn) 243的放電??刂菩盘?hào)214可包括到多個(gè)放電裝置248的一個(gè)或一個(gè)以上信號(hào),以(例如) 對(duì)開(kāi)關(guān)晶體管的一個(gè)或一個(gè)以上柵極加偏壓,從而增加或減小已預(yù)充電虛設(shè)位線(xiàn)243的放電速率。邏輯電路部分246響應(yīng)于對(duì)虛設(shè)位線(xiàn)243的放電且產(chǎn)生讀出放大器啟用信號(hào)205。 因?yàn)檫壿嬰娐凡糠?46包括在邏輯域供應(yīng)電壓Vdd_L 262降低時(shí)可以減小的速度操作的電路,所以可控制可編程電路部分244以補(bǔ)償邏輯電路部分246的延遲,使得激活字線(xiàn)206 與啟用讀出放大器204之間的延遲獨(dú)立于邏輯電壓域260的供應(yīng)電壓262而保持實(shí)質(zhì)上恒定。參看圖3描述系統(tǒng)200的操作,圖3描繪系統(tǒng)200的信號(hào)的特定實(shí)施例的時(shí)序圖。 產(chǎn)生輸入信號(hào)231,其說(shuō)明為在時(shí)間tl從低轉(zhuǎn)變到高。響應(yīng)于輸入信號(hào)231,在時(shí)間t2產(chǎn)生第一信號(hào)201。另外,在時(shí)間t2之后產(chǎn)生第二信號(hào)203。響應(yīng)于第一信號(hào)201,產(chǎn)生讀出放大器啟用信號(hào)205。讀出放大器啟用信號(hào)205觸發(fā)讀出放大器輸出216的操作。從第一信號(hào)201的轉(zhuǎn)變到讀出放大器啟用信號(hào)205的轉(zhuǎn)變的讀出放大器啟用信號(hào)的延遲302包括可歸于可編程部分244的可編程延遲304及可歸于邏輯電路部分242的供應(yīng)電壓相依延遲306。舉例來(lái)說(shuō),在第一供應(yīng)電壓Vdd_Ll 308處,供應(yīng)電壓相依延遲306相對(duì)較短,而可編程延遲304相對(duì)較長(zhǎng)。當(dāng)供應(yīng)電壓減小時(shí)(例如,在 Vdd_L2 310及Vdd_L3 312處),供應(yīng)電壓相依延遲306增加,且可編程延遲304減小以便維持讀出放大器啟用信號(hào)205的實(shí)質(zhì)上恒定的延遲302。響應(yīng)于第二信號(hào)203,字線(xiàn)啟用電路212產(chǎn)生字線(xiàn)啟用信號(hào)213。響應(yīng)于字線(xiàn)啟用信號(hào)213,字線(xiàn)驅(qū)動(dòng)器238在時(shí)間t3將字線(xiàn)206處的邏輯低電壓轉(zhuǎn)變到邏輯高電壓。響應(yīng)于字線(xiàn)206的轉(zhuǎn)變,已預(yù)充電位線(xiàn)208及210開(kāi)始產(chǎn)生電壓差分314,所述電壓差分314從時(shí)間t3增加直到在時(shí)間t4之后不久為止。當(dāng)電壓差分314超過(guò)閾值320 (例如,讀出放大器204的閾值差分靈敏度)時(shí),讀出放大器啟用信號(hào)205在時(shí)間t4轉(zhuǎn)變。在讀出放大器啟用信號(hào)205在時(shí)間t4轉(zhuǎn)變之后,讀出放大器輸出210產(chǎn)生讀出放大器輸出信號(hào)216,其指示存儲(chǔ)于代表性位單元202處的數(shù)據(jù)值。
通過(guò)控制回路電路214的可編程部分244,讀出放大器啟用信號(hào)205的延遲302可實(shí)質(zhì)上恒定。結(jié)果,可維持字線(xiàn)206轉(zhuǎn)變與讀出放大器204讀取差分值之間的實(shí)質(zhì)上恒定的延遲322??删幊虒?shí)質(zhì)上恒定的延遲322,使得電壓差分314在讀出放大器204產(chǎn)生指示位単元202的數(shù)據(jù)值的輸出216之前超過(guò)閾值差分靈敏度320??闪硗饩幊虒?shí)質(zhì)上恒定的延遲322,使得讀出放大器204在發(fā)生歸因于產(chǎn)生的電壓差分314的實(shí)質(zhì)上額外功率消耗之前進(jìn)行操作。因?yàn)榛芈冯娐?14響應(yīng)于在第二信號(hào)203之前出現(xiàn)的第一信號(hào)201,所以相比回路電路214及字線(xiàn)啟用電路212直接響應(yīng)于共同信號(hào)的情況,可在較大范圍的供應(yīng)電壓Vdd_L 262上維持實(shí)質(zhì)上恒定的延遲322。舉例來(lái)說(shuō),如果回路電路214響應(yīng)于第二信號(hào)203,則讀出放大器啟用信號(hào)205的延遲302不應(yīng)超過(guò)第二信號(hào)203與滿(mǎn)足閾值320的電壓差分314 之間的延遲,以防止不必要的功率消耗。在第一所說(shuō)明的供應(yīng)電壓Vdd_Ll 308處,可調(diào)整可編程延遲304以縮短延遲302,使得在時(shí)間t4出現(xiàn)讀出放大器啟用信號(hào)205。然而,當(dāng)邏輯電壓域260的供應(yīng)電壓262減小時(shí),供應(yīng)電壓相依延遲306增加。在最小所說(shuō)明的供應(yīng)電壓Vdd_L3 312處,電壓相依延遲306的増加可能太大以致偏移達(dá)可編程延遲304的減小量,從而在時(shí)間t4維持讀出放大器啟用信號(hào)205。結(jié)果,在減小的供應(yīng)電壓下,讀出放大器啟用信號(hào)205將在時(shí)間t4之后開(kāi)始起動(dòng),其伴隨著歸因于產(chǎn)生更大電壓差分314的功率消耗的相應(yīng)增加。實(shí)情為,通過(guò)基于在第二信號(hào)203之前的第一信號(hào)201起始回路電路的操作,回路電路214具有增加的時(shí)序窗(從t2到t4),且可在減小的供應(yīng)電壓Vdd_L3 312處維持實(shí)質(zhì)上恒定的延遲322。為了說(shuō)明,使用邏輯電壓域260的供應(yīng)電壓Vdd_L3 312的系統(tǒng)200的操作使回路電路214的邏輯電路部分246的延遲306超過(guò)實(shí)質(zhì)上恒定的延遲322。因此,倘若回路電路 214響應(yīng)于第二信號(hào)203,則在供應(yīng)電壓Vdd_L3 312處不能夠維持實(shí)質(zhì)上恒定的延遲322。 然而,如在圖3中所說(shuō)明,回路電路214在字線(xiàn)啟用電路212接收第二信號(hào)203之前接收第一信號(hào)201使回路電路214的可編程電路部分244能夠補(bǔ)償邏輯電路部分246的延遲306, 從而維持實(shí)質(zhì)上恒定的延遲322。與第二信號(hào)203相比,提前使用第一信號(hào)201増加了可用于可編程電路部分244的時(shí)序容限,以補(bǔ)償歸因于邏輯電路部分246的延遲306且使較低供應(yīng)電壓262能夠由系統(tǒng)200使用,同時(shí)維持實(shí)質(zhì)上恒定的延遲322。參看圖4,說(shuō)明操作圖2的系統(tǒng)的方法的特定實(shí)施例。在402處,接收輸入信號(hào) 231。在404處,在第一延遲之后產(chǎn)生第一信號(hào)201,且將其發(fā)送到回路電路214。第一延遲對(duì)應(yīng)于通過(guò)時(shí)序電路232處的第一組門(mén)234的傳播時(shí)間。在406處,在回路電路處產(chǎn)生讀出放大器啟用信號(hào)205??稍诮?jīng)由多個(gè)放電裝置 248中的一者或一者以上對(duì)已預(yù)充電虛設(shè)位線(xiàn)243放電(對(duì)應(yīng)于可編程延遲408)之后產(chǎn)生讀出放大器啟用信號(hào)205。響應(yīng)于對(duì)虛設(shè)位線(xiàn)243放電,通過(guò)回路電路214的邏輯電路部分 246在電壓相依延遲410之后產(chǎn)生讀出放大器啟用信號(hào)205。在412處,讀出放大器204接收讀出放大器啟用信號(hào)205,且基于第一位線(xiàn)208與第二位線(xiàn)210處的位線(xiàn)-位線(xiàn)條(BL/BLB)電壓差分來(lái)產(chǎn)生讀出放大器輸出信號(hào)216。在于404處產(chǎn)生第一信號(hào)201之后,在414處,在第二延遲之后產(chǎn)生第二信號(hào)203。 第二延遲可對(duì)應(yīng)于通過(guò)時(shí)序電路232處的第二組門(mén)236的傳播時(shí)間。將第二信號(hào)203提供到字線(xiàn)啟用電路212。
在416處,字線(xiàn)啟用電路212產(chǎn)生字線(xiàn)啟用信號(hào)213,將所述字線(xiàn)啟用信號(hào)213發(fā)送到字線(xiàn)驅(qū)動(dòng)器238。字線(xiàn)驅(qū)動(dòng)器238在字線(xiàn)206上產(chǎn)生字線(xiàn)信號(hào)。舉例來(lái)說(shuō),在418處, 字線(xiàn)驅(qū)動(dòng)器238可將偏壓施加到字線(xiàn)206以接通位單元202處的接入晶體管。在420處,字線(xiàn)信號(hào)使位單元202開(kāi)始對(duì)第一位線(xiàn)208或第二位線(xiàn)210 (例如,BL 或BLB)放電,且起始BL/BLB電壓差分的產(chǎn)生。在422處,BL/BLB電壓差分繼續(xù)產(chǎn)生直到斷開(kāi)字線(xiàn)偏壓為止。舉例來(lái)說(shuō),響應(yīng)于虛設(shè)位線(xiàn)243放電,可將停用信號(hào)245提供到字線(xiàn)啟用電路212。字線(xiàn)啟用電路212可通過(guò)斷開(kāi)字線(xiàn)啟用信號(hào)213使字線(xiàn)驅(qū)動(dòng)器238以邏輯低電平對(duì)字線(xiàn)206加偏壓而對(duì)停用信號(hào)245作出響應(yīng)??稍诩傻诫娮友b置中的處理器處執(zhí)行圖4的方法。舉例來(lái)說(shuō),如將參看圖7所描述,可由計(jì)算機(jī)或其它電子裝置起始發(fā)送第一信號(hào)201?;蛘呋蛄硗?,所屬領(lǐng)域的技術(shù)人員將認(rèn)識(shí)到,可通過(guò)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)、專(zhuān)用集成電路(ASIC)、中央處理單元(CPU)、 數(shù)字信號(hào)處理器(DSP)、控制器、另一硬件裝置或其任何組合來(lái)實(shí)施或起始圖4的方法400。參看圖5,其描繪操作存儲(chǔ)器系統(tǒng)的方法的第一實(shí)施例。在說(shuō)明性實(shí)施例中,所述方法可在圖I或圖2的系統(tǒng)處執(zhí)行。所述方法包括在502處,在存儲(chǔ)器裝置處接收輸入信號(hào),所述存儲(chǔ)器裝置包括位單元,所述位單元耦合到字線(xiàn)且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器。舉例來(lái)說(shuō),在存儲(chǔ)器系統(tǒng)200的時(shí)序電路232處接收?qǐng)D2的輸入信號(hào)231, 存儲(chǔ)器系統(tǒng)200還包括位單元202,位單元202經(jīng)由位線(xiàn)208及210耦合到讀出放大器204。所述方法包括在504處,響應(yīng)于接收到輸入信號(hào),將第一信號(hào)發(fā)送到回路電路以起始回路電路的操作,且在506處,將第二信號(hào)發(fā)送到字線(xiàn)啟用電路以起始字線(xiàn)處字線(xiàn)信號(hào)的產(chǎn)生。第一信號(hào)是在第二信號(hào)之前發(fā)送。舉例來(lái)說(shuō),在將第二信號(hào)203提供到字線(xiàn)啟用電路212之前,將圖2的第一信號(hào)201提供到回路電路214。通過(guò)在第二信號(hào)之前發(fā)送第一信號(hào),可調(diào)整回路電路以實(shí)現(xiàn)字線(xiàn)信號(hào)與讀出放大器啟用信號(hào)之間的實(shí)質(zhì)上恒定的延遲。實(shí)質(zhì)上恒定的延遲可實(shí)質(zhì)上獨(dú)立于邏輯域電壓。因此,在存儲(chǔ)器讀取期間,可通過(guò)在減小的邏輯域電壓下操作而實(shí)質(zhì)上不增加動(dòng)態(tài)功率消耗來(lái)減小功率消耗??稍诩傻诫娮友b置中的處理器處執(zhí)行圖5的方法。舉例來(lái)說(shuō),如將參看圖I所描述,可由計(jì)算機(jī)或其它電子裝置產(chǎn)生第一信號(hào)201。或者或另外,所屬領(lǐng)域的技術(shù)人員將認(rèn)識(shí)到,可通過(guò)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)、專(zhuān)用集成電路(ASIC)、中央處理單元(CPU)、數(shù)字信號(hào)處理器(DSP)、控制器、另一硬件裝置或其任何組合來(lái)實(shí)施或起始圖5的方法500。參看圖6,描繪操作存儲(chǔ)器系統(tǒng)的方法的第二實(shí)施例。在說(shuō)明性實(shí)施例中,所述方法可在圖I或圖2的系統(tǒng)處執(zhí)行。所述方法可包括在602處,基于邏輯域的供應(yīng)電壓來(lái)編程回路電路,以維持字線(xiàn)信號(hào)與讀出放大器啟用信號(hào)之間的實(shí)質(zhì)上恒定的延遲。實(shí)質(zhì)上恒定的延遲實(shí)質(zhì)上獨(dú)立于邏輯域電壓。舉例來(lái)說(shuō),可基于供應(yīng)電壓Vdd_L 262來(lái)編程圖2的回路電路214,以維持圖3 的實(shí)質(zhì)上恒定的延遲322。在特定實(shí)施例中,在604處,可將控制信號(hào)提供到可編程電路部分的多個(gè)放電裝置以控制已預(yù)充電虛設(shè)位線(xiàn)的放電速率。舉例來(lái)說(shuō),控制信號(hào)可為圖2的控制信號(hào)214,將所述控制信號(hào)214提供到多個(gè)放電裝置248以控制已預(yù)充電虛設(shè)位線(xiàn)243的放電速率。在606處,在存儲(chǔ)器裝置處接收輸入信號(hào),所述存儲(chǔ)器裝置包括位單元,所述位單元耦合到字線(xiàn)且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器。舉例來(lái)說(shuō),在存儲(chǔ)器系統(tǒng)200 的時(shí)序電路232處接收?qǐng)D2的輸入信號(hào)231,所述存儲(chǔ)器系統(tǒng)200還包括位單元202,所述位單元202經(jīng)由位線(xiàn)208及210耦合到讀出放大器204。所述方法還包括在608處,響應(yīng)于接收輸入信號(hào),通過(guò)將第一延遲添加到輸入信號(hào)來(lái)產(chǎn)生第一信號(hào),且通過(guò)將第二延遲添加到第一信號(hào)來(lái)產(chǎn)生第二信號(hào)。舉例來(lái)說(shuō),第一信號(hào)可為圖2的第一信號(hào)201,且第二信號(hào)可為圖2的第二信號(hào)203。第一信號(hào)可由第一組延遲元件(例如,圖2的第一組門(mén)234)產(chǎn)生,且第二信號(hào)可由第二組延遲元件(例如,通過(guò)串聯(lián)耦合圖2的第一組門(mén)234與第二組門(mén)236)產(chǎn)生。在610處,將第一信號(hào)發(fā)送到回路電路以起始回路電路的操作,且在612處,將第 ニ信號(hào)發(fā)送到字線(xiàn)啟用電路以起始字線(xiàn)信號(hào)在字線(xiàn)處的產(chǎn)生。第一信號(hào)是在第二信號(hào)之前發(fā)送。在特定實(shí)施例中,回路電路的操作產(chǎn)生讀出放大器啟用信號(hào)以使讀出放大器能夠檢測(cè)第一位線(xiàn)與第二位線(xiàn)的電壓差分。舉例來(lái)說(shuō),在將第二信號(hào)203提供到字線(xiàn)啟用電路212 之前,將圖2的第一信號(hào)201提供到回路電路214。字線(xiàn)啟用電路可在邏輯電壓域中,所述邏輯電壓域具有第一供應(yīng)電壓(例如,圖2 的第一供應(yīng)電壓Vdd_L 262),且位單元可在存儲(chǔ)器電壓域中,所述存儲(chǔ)器電壓域具有第二供應(yīng)電壓(例如,圖2的第二供應(yīng)電壓Vdd_H 266)。回路電路可包括可編程電路部分及邏輯電路部分,例如,可編程電路部分244及邏輯電路部分246??删幊屉娐凡糠挚蔀榭烧{(diào)整的以補(bǔ)償邏輯電路部分的歸因于邏輯電壓域的供應(yīng)電壓電平的延遲??稍诩傻诫娮友b置中的處理器處執(zhí)行圖6的方法。舉例來(lái)說(shuō),如將參看圖7所描述,可由計(jì)算機(jī)或其它電子裝置產(chǎn)生第一信號(hào)201?;蛘呋蛄硗猓鶎兕I(lǐng)域的技術(shù)人員將認(rèn)識(shí)到,可通過(guò)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)、專(zhuān)用集成電路(ASIC)、中央處理單元(CPU)、數(shù)字信號(hào)處理器(DSP)、控制器、另ー硬件裝置或其任何組合來(lái)實(shí)施或起始圖6的方法600。參看圖7,描繪電子裝置的特定說(shuō)明性實(shí)施例的框圖且大體上將其指定為700,所述電子裝置包括具有回路電路的存儲(chǔ)器裝置,所述回路電路經(jīng)配置以在字線(xiàn)啟用起始之前起始。裝置700包括耦合到存儲(chǔ)器732且包括存儲(chǔ)器裝置764的處理器710 (例如,數(shù)字信號(hào)處理器(DSP)),所述存儲(chǔ)器裝置764具有經(jīng)配置以在字線(xiàn)啟用起始之前起始的回路電路。在說(shuō)明性實(shí)例中,存儲(chǔ)器裝置764包括圖I或圖2中所描繪的存儲(chǔ)器系統(tǒng)(根據(jù)圖3 到6中的一者或一者以上進(jìn)行操作),或其任何組合。處理器710可包括存儲(chǔ)器裝置764 (例如,寄存器堆或其它嵌入式存儲(chǔ)器),且可包括用以啟用發(fā)送第一信號(hào)及第ニ信號(hào)的電路(例如,圖2的時(shí)序電路232)。在特定實(shí)施例中,處理器710可實(shí)施圖4到6的方法中的一者或一者以上。在另ー實(shí)施例中,存儲(chǔ)器裝置764可在處理器710的外部,且處理器710可經(jīng)配置以起始存儲(chǔ)器裝置764處的存儲(chǔ)器操作,例如,通過(guò)產(chǎn)生輸入信號(hào)201以起始存儲(chǔ)器裝置764處的存儲(chǔ)器讀取操作。 舉例來(lái)說(shuō),耦合到處理器710的存儲(chǔ)器732可為計(jì)算機(jī)可讀有形媒體,其存儲(chǔ)包括計(jì)算機(jī)可執(zhí)行指令的軟件734,所述計(jì)算機(jī)可執(zhí)行指令可由處理器710執(zhí)行以在包括位單元的存儲(chǔ)器裝置處產(chǎn)生輸入信號(hào)。所述位單元耦合到字線(xiàn),且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器,例如圖2的存儲(chǔ)器系統(tǒng)200。響應(yīng)于接收所述輸入信號(hào),將第一信號(hào)發(fā)送到回路電路以起始所述回路電路的操作。響應(yīng)于接收所述輸入信號(hào),將第二信號(hào)發(fā)送到字線(xiàn)啟用電路以起始字線(xiàn)信號(hào)在字線(xiàn)處的產(chǎn)生。第一信號(hào)是在第二信號(hào)之前發(fā)送,如由圖3的時(shí)序圖中的第一信號(hào)201及第二信號(hào)203所說(shuō)明?;芈冯娐返牟僮骺僧a(chǎn)生讀出放大器啟用信號(hào)以使讀出放大器能夠檢測(cè)第一位線(xiàn)與第二位線(xiàn)的電壓差分。軟件734可進(jìn)一步包括可執(zhí)行以進(jìn)行以下操作的指令基于邏輯域的供應(yīng)電壓來(lái)編程回路電路以維持字線(xiàn)信號(hào)與讀出放大器啟用信號(hào)之間的實(shí)質(zhì)上恒定的延遲。舉例來(lái)說(shuō),處理器710可基于處理器710的邏輯供應(yīng)電壓來(lái)設(shè)定圖2的控制信號(hào)214的一個(gè)或一個(gè)以上電壓以選擇性地操作放電元件248中的一者或一者以上,從而維持實(shí)質(zhì)上恒定的延遲322(圖3中所說(shuō)明)。圖7還展示耦合到處理器710及顯示器728的顯示器控制器726。編碼器/解碼器(CODEC) 734也可耦合到處理器710。揚(yáng)聲器736及麥克風(fēng)738可耦合到CODEC 734。圖7還指示無(wú)線(xiàn)控制器740可耦合到處理器710及無(wú)線(xiàn)天線(xiàn)742。在特定實(shí)施例中,處理器710、顯示器控制器726、存儲(chǔ)器732、CODEC 734、無(wú)線(xiàn)控制器740及存儲(chǔ)器裝置 764包括于系統(tǒng)級(jí)封裝或芯片上系統(tǒng)裝置722中。在特定實(shí)施例中,輸入裝置730及電力供應(yīng)器744耦合到芯片上系統(tǒng)裝置722。此外,在特定實(shí)施例中,如圖7中所說(shuō)明,顯示器728、 輸入裝置730、揚(yáng)聲器736、麥克風(fēng)738、無(wú)線(xiàn)天線(xiàn)742及電力供應(yīng)器744在芯片上系統(tǒng)裝置 722的外部。然而,顯示器728、輸入裝置730、揚(yáng)聲器736、麥克風(fēng)738、無(wú)線(xiàn)天線(xiàn)742及電力供應(yīng)器744中的每一者可耦合到芯片上系統(tǒng)裝置722的組件(例如,接口或控制器)。前文所揭示的裝置及功能性可經(jīng)設(shè)計(jì)且經(jīng)配置于存儲(chǔ)于計(jì)算機(jī)可讀媒體上的計(jì)算機(jī)文件(例如,RTL、GDSII、GERBER等)中。可將一些或所有這些文件提供到基于這些文件制造裝置的制造處理程序。所得產(chǎn)品包括半導(dǎo)體晶片,所述半導(dǎo)體晶片接著被分割成半導(dǎo)體裸片且被封裝成半導(dǎo)體芯片。接著在上文所描述的裝置中使用所述芯片。圖8描繪電子裝置制造過(guò)程800的特定說(shuō)明性實(shí)施例。在制造過(guò)程800中,在例如研究計(jì)算機(jī)806處接收物理裝置信息802。物理裝置信息802可包括表示半導(dǎo)體裝置(例如,圖I到2的系統(tǒng))的至少一個(gè)物理性質(zhì)的設(shè)計(jì)信息。舉例來(lái)說(shuō),物理裝置信息802可包括經(jīng)由耦合到研究計(jì)算機(jī)806的用戶(hù)接口 804輸入的物理參數(shù)、材料特性及結(jié)構(gòu)信息。研究計(jì)算機(jī)806包括耦合到計(jì)算機(jī)可讀媒體(例如,存儲(chǔ)器810)的處理器808 (例如,一個(gè)或一個(gè)以上處理核心)。存儲(chǔ)器810可存儲(chǔ)計(jì)算機(jī)可讀指令,可執(zhí)行所述計(jì)算機(jī)可讀指令以使處理器808變換物理裝置信息802以使其遵照文件格式且產(chǎn)生庫(kù)文件812。在特定實(shí)施例中,庫(kù)文件812包括至少一個(gè)數(shù)據(jù)文件,其包括變換的設(shè)計(jì)信息。舉例來(lái)說(shuō),庫(kù)文件812可包括半導(dǎo)體裝置(包括圖I或圖2的系統(tǒng))的庫(kù),提供所述庫(kù)以與電子設(shè)計(jì)自動(dòng)化(EDA)工具820 —起使用。庫(kù)文件812可與EDA工具820在設(shè)計(jì)計(jì)算機(jī)814處結(jié)合使用,所述設(shè)計(jì)計(jì)算機(jī)814 包括耦合到存儲(chǔ)器818的處理器816 (例如,一個(gè)或一個(gè)以上處理核心)。EDA工具820可作為處理器可執(zhí)行指令存儲(chǔ)于存儲(chǔ)器818處,以使設(shè)計(jì)計(jì)算機(jī)814的用戶(hù)能夠設(shè)計(jì)使用庫(kù)文件812的圖I或圖2的系統(tǒng)或其任何組合的電路。舉例來(lái)說(shuō),設(shè)計(jì)計(jì)算機(jī)814的用戶(hù)可經(jīng)由耦合到設(shè)計(jì)計(jì)算機(jī)814的用戶(hù)接口 824輸入電路設(shè)計(jì)信息822。電路設(shè)計(jì)信息822可包括表示半導(dǎo)體裝置(例如,圖I或圖2的系統(tǒng)或其任何組合)的至少一個(gè)物理性質(zhì)的設(shè)計(jì)信息。為了說(shuō)明,電路設(shè)計(jì)信息可包括在電路設(shè)計(jì)中對(duì)特定電路的識(shí)別及與其它元件的關(guān)系、定位信息、特征大小信息、互連信息或表示半導(dǎo)體裝置的物理性質(zhì)的其它信息。
設(shè)計(jì)計(jì)算機(jī)814可經(jīng)配置以變換包括電路設(shè)計(jì)信息822的設(shè)計(jì)信息以使其遵照文件格式。為了說(shuō)明,文件構(gòu)成(file formation)可包括例如圖形數(shù)據(jù)系統(tǒng)(GDSII)文件格式的數(shù)據(jù)庫(kù)ニ進(jìn)制文件格式,所述數(shù)據(jù)庫(kù)ニ進(jìn)制文件格式表示平面幾何形狀、文本標(biāo)簽及關(guān)于層級(jí)式格式的電路布局的其它信息。設(shè)計(jì)計(jì)算機(jī)814可經(jīng)配置以產(chǎn)生包括變換的設(shè)計(jì)信息的數(shù)據(jù)文件,例如,GDSII文件826,所述GDSII文件826包括描述圖I或圖2的系統(tǒng)或其任何組合的信息,此外還有其它電路或信息。為了說(shuō)明,數(shù)據(jù)文件可包括對(duì)應(yīng)于芯片上系統(tǒng)(SOC)的信息,所述芯片上系統(tǒng)(SOC)包括圖I的系統(tǒng)且還在SOC內(nèi)包括額外電子電路及組件??稍谥圃爝^(guò)程828處接收⑶SII文件826,以便根據(jù)⑶SII文件826中的變換的信息制造圖I或圖2的系統(tǒng)或其任何組合。舉例來(lái)說(shuō),裝置制造過(guò)程可包括將GDSII文件 826提供到掩模制造商830以產(chǎn)生例如用于光刻處理的掩模的ー個(gè)或ー個(gè)以上掩模(說(shuō)明為代表性掩模832)。掩模832可在制造過(guò)程期間用以產(chǎn)生ー個(gè)或ー個(gè)以上晶片834,可測(cè)試所述ー個(gè)或ー個(gè)以上晶片834且將其分離成裸片(例如,代表性裸片836)。裸片836包括一包括圖I或圖2的系統(tǒng)或其任何組合的電路。可將裸片836提供到封裝過(guò)程838,在封裝過(guò)程838中將裸片836并入到代表性封裝840中。舉例來(lái)說(shuō),封裝840可包括單ー裸片836或多個(gè)裸片(例如,系統(tǒng)級(jí)封裝(SiP) 布置)。封裝840可經(jīng)配置以符合一個(gè)或ー個(gè)以上標(biāo)準(zhǔn)或規(guī)范,例如聯(lián)合電子裝置工程委員會(huì)(JEDEC)標(biāo)準(zhǔn)??蓪㈥P(guān)于封裝840的信息(例如)經(jīng)由存儲(chǔ)于計(jì)算機(jī)846處的組件庫(kù)分配給各種產(chǎn)品設(shè)計(jì)者。計(jì)算機(jī)846可包括耦合到存儲(chǔ)器850的處理器848 (例如,ー個(gè)或ー個(gè)以上處理核心)。印刷電路板(PCB)工具可作為處理器可執(zhí)行指令存儲(chǔ)于存儲(chǔ)器850處以處理經(jīng)由用戶(hù)接ロ 844從計(jì)算機(jī)846的用戶(hù)接收的PCB設(shè)計(jì)信息842。PCB設(shè)計(jì)信息842可包括已封裝半導(dǎo)體裝置在電路板上的物理定位信息,已封裝半導(dǎo)體裝置對(duì)應(yīng)于包括圖I或圖2 的系統(tǒng)或其任何組合的封裝840。計(jì)算機(jī)846可經(jīng)配置以變換PCB設(shè)計(jì)信息842以便產(chǎn)生數(shù)據(jù)文件,例如,具有包括以下各者的數(shù)據(jù)的GERBER文件852 已封裝半導(dǎo)體裝置在電路板上的物理定位信息,以及例如跡線(xiàn)及通道的電連接件的布局,其中已封裝半導(dǎo)體裝置對(duì)應(yīng)于包括圖I或圖2的系統(tǒng)或其任何組合的封裝840。在其它實(shí)施例中,由變換的PCB設(shè)計(jì)信息產(chǎn)生的數(shù)據(jù)文件可具有不同于GERBER格式的格式。GERBER文件852可在板裝配過(guò)程854處接收,且可用以產(chǎn)生PCB (例如,代表性PCB 856),所述PCB是根據(jù)存儲(chǔ)于GERBER文件852內(nèi)的設(shè)計(jì)信息來(lái)制造。舉例來(lái)說(shuō),GERBER文件852可上載到用于執(zhí)行PCB制造過(guò)程的各種步驟的ー個(gè)或ー個(gè)以上機(jī)器。PCB 856上可堆積包括封裝840的電子組件以形成代表性印刷電路組合件(PCA)858??稍诋a(chǎn)品制造過(guò)程860處接收PCA 858,且將其集成到例如第一代表性電子裝置862及第ニ代表性電子裝置864的ー個(gè)或ー個(gè)以上電子裝置中。作為說(shuō)明性、非限制性實(shí)例,第一代表性電子裝置862、第二代表性電子裝置864或兩者可選自由以下各者組成的群組機(jī)頂盒、音樂(lè)播放器、視頻播放器、娛樂(lè)單元、導(dǎo)航裝置、通信裝置、個(gè)人數(shù)字助理 (PDA)、固定位置數(shù)據(jù)單元及計(jì)算機(jī)。作為另ー說(shuō)明性、非限制性實(shí)例,電子裝置862及864 中的一者或一者以上可為例如移動(dòng)電話(huà)的遠(yuǎn)程單元、手持型個(gè)人通信系統(tǒng)(PCS)単元、例如個(gè)人數(shù)據(jù)助理的便攜型數(shù)據(jù)單元、具備全球定位系統(tǒng)(GPS)功能的裝置、導(dǎo)航裝置、例如儀表讀取設(shè)備的固定位置數(shù)據(jù)單元,或存儲(chǔ)或檢索數(shù)據(jù)或計(jì)算機(jī)指令的任何其它裝置,或其任何組合。盡管圖I到7中的一者或一者以上可根據(jù)本發(fā)明的教示說(shuō)明遠(yuǎn)程單元,但本發(fā)明并不限于這些示范性所說(shuō)明單元。本發(fā)明的實(shí)施例可適合用于包括有源集成電路的任何裝置中,所述有源集成電路包括存儲(chǔ)器及芯片上電路。因此,可制造、處理圖I或圖2的系統(tǒng)或其任何組合且將其并入到電子裝置中,如在說(shuō)明性過(guò)程800中所描述。關(guān)于圖I到7所揭示的實(shí)施例的一個(gè)或一個(gè)以上方面可包括于各種處理階段處(例如,在庫(kù)文件812、⑶SII文件826及GERBER文件852內(nèi)),以及存儲(chǔ)于研究計(jì)算機(jī)806的存儲(chǔ)器810、設(shè)計(jì)計(jì)算機(jī)814的存儲(chǔ)器818、計(jì)算機(jī)846的存儲(chǔ)器850、 在各種階段處(例如,在板裝配過(guò)程854處)所使用的一個(gè)或一個(gè)以上其它計(jì)算機(jī)或處理器的存儲(chǔ)器(未圖示)處,且還并入到一個(gè)或一個(gè)以上其它物理實(shí)施例(例如,掩模832、 裸片836、封裝840、PCA 858、例如原型電路或裝置的其它產(chǎn)品(未圖示)或其任何組合) 中。盡管描繪從物理裝置設(shè)計(jì)到最終產(chǎn)品的各種代表性生產(chǎn)階段,但在其它實(shí)施例中,可使用更少階段或可包括額外階段。類(lèi)似地,過(guò)程800可通過(guò)單一實(shí)體或執(zhí)行過(guò)程800的各種階段的一個(gè)或一個(gè)以上實(shí)體來(lái)執(zhí)行。所屬領(lǐng)域的技術(shù)人員將進(jìn)一步了解,結(jié)合本文中所揭示的實(shí)施例而描述的各種說(shuō)明性邏輯塊、配置、模塊、電路及算法步驟可實(shí)施為電子硬件、計(jì)算機(jī)軟件或兩者的組合。為了清楚地說(shuō)明硬件與軟件的此可互換性,上文已大體上在功能性方面描述各種說(shuō)明性組件、塊、配置、模塊、電路及步驟。此功能性是實(shí)施為硬件抑或軟件視特定應(yīng)用及強(qiáng)加于整個(gè)系統(tǒng)的設(shè)計(jì)約束而定。所屬領(lǐng)域的技術(shù)人員可針對(duì)每一特定應(yīng)用以變化的方式來(lái)實(shí)施所描述的功能性,但不應(yīng)將這些實(shí)施決策解釋為會(huì)導(dǎo)致脫離本發(fā)明的范疇。結(jié)合本文中所揭示的實(shí)施例而描述的方法或算法的步驟可直接體現(xiàn)于硬件中、由處理器執(zhí)行的軟件模塊中,或兩者的組合中。軟件模塊可駐留于隨機(jī)存取存儲(chǔ)器(RAM)、 閃存、只讀存儲(chǔ)器(ROM)、可編程只讀存儲(chǔ)器(PROM)、可擦除可編程只讀存儲(chǔ)器(EPROM)、 電可擦除可編程只讀存儲(chǔ)器(EEPROM)、寄存器、硬盤(pán)、可裝卸盤(pán)片、壓縮光盤(pán)只讀存儲(chǔ)器 (CD-ROM)或此項(xiàng)技術(shù)中已知的任何其它形式的存儲(chǔ)媒體中。示范性存儲(chǔ)媒體耦合到處理器,使得處理器可從存儲(chǔ)媒體讀取信息及將信息寫(xiě)入到存儲(chǔ)媒體。在替代例中,存儲(chǔ)媒體可與處理器形成一體。處理器及存儲(chǔ)媒體可駐留于專(zhuān)用集成電路(ASIC)中。ASIC可駐留于計(jì)算裝置或用戶(hù)終端中。在替代例中,處理器及存儲(chǔ)媒體可作為離散組件而駐留于計(jì)算裝置或用戶(hù)終端中。提供所揭示的實(shí)施例的先前描述以使所屬領(lǐng)域的技術(shù)人員能夠制造或使用所揭示的實(shí)施例。對(duì)這些實(shí)施例的各種修改對(duì)于所屬領(lǐng)域的技術(shù)人員將顯而易見(jiàn),且在不脫離本發(fā)明的范疇的情況下,可將本文中所界定的原理應(yīng)用于其它實(shí)施例。因此,本發(fā)明不意在限于本文中所展示的實(shí)施例,而應(yīng)被賦予與如由所附權(quán)利要求書(shū)所界定的原理及新穎特征相一致的可能最廣范疇。
權(quán)利要求
1.一種設(shè)備,其包含位單元,其耦合到第一位線(xiàn)及第二位線(xiàn);讀出放大器,其耦合到所述第一位線(xiàn)及所述第二位線(xiàn);回路電路,其經(jīng)配置以響應(yīng)于接收到第一信號(hào)而將讀出放大器啟用信號(hào)提供到所述讀出放大器 '及字線(xiàn)啟用電路,其經(jīng)配置以響應(yīng)于接收到第二信號(hào)而將字線(xiàn)啟用信號(hào)提供到字線(xiàn)驅(qū)動(dòng)器,其中所述回路電路在所述字線(xiàn)啟用電路接收所述第二信號(hào)之前接收所述第一信號(hào)。
2.根據(jù)權(quán)利要求I所述的設(shè)備,其進(jìn)一步包含時(shí)序電路,所述時(shí)序電路響應(yīng)于輸入信號(hào),其中所述時(shí)序電路包含用以提供所述第一信號(hào)的第一輸出端及用以提供所述第二信號(hào)的第二輸出端。
3.根據(jù)權(quán)利要求2所述的設(shè)備,其中所述時(shí)序電路包含輸入端,其用以接收所述輸入信號(hào);第一組門(mén),其用以在所述第一輸出端處產(chǎn)生所述第一信號(hào),其中所述第一信號(hào)起始所述回路電路的操作 '及第二組門(mén),其用以在所述第二輸出端處產(chǎn)生所述第二信號(hào),其中所述第二信號(hào)起始所述字線(xiàn)啟用電路的操作。
4.根據(jù)權(quán)利要求I所述的設(shè)備,其中所述回路電路可編程以調(diào)整所述讀出放大器啟用信號(hào)的延遲。
5.根據(jù)權(quán)利要求4所述的設(shè)備,其中所述回路電路可編程以維持所述字線(xiàn)驅(qū)動(dòng)器激活字線(xiàn)信號(hào)與所述讀出放大器啟用信號(hào)的激活之間的實(shí)質(zhì)上恒定的延遲,其中所述實(shí)質(zhì)上恒定的延遲實(shí)質(zhì)上獨(dú)立于邏輯域的供應(yīng)電壓。
6.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述邏輯域的所述供應(yīng)電壓使所述回路電路的邏輯電路部分的延遲超過(guò)所述實(shí)質(zhì)上恒定的延遲;且所述回路電路在所述字線(xiàn)啟用電路接收所述第二信號(hào)之前接收所述第一信號(hào)使所述回路電路的可編程電路部分能夠補(bǔ)償所述邏輯電路部分的所述延遲,從而維持所述實(shí)質(zhì)上恒定的延遲。
7.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述字線(xiàn)信號(hào)使所述位單元起始所述第一位線(xiàn)與所述第二位線(xiàn)之間的電壓差分的產(chǎn)生,其中所述讀出放大器具有閾值差分靈敏度,且其中所述實(shí)質(zhì)上恒定的延遲使所述電壓差分在所述讀出放大器產(chǎn)生指示所述位單元的數(shù)據(jù)值的輸出之前超過(guò)所述閾值差分靈敏度。
8.根據(jù)權(quán)利要求I所述的設(shè)備,其中所述回路電路包括可編程電路部分及邏輯電路部分。
9.根據(jù)權(quán)利要求8所述的設(shè)備,其中所述可編程電路部分包括可控制以實(shí)現(xiàn)已預(yù)充電虛設(shè)位線(xiàn)的可調(diào)放電速率的多個(gè)放電裝置。
10.根據(jù)權(quán)利要求I所述的設(shè)備,其進(jìn)一步包含靜態(tài)隨機(jī)存取存儲(chǔ)器SRAM裝置,所述 SRAM裝置包含所述位單元及所述讀出放大器,其中所述位單元耦合到響應(yīng)于所述字線(xiàn)驅(qū)動(dòng)器的字線(xiàn)。
11.根據(jù)權(quán)利要求I所述的設(shè)備,其實(shí)施于至少ー個(gè)半導(dǎo)體裸片中。
12.根據(jù)權(quán)利要求I所述的設(shè)備,其進(jìn)ー步包含一裝置,所述裝置選自由以下各者組成的群組機(jī)頂盒、音樂(lè)播放器、視頻播放器、娛樂(lè)單元、導(dǎo)航裝置、通信裝置、個(gè)人數(shù)字助理 PDA、固定位置數(shù)據(jù)單元及計(jì)算機(jī),所述位單元、所述讀出放大器、所述字線(xiàn)啟用電路及所述回路電路集成到所述裝置中。
13.—種方法,其包含在存儲(chǔ)器裝置處接收輸入信號(hào),所述存儲(chǔ)器裝置包括位単元,所述位單元耦合到字線(xiàn)且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器;及響應(yīng)于接收到所述輸入信號(hào)而進(jìn)行以下操作將第一信號(hào)發(fā)送到回路電路以起始所述回路電路的操作;及將第二信號(hào)發(fā)送到字線(xiàn)啟用電路以起始所述字線(xiàn)處字線(xiàn)信號(hào)的產(chǎn)生,其中所述第一信號(hào)是在所述第二信號(hào)之前發(fā)送。
14.根據(jù)權(quán)利要求13所述的方法,其中所述回路電路的所述操作產(chǎn)生讀出放大器啟用信號(hào)以使所述讀出放大器能夠檢測(cè)所述第一位線(xiàn)與所述第二位線(xiàn)的電壓差分。
15.根據(jù)權(quán)利要求13所述的方法,其中所述字線(xiàn)啟用電路在具有第一供應(yīng)電壓的邏輯電壓域中,且所述位単元在具有第二供應(yīng)電壓的存儲(chǔ)器電壓域中,且其中所述回路電路包括可編程電路部分及邏輯電路部分,其中所述可編程電路部分是可調(diào)整的以補(bǔ)償所述邏輯電路部分的歸因于所述邏輯電壓域的供應(yīng)電壓電平的延遲。
16.根據(jù)權(quán)利要求15所述的方法,其進(jìn)ー步包含將控制信號(hào)提供到所述可編程電路部分的多個(gè)放電裝置以控制已預(yù)充電虛設(shè)位線(xiàn)的放電速率。
17.根據(jù)權(quán)利要求13所述的方法,其進(jìn)ー步包含基于邏輯域的供應(yīng)電壓來(lái)編程所述回路電路以維持激活所述字線(xiàn)信號(hào)與激活所述讀出放大器啟用信號(hào)之間的實(shí)質(zhì)上恒定的延遲,其中所述實(shí)質(zhì)上恒定的延遲實(shí)質(zhì)上獨(dú)立于邏輯域電壓。
18.根據(jù)權(quán)利要求17所述的方法,其進(jìn)ー步包含通過(guò)將第一延遲添加到所述輸入信號(hào)來(lái)產(chǎn)生所述第一信號(hào),且通過(guò)將第二延遲添加到所述第一信號(hào)來(lái)產(chǎn)生所述第二信號(hào)。
19.根據(jù)權(quán)利要求13所述的方法,其中發(fā)送所述第一信號(hào)及發(fā)送所述第二信號(hào)是在集成到電子裝置中的處理器處執(zhí)行。
20.一種計(jì)算機(jī)可讀有形媒體,其存儲(chǔ)可由計(jì)算機(jī)執(zhí)行的指令,所述指令包含可由所述計(jì)算機(jī)執(zhí)行以在存儲(chǔ)器裝置處產(chǎn)生輸入信號(hào)的指令,所述存儲(chǔ)器裝置包括位単元,所述位單元耦合到字線(xiàn)且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器,其中響應(yīng)于接收到所述輸入信號(hào),將第一信號(hào)發(fā)送到回路電路以起始所述回路電路的操作,且其中響應(yīng)于接收到所述輸入信號(hào),將第二信號(hào)發(fā)送到字線(xiàn)啟用電路以起始所述字線(xiàn)處字線(xiàn)信號(hào)的產(chǎn)生,其中所述第一信號(hào)是在所述第二信號(hào)之前發(fā)送。
21.根據(jù)權(quán)利要求20所述的計(jì)算機(jī)可讀有形媒體,其中所述指令進(jìn)ー步包含可由所述計(jì)算機(jī)執(zhí)行以進(jìn)行以下操作的指令基于供應(yīng)電壓來(lái)編程所述回路電路以維持所述字線(xiàn)信號(hào)與讀出放大器啟用信號(hào)之間的實(shí)質(zhì)上恒定的延遲。
22.根據(jù)權(quán)利要求20所述的計(jì)算機(jī)可讀有形媒體,其中所述回路電路的所述操作產(chǎn)生讀出放大器啟用信號(hào)以使所述讀出放大器能夠檢測(cè)所述第一位線(xiàn)與所述第二位線(xiàn)的電壓差分。
23.根據(jù)權(quán)利要求20所述的計(jì)算機(jī)可讀有形媒體,其中所述指令可由集成于一裝置中的處理器執(zhí)行,所述裝置選自由以下各者組成的群組機(jī)頂盒、音樂(lè)播放器、視頻播放器、娛樂(lè)單元、導(dǎo)航裝置、通信裝置、個(gè)人數(shù)字助理PDA、固定位置數(shù)據(jù)單元及所述計(jì)算機(jī)。
24.—種設(shè)備,其包含用于存儲(chǔ)數(shù)據(jù)值的裝置;用于基于第一位線(xiàn)與第二位線(xiàn)的差分電壓來(lái)確定所述數(shù)據(jù)值的裝置,所述第一位線(xiàn)及所述第二位線(xiàn)耦合到所述用于存儲(chǔ)的裝置;用于響應(yīng)于接收到第一信號(hào)而將啟用信號(hào)提供到所述用于確定的裝置的裝置;及用于響應(yīng)于接收到第二信號(hào)而將字線(xiàn)啟用信號(hào)提供到字線(xiàn)驅(qū)動(dòng)器的裝置,其中所述用于提供所述啟用信號(hào)的裝置在所述用于提供所述字線(xiàn)啟用信號(hào)的裝置接收所述第二信號(hào)之前接收所述第一信號(hào)。
25.根據(jù)權(quán)利要求24所述的設(shè)備,其集成于至少一個(gè)半導(dǎo)體裸片中。
26.根據(jù)權(quán)利要求24所述的設(shè)備,其進(jìn)一步包含一裝置,所述裝置選自由以下各者組成的群組機(jī)頂盒、音樂(lè)播放器、視頻播放器、娛樂(lè)單元、導(dǎo)航裝置、通信裝置、個(gè)人數(shù)字助理 PDA、固定位置數(shù)據(jù)單元及計(jì)算機(jī),所述用于存儲(chǔ)的裝置及所述用于確定所述數(shù)據(jù)值的裝置集成到所述裝置中。
27.—種方法,其包含用于在存儲(chǔ)器裝置處接收輸入信號(hào)的第一步驟,所述存儲(chǔ)器裝置包括位單元,所述位單元耦合到字線(xiàn)且經(jīng)由第一位線(xiàn)及第二位線(xiàn)耦合到讀出放大器;及響應(yīng)于接收所述輸入信號(hào)而進(jìn)行以下步驟用于將第一信號(hào)發(fā)送到回路電路以起始所述回路電路的操作的第二步驟;及用于將第二信號(hào)發(fā)送到字線(xiàn)啟用電路以起始所述字線(xiàn)處字線(xiàn)信號(hào)的產(chǎn)生的第三步驟, 其中所述第一信號(hào)是在所述第二信號(hào)之前發(fā)送。
28.根據(jù)權(quán)利要求27所述的方法,其中所述第一步驟、所述第二步驟及所述第三步驟是由集成到電子裝置中的處理器執(zhí)行。
29.—種方法,其包含接收數(shù)據(jù)文件,所述數(shù)據(jù)文件包含對(duì)應(yīng)于半導(dǎo)體裝置的設(shè)計(jì)信息;及根據(jù)所述設(shè)計(jì)信息制造所述半導(dǎo)體裝置,其中所述半導(dǎo)體裝置包含位單元,其耦合到第一位線(xiàn)及第二位線(xiàn);讀出放大器,其耦合到所述第一位線(xiàn)及所述第二位線(xiàn);回路電路,其經(jīng)配置以響應(yīng)于接收到第一信號(hào)而將讀出放大器啟用信號(hào)提供到所述讀出放大器 '及字線(xiàn)啟用電路,其經(jīng)配置以響應(yīng)于接收到第二信號(hào)而將字線(xiàn)啟用信號(hào)提供到字線(xiàn)驅(qū)動(dòng)器電路,其中所述回路電路在所述字線(xiàn)啟用電路接收所述第二信號(hào)之前接收所述第一信號(hào)。
30.根據(jù)權(quán)利要求29所述的方法,其中所述數(shù)據(jù)文件具有GDSII格式。
31.一種方法,其包含接收包含已封裝半導(dǎo)體裝置在電路板上的物理定位信息的設(shè)計(jì)信息,所述已封裝半導(dǎo)體裝置包含位単元,其耦合到第一位線(xiàn)及第二位線(xiàn);讀出放大器,其耦合到所述第一位線(xiàn)及所述第二位線(xiàn);回路電路,其經(jīng)配置以響應(yīng)于接收到第一信號(hào)而將讀出放大器啟用信號(hào)提供到所述讀出放大器 '及字線(xiàn)啟用電路,其經(jīng)配置以響應(yīng)于接收到第二信號(hào)而將字線(xiàn)啟用信號(hào)提供到字線(xiàn)驅(qū)動(dòng)器電路,其中所述回路電路在所述字線(xiàn)啟用電路接收所述第二信號(hào)之前接收所述第一信號(hào);及變換所述設(shè)計(jì)信息以產(chǎn)生數(shù)據(jù)文件。
32.根據(jù)權(quán)利要求31所述的方法,其中所述數(shù)據(jù)文件具有GERBER格式。
全文摘要
揭示一種操作存儲(chǔ)器裝置的系統(tǒng)及方法。在特定實(shí)施例中,揭示一種設(shè)備,其包括位單元,所述位單元耦合到第一位線(xiàn)及第二位線(xiàn)。所述設(shè)備還包括讀出放大器,其耦合到所述第一位線(xiàn)及所述第二位線(xiàn)。所述設(shè)備包括回路電路,其經(jīng)配置以響應(yīng)于接收第一信號(hào)而將讀出放大器啟用信號(hào)提供到所述讀出放大器。所述設(shè)備還包括字線(xiàn)啟用電路,其經(jīng)配置以響應(yīng)于接收到第二信號(hào)而將字線(xiàn)啟用信號(hào)提供到字線(xiàn)驅(qū)動(dòng)器。所述回路電路在所述字線(xiàn)啟用電路接收所述第二信號(hào)之前接收所述第一信號(hào)。
文檔編號(hào)G11C11/419GK102612715SQ201080051102
公開(kāi)日2012年7月25日 申請(qǐng)日期2010年11月11日 優(yōu)先權(quán)日2009年11月12日
發(fā)明者樸東奎, 楊賽森, 穆罕默德·H·阿布-拉赫馬, 納維恩·古恩杜博古拉, 趙宋溢 申請(qǐng)人:高通股份有限公司
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
呼伦贝尔市| 北宁市| 抚州市| 五河县| 大英县| 同江市| 潢川县| 民权县| 广宗县| 平果县| 综艺| 乐陵市| 屏东市| 定襄县| 峨山| 德江县| 同心县| 卓资县| 利辛县| 大田县| 灌云县| 枞阳县| 苗栗市| 习水县| 龙岩市| 碌曲县| 腾冲县| 余庆县| 伊宁市| 新干县| 蒲江县| 台南市| 合肥市| 昭苏县| 乡宁县| 大连市| 凤城市| 明光市| 金堂县| 图片| 德兴市|