專利名稱:半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種半導(dǎo)體存儲(chǔ)裝置,尤其涉及一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路。
背景技術(shù):
一般而言,諸如DDR SDRAM (雙倍數(shù)據(jù)速率SDRAM)的高級(jí)半導(dǎo)體存儲(chǔ)裝置通過與外部時(shí)鐘信號(hào)的上升沿與下降沿同步地輸入/輸出數(shù)據(jù)而具有提高的輸入/輸出速度。因此,該半導(dǎo)體存儲(chǔ)裝置產(chǎn)生在外部時(shí)鐘信號(hào)的上升沿上被使能的時(shí)鐘信號(hào)(下文中稱為 “上升時(shí)鐘信號(hào)”)以及在該外部時(shí)鐘信號(hào)的下降沿上被使能的時(shí)鐘信號(hào)(下文中稱為“下降時(shí)鐘信號(hào)”),并使用DLL(延遲鎖相環(huán),Delay Locked Loop)電路來輸出數(shù)據(jù)。該半導(dǎo)體存儲(chǔ)裝置通過儲(chǔ)存在上升時(shí)鐘信號(hào)被使能時(shí)輸出的復(fù)數(shù)個(gè)數(shù)據(jù)(下文中稱“上升數(shù)據(jù)”)以及在下降時(shí)鐘信號(hào)被使能時(shí)輸出的復(fù)數(shù)個(gè)數(shù)據(jù)(下文中稱為“下降數(shù)據(jù)”),并使用管道寄存器按順序輸出所儲(chǔ)存的數(shù)據(jù),來高速輸出數(shù)據(jù)。這種傳統(tǒng)的半導(dǎo)體存儲(chǔ)裝置包括復(fù)數(shù)個(gè)數(shù)據(jù)緩沖器和復(fù)數(shù)個(gè)數(shù)據(jù)選通時(shí)鐘信號(hào)緩沖器。數(shù)據(jù)緩沖器與數(shù)據(jù)選通時(shí)鐘信號(hào)緩沖器分別使用上升時(shí)鐘信號(hào)與下降時(shí)鐘信號(hào)使輸出數(shù)據(jù)與數(shù)據(jù)選通時(shí)鐘信號(hào)的輸出定時(shí)彼此相對(duì)應(yīng)。然而,在數(shù)據(jù)輸出電路中需設(shè)置大量以上述方式操作的數(shù)據(jù)緩沖器與數(shù)據(jù)選通時(shí)鐘信號(hào)緩沖器。因此,當(dāng)數(shù)據(jù)緩沖器與數(shù)據(jù)選通時(shí)鐘信號(hào)緩沖器在特定時(shí)間同時(shí)操作時(shí),會(huì)大量增加該數(shù)據(jù)輸出電路所使用的電力。 該現(xiàn)象增加了半導(dǎo)體存儲(chǔ)裝置的整體功率噪聲,并降低了其功率效率。關(guān)于使用低功率來操作半導(dǎo)體存儲(chǔ)裝置的研究不斷增多,使得對(duì)于半導(dǎo)體存儲(chǔ)裝置的功率效率而言,先前未被顯著考慮的上述問題現(xiàn)在成為一項(xiàng)重要因素。
發(fā)明內(nèi)容
這里說明了一種在半導(dǎo)體存儲(chǔ)裝置中避免功率噪聲的數(shù)據(jù)輸出電路。根據(jù)一個(gè)方面,一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路可以包括第一數(shù)據(jù)驅(qū)動(dòng)單元,被配置為在第一定時(shí)產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù);第一緩沖單元,被配置為通過緩沖第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第一輸出數(shù)據(jù);第二數(shù)據(jù)驅(qū)動(dòng)單元,被配置為在第二定時(shí)產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)信號(hào),該第二定時(shí)與第一定時(shí)不同;以及第二緩沖單元,被配置為通過緩沖第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第二輸出數(shù)據(jù)。根據(jù)另一方面的一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路可以包括定時(shí)控制信號(hào)產(chǎn)生單元,被配置為產(chǎn)生第一和第二定時(shí)控制信號(hào);第一數(shù)據(jù)驅(qū)動(dòng)單元,被配置為響應(yīng)于第一定時(shí)控制信號(hào),使用內(nèi)部時(shí)鐘信號(hào)和第一全局線路數(shù)據(jù)信號(hào)來產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù);第一緩沖單元,被配置為通過緩沖第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第一輸出數(shù)據(jù)信號(hào);第二數(shù)據(jù)驅(qū)動(dòng)單元,被配置為響應(yīng)于第二定時(shí)控制信號(hào),使用內(nèi)部時(shí)鐘信號(hào)和第二全局線路數(shù)據(jù)信號(hào)來產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)信號(hào);以及第二緩沖單元,被配置為通過緩沖第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第二輸出數(shù)據(jù)信號(hào)。根據(jù)又一方面的一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路可以包括定時(shí)控制信號(hào)產(chǎn)生單元,被配置為產(chǎn)生具有復(fù)數(shù)個(gè)位的定時(shí)控制信號(hào);定時(shí)控制部分,被配置為通過響應(yīng)于定時(shí)控制信號(hào)而控制內(nèi)部時(shí)鐘信號(hào)的定時(shí),來產(chǎn)生定時(shí)控制時(shí)鐘信號(hào);以及數(shù)據(jù)驅(qū)動(dòng)器, 被配置為通過響應(yīng)于定時(shí)控制時(shí)鐘信號(hào)而以一次一位的方式按順序驅(qū)動(dòng)具有復(fù)數(shù)個(gè)位的數(shù)據(jù)信號(hào),來產(chǎn)生驅(qū)動(dòng)數(shù)據(jù)信號(hào)。根據(jù)一個(gè)方面的半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路包括第一數(shù)據(jù)驅(qū)動(dòng)單元,被配置為在第一定時(shí)產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)信號(hào);第一緩沖單元,被配置為通過緩沖第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第一輸出數(shù)據(jù)信號(hào);第二數(shù)據(jù)驅(qū)動(dòng)單元,被配置為在與第一定時(shí)不同的第二定時(shí)產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)信號(hào);以及第二緩沖單元,被配置為通過緩沖第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第二輸出數(shù)據(jù)信號(hào)。根據(jù)該方面的數(shù)據(jù)輸出電路還包括定時(shí)控制信號(hào)產(chǎn)生單元,被配置為通過產(chǎn)生第一定時(shí)控制信號(hào)來定義第一數(shù)據(jù)驅(qū)動(dòng)單元的第一定時(shí),并通過產(chǎn)生第二定時(shí)控制信號(hào)來定義第二數(shù)據(jù)驅(qū)動(dòng)單元的第二定時(shí)。根據(jù)該方面的數(shù)據(jù)輸出電路,其中,第一數(shù)據(jù)驅(qū)動(dòng)單元包括定時(shí)控制部分,被配置為通過響應(yīng)于第一定時(shí)控制信號(hào)而控制上升時(shí)鐘信號(hào)與下降時(shí)鐘信號(hào)的定時(shí)產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào);管道寄存器,被配置為鎖存第一全局線路數(shù)據(jù)信號(hào),并響應(yīng)于管道輸出控制信號(hào)來輸出上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);數(shù)據(jù)預(yù)驅(qū)動(dòng)器,被配置為響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào)來以一次一位的方式順序驅(qū)動(dòng)上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);以及數(shù)據(jù)主驅(qū)動(dòng)器,被配置為通動(dòng)從數(shù)據(jù)預(yù)驅(qū)動(dòng)器輸出的數(shù)據(jù)來產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)。根據(jù)該方面的數(shù)據(jù)輸出電路,其中,第二數(shù)據(jù)驅(qū)動(dòng)單元包括定時(shí)控制部分,被配置為通過響應(yīng)于第二定時(shí)控制信號(hào)而控制上升時(shí)鐘信號(hào)和下降時(shí)鐘信號(hào)的定時(shí),來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào);管道寄存器,被配置為鎖存第二全局線路數(shù)據(jù)信號(hào),并響應(yīng)于管道輸出控制信號(hào)來輸出上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);數(shù)據(jù)預(yù)驅(qū)動(dòng)器,被配置為響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)與下降定時(shí)控制時(shí)鐘信號(hào),來以一次一位的方式順序驅(qū)動(dòng)上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);以及數(shù)據(jù)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)從數(shù)據(jù)預(yù)驅(qū)動(dòng)器輸出的數(shù)據(jù)來產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)。根據(jù)該方面的數(shù)據(jù)輸出電路,其中,第一輸出數(shù)據(jù)信號(hào)的輸出定時(shí)由第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)進(jìn)入第一緩沖單元的輸入定時(shí)確定,且第二輸出數(shù)據(jù)信號(hào)的輸出定時(shí)由第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)進(jìn)入第二緩沖單元的輸入定時(shí)確定。根據(jù)另一個(gè)方面的一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路包括定時(shí)控制信號(hào)產(chǎn)生單元,被配置為產(chǎn)生第一和第二定時(shí)控制信號(hào);第一數(shù)據(jù)驅(qū)動(dòng)單元,被配置為響應(yīng)于第一定時(shí)控制信號(hào),使用內(nèi)部時(shí)鐘信號(hào)和第一全局線路數(shù)據(jù)信號(hào)來產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)信號(hào);第一緩沖單元,被配置為通過緩沖第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第一輸出數(shù)據(jù)信號(hào);第二數(shù)據(jù)驅(qū)動(dòng)單元,被配置為響應(yīng)于第二定時(shí)控制信號(hào),使用內(nèi)部時(shí)鐘信號(hào)和第二全局線路數(shù)據(jù)信號(hào)來產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)信號(hào);以及第二緩沖單元,被配置為通過緩沖第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)來產(chǎn)生第二輸出數(shù)據(jù)信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,定時(shí)控制單元被配置為產(chǎn)生第一和第二定時(shí)控制信號(hào),第一和第二定時(shí)控制信號(hào)各為具有復(fù)數(shù)個(gè)位的數(shù)字信號(hào),且彼此具有不同的邏輯值。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,定時(shí)控制單元包括第一信號(hào)產(chǎn)生部分,被配置為響應(yīng)于由熔絲電路或寄存器電路設(shè)定的信號(hào)或第一測(cè)試信號(hào)來產(chǎn)生第一定時(shí)控制信號(hào);以及第二信號(hào)產(chǎn)生部分,被配置為響應(yīng)于由熔絲電路或寄存器電路設(shè)定的信號(hào)或第二測(cè)試信號(hào)來產(chǎn)生第二定時(shí)控制信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,第一和第二數(shù)據(jù)驅(qū)動(dòng)單元被配置為響應(yīng)于第一和第二定時(shí)控制信號(hào)來在彼此不同的定時(shí)輸出第一和第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,第一數(shù)據(jù)驅(qū)動(dòng)單元還包括被配置為響應(yīng)于第一定時(shí)控制信號(hào)使用內(nèi)部時(shí)鐘信號(hào)來產(chǎn)生第一選通信號(hào)的電路;并且第二數(shù)據(jù)驅(qū)動(dòng)單元還包括被配置為響應(yīng)于第二定時(shí)控制信號(hào)使用內(nèi)部時(shí)鐘信號(hào)來產(chǎn)生第二選通信號(hào)的電路。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,第一和第二數(shù)據(jù)驅(qū)動(dòng)單元被配置為響應(yīng)于第一和第二定時(shí)控制信號(hào)來在彼此不同的定時(shí)輸出第一和第二選通信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,第一緩沖單元還包括被配置為通過緩沖第一選通信號(hào)來產(chǎn)生第一數(shù)據(jù)輸出選通時(shí)鐘信號(hào)的電路;并且第二緩沖單元還包括被配置為通過緩沖第二選通信號(hào)來產(chǎn)生第二數(shù)據(jù)輸出選通時(shí)鐘信號(hào)的電路。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,內(nèi)部時(shí)鐘信號(hào)包括上升時(shí)鐘信號(hào)和下降時(shí)鐘信號(hào),且第一數(shù)據(jù)驅(qū)動(dòng)單元包括定時(shí)控制部分,被配置為通過響應(yīng)于第一定時(shí)控制信號(hào)而控制上升時(shí)鐘信號(hào)和下降時(shí)鐘信號(hào)的定時(shí)來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào);管道寄存器,被配置為鎖存第一全局線路數(shù)據(jù)信號(hào),并響應(yīng)于管道輸出控制信號(hào)來輸出上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);數(shù)據(jù)預(yù)驅(qū)動(dòng)器,被配置為響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào)來以一次一位的方式順序驅(qū)動(dòng)上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);數(shù)據(jù)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)從數(shù)據(jù)預(yù)驅(qū)動(dòng)器輸出的數(shù)據(jù)來產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)信號(hào);時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器,被配置為驅(qū)動(dòng)上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào);以及時(shí)鐘信號(hào)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器的輸出信號(hào)來產(chǎn)生第一選通信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,定時(shí)控制部分包括上升定時(shí)控制部分,被配置為通過響應(yīng)于第一定時(shí)控制信號(hào)而延遲上升時(shí)鐘信號(hào),來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào);以及下降定時(shí)控制部分,被配置為通過響應(yīng)于第一定時(shí)控制信號(hào)而延遲下降時(shí)鐘信號(hào),來產(chǎn)生下降定時(shí)控制時(shí)鐘信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,內(nèi)部時(shí)鐘信號(hào)包括上升時(shí)鐘信號(hào)和下降時(shí)鐘信號(hào),且第二數(shù)據(jù)驅(qū)動(dòng)單元包括定時(shí)控制部分,被配置為通過響應(yīng)于第二定時(shí)控制信號(hào)而控制上升時(shí)鐘信號(hào)和下降時(shí)鐘信號(hào)的定時(shí),來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào);管道寄存器,被配置為鎖存第二全局線路數(shù)據(jù),并響應(yīng)于管道輸出控制信號(hào)來輸出上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);數(shù)據(jù)預(yù)驅(qū)動(dòng)器,被配置為響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào),來以一次一位的方式順序驅(qū)動(dòng)上升數(shù)據(jù)信號(hào)和下降數(shù)據(jù)信號(hào);數(shù)據(jù)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)從數(shù)據(jù)預(yù)驅(qū)動(dòng)器輸出的數(shù)據(jù)來產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)信號(hào);時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器,被配置為驅(qū)動(dòng)上升定時(shí)控制時(shí)鐘信號(hào)和下降定時(shí)控制時(shí)鐘信號(hào); 以及時(shí)鐘信號(hào)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器的輸出信號(hào)來產(chǎn)生第二選通信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,定時(shí)控制部分包括上升定時(shí)控制部分,被配置為通過響應(yīng)于第二定時(shí)控制信號(hào)而延遲上升時(shí)鐘信號(hào),來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào);以及下降定時(shí)控制部分,被配置為通過響應(yīng)于第二定時(shí)控制信號(hào)而延遲下降時(shí)鐘信號(hào),來產(chǎn)生下降定時(shí)控制時(shí)鐘信號(hào)。根據(jù)該另一個(gè)方面的數(shù)據(jù)輸出電路,其中,第一輸出數(shù)據(jù)信號(hào)和第一數(shù)據(jù)輸出選通時(shí)鐘信號(hào)的輸出定時(shí)由第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)與第一選通信號(hào)進(jìn)入第一緩沖單元的輸入定時(shí)確定,并且第二輸出數(shù)據(jù)信號(hào)與第二數(shù)據(jù)輸出選通時(shí)鐘信號(hào)的輸出定時(shí)由第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)與第二選通信號(hào)進(jìn)入第二緩沖單元的輸入定時(shí)確定。根據(jù)再一方面的半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路,包括定時(shí)控制信號(hào)產(chǎn)生單元,被配置為產(chǎn)生具有復(fù)數(shù)個(gè)位的定時(shí)控制信號(hào);定時(shí)控制部分,被配置為通過響應(yīng)于定時(shí)控制信號(hào)而控制內(nèi)部時(shí)鐘信號(hào)的定時(shí),來產(chǎn)生定時(shí)控制時(shí)鐘信號(hào);以及數(shù)據(jù)驅(qū)動(dòng)器,被配置為通過響應(yīng)于定時(shí)控制時(shí)鐘信號(hào)而以一次一位的方式順序驅(qū)動(dòng)具有復(fù)數(shù)個(gè)位的數(shù)據(jù)信號(hào), 來產(chǎn)生驅(qū)動(dòng)數(shù)據(jù)信號(hào)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,其中,定時(shí)控制單元包括編碼產(chǎn)生部分,被配置為具有熔絲電路或寄存器電路,并產(chǎn)生編碼信號(hào);以及選擇器,被配置為響應(yīng)于測(cè)試使能信號(hào)來選擇性地輸出編碼信號(hào)或測(cè)試信號(hào)作為定時(shí)控制信號(hào)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,其中,定時(shí)控制信號(hào)由復(fù)數(shù)個(gè)信號(hào)的組合形成, 復(fù)數(shù)個(gè)信號(hào)包括一個(gè)具有第一邏輯值的信號(hào);且定時(shí)控制部分包括復(fù)數(shù)個(gè)單元延遲器,單元延遲器被配置為響應(yīng)于包括在定時(shí)控制信號(hào)中的每個(gè)信號(hào)來延遲從先前級(jí)段傳送的信號(hào)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,還包括管道寄存器,被配置為鎖存全局線路數(shù)據(jù)信號(hào),并響應(yīng)于管道輸出控制信號(hào)來輸出具有輸入到數(shù)據(jù)驅(qū)動(dòng)器的復(fù)數(shù)個(gè)位的數(shù)據(jù)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,其中,數(shù)據(jù)驅(qū)動(dòng)器包括數(shù)據(jù)預(yù)驅(qū)動(dòng)器,被配置為響應(yīng)于定時(shí)控制時(shí)鐘信號(hào)以一次一位的方式順序驅(qū)動(dòng)具有復(fù)數(shù)個(gè)位的數(shù)據(jù);以及數(shù)據(jù)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)預(yù)驅(qū)動(dòng)器的輸出數(shù)據(jù)信號(hào)來產(chǎn)生驅(qū)動(dòng)數(shù)據(jù)信號(hào)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,還包括時(shí)鐘信號(hào)驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)內(nèi)部時(shí)鐘信號(hào)來產(chǎn)生選通信號(hào)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,其中,時(shí)鐘信號(hào)驅(qū)動(dòng)器包括時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器,被配置為驅(qū)動(dòng)內(nèi)部時(shí)鐘信號(hào);以及時(shí)鐘信號(hào)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器的輸出信號(hào)來產(chǎn)生選通信號(hào)。根據(jù)該再一方面的數(shù)據(jù)輸出電路,還包括緩沖單元,被配置為通過緩沖驅(qū)動(dòng)數(shù)據(jù)信號(hào)和選通信號(hào)來分別產(chǎn)生輸出數(shù)據(jù)信號(hào)和數(shù)據(jù)輸出選通時(shí)鐘信號(hào)。下面,在“具體實(shí)施方式
”中說明了這些以及其它特征、方面和實(shí)施例。
6
下面,結(jié)合附圖來說明各特征、方面和實(shí)施例,其中圖1是示出根據(jù)一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路的結(jié)構(gòu)的框圖。圖2是詳細(xì)示出可以包括在圖1所示電路中的定時(shí)控制信號(hào)產(chǎn)生單元的圖。圖3是詳細(xì)示出可以包括在圖1所示電路中的第一數(shù)據(jù)驅(qū)動(dòng)單元的圖。圖4是詳細(xì)示出可以包括在圖3所示電路中的定時(shí)控制部分的圖。圖5是示出根據(jù)一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路的操作的時(shí)序圖。
具體實(shí)施例方式圖1是示出根據(jù)一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路11的一種結(jié)構(gòu)的框圖,其中,示例性數(shù)據(jù)輸出電路11具有用于以8位驅(qū)動(dòng)并緩沖數(shù)據(jù)的4個(gè)電路。應(yīng)該理解,本圖所示的數(shù)據(jù)輸出電路僅作為示例。如圖1所示,數(shù)據(jù)輸出電路11可以包括定時(shí)控制信號(hào)產(chǎn)生單元10、第一數(shù)據(jù)驅(qū)動(dòng)單元21、第二數(shù)據(jù)驅(qū)動(dòng)單元22、第三數(shù)據(jù)驅(qū)動(dòng)單元23、第四數(shù)據(jù)驅(qū)動(dòng)單元M、第一緩沖單元 31、第二緩沖單元32、第三緩沖單元33與第四緩沖單元34。定時(shí)控制信號(hào)產(chǎn)生單元10可以產(chǎn)生第一到第四定時(shí)控制信號(hào)“timCntl<l:n>” 到 “ t imcnt4< 1 n> ”。第一到第四定時(shí)控制信號(hào) “ t imcnt 1 < 1 n> ” 到 “ t imcnt4< 1 n>,,分別由數(shù)字信號(hào)的η個(gè)位實(shí)現(xiàn),且可以被設(shè)定為具有不同的邏輯值。例如,第一到第四定時(shí)控制信號(hào)“timcntKl :η>”到“timCnt4<l :η>”可以包括在不同位置具有第一邏輯值(下文中稱為邏輯值1)的信號(hào)。根據(jù)情況,兩對(duì)第一到第四定時(shí)控制信號(hào)“timCntl<l:n>” 到“timCnt4<l:n>”可具有相同的邏輯值。第一到第四定時(shí)控制信號(hào)“timcntKl :n>”到 “timCnt4<l:n>”的邏輯值取決于要降低的功率噪聲量。第一數(shù)據(jù)驅(qū)動(dòng)單元21可以響應(yīng)于第一定時(shí)控制信號(hào)“timcntKl :n>”根據(jù)DLL時(shí)鐘信號(hào)“clk_dll”和第一全局線路數(shù)據(jù)(下文中稱為第一 GIO數(shù)據(jù)信號(hào)“data_gi0<l:m>”) 產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)“data_drvl<l:8>”和第一選通信號(hào)“strbl”。第二數(shù)據(jù)驅(qū)動(dòng)單元22可以響應(yīng)于第二定時(shí)控制信號(hào)“timCnt2<l:n>”根據(jù)DLL時(shí)鐘信號(hào)“clk_dll”和第二全局線路數(shù)據(jù)(下文中稱為第二 GIO數(shù)據(jù)信號(hào)“data_gi02<l:m>”)產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù)“data_ drv2<l:8>”和第二選通信號(hào)“strt2”。第三數(shù)據(jù)驅(qū)動(dòng)單元23可以響應(yīng)于第三定時(shí)控制信號(hào)“timCnt3<l:n>”根據(jù)DLL時(shí)鐘信號(hào)“clk_dll”和第三全局線路數(shù)據(jù)(下文中稱為第三 GIO數(shù)據(jù)信號(hào)“data_gi03<l :m>”)產(chǎn)生第三驅(qū)動(dòng)數(shù)據(jù)“data_drV3<l 8>”和第三選通信號(hào) “strb3”。第四數(shù)據(jù)驅(qū)動(dòng)單元對(duì)可以響應(yīng)于第四定時(shí)控制信號(hào)“timCnt4<l:n>”根據(jù)DLL時(shí)鐘信號(hào)“clk_dll”和第四全局線路數(shù)據(jù)(下文中稱第四GIO數(shù)據(jù)信號(hào)“data_gi04<l:m>”) 產(chǎn)生第四驅(qū)動(dòng)數(shù)據(jù)“ data_drV4<l 8>,,和第四選通信號(hào)“ strb4”。第一緩沖單元31可以通過緩沖第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)“data_drVl<l:8>”和第一選通信號(hào)“strbl”來產(chǎn)生第一輸出數(shù)據(jù)信號(hào)“dout<l:8>”和第一數(shù)據(jù)輸出選通時(shí)鐘信號(hào) “dqsl”。第二緩沖單元32可以通過緩沖第二驅(qū)動(dòng)數(shù)據(jù)信號(hào)“data_drV2<l:8>”和第二選通信號(hào)“strb2”來產(chǎn)生第二輸出數(shù)據(jù)信號(hào)“dout2<l:8>”和第二數(shù)據(jù)輸出選通時(shí)鐘信號(hào) “dqs2”。第三緩沖單元33可以通過緩沖第三驅(qū)動(dòng)數(shù)據(jù)信號(hào)“data_drV3<l:8>”和第三選通信號(hào)“strb3”來產(chǎn)生第三輸出數(shù)據(jù)信號(hào)“dout3<l:8>”和第三數(shù)據(jù)輸出選通時(shí)鐘信號(hào)“dqs3”。第四緩沖單元34可以通過緩沖第四驅(qū)動(dòng)數(shù)據(jù)信號(hào)“data_drV4<l:8>”和第四選通信號(hào)“strb4”來產(chǎn)生第四輸出數(shù)據(jù)信號(hào)“dout4<l:8>”和第四數(shù)據(jù)輸出選通時(shí)鐘信號(hào) “dqs4”。在該實(shí)施例中,DLL時(shí)鐘信號(hào)“clk_dll”可以被示例為半導(dǎo)體存儲(chǔ)裝置的內(nèi)部時(shí)鐘信號(hào)。然而,DLL時(shí)鐘信號(hào)“clk_dll”僅為例子,且應(yīng)該理解該內(nèi)部時(shí)鐘信號(hào)可根據(jù)半導(dǎo)體存儲(chǔ)裝置中使用的任何時(shí)鐘信號(hào)來實(shí)現(xiàn)。DLL時(shí)鐘信號(hào)“clk_dll”(例如從諸如DLL(延遲鎖相環(huán))電路的時(shí)鐘信號(hào)產(chǎn)生裝置輸出的時(shí)鐘信號(hào))可以包括上升時(shí)鐘信號(hào),其在外部時(shí)鐘信號(hào)“clk_ext”的上升沿具有使能區(qū)間;以及下降時(shí)鐘信號(hào),其在外部時(shí)鐘信號(hào)的下降沿具有使能區(qū)間。第一到第四GIO 數(shù)據(jù)信號(hào)“data_giol<l :m>” 到“data_gio4<l :m>” 是分別從 m 個(gè)全局線路GIO傳送的數(shù)據(jù)信號(hào)。當(dāng)?shù)谝坏降谒臄?shù)據(jù)驅(qū)動(dòng)單元21到M分別輸出數(shù)據(jù)4次時(shí),第一到第四GIO數(shù)據(jù)信號(hào)“data_gi0l<l:m>”到“data_gi04<l:m>”分別由32個(gè)數(shù)據(jù)位組成。即,第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到M輸出各自分別由8個(gè)數(shù)據(jù)位組成的第一到第四驅(qū)動(dòng)數(shù)據(jù)信號(hào)“ data_drv 1 < 1 8> ”到“ data_drv4< 1 8> ”各4次。第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到M響應(yīng)于第一到第四定時(shí)控制信號(hào)“timcntKl :n>”到“timCnt4<l :n>”,在不同的時(shí)間分別輸出第一到第四驅(qū)動(dòng)數(shù)據(jù)信號(hào)“ data_drv 1 < 1 8> ”到“ data_drV4< 1 8> ”。 第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到對(duì)響應(yīng)于第一到第四定時(shí)控制信號(hào)“timCntl<l:n>”到 “timCnt4<l:n>”,在不同的時(shí)間分別輸出第一到第四選通信號(hào)“strbl”到“strb4”。盡管未詳細(xì)示出,然而,第一到第四緩沖單元31到34各具有8個(gè)數(shù)據(jù)緩沖器和1 個(gè)數(shù)據(jù)選通時(shí)鐘信號(hào)緩沖器,且第一到第四緩沖單元31到34分別輸出4次各由8個(gè)數(shù)據(jù)位組成的第一到第四輸出數(shù)據(jù)信號(hào)“doUtl<l:8>”到“dOUt4<l:8>”。因?yàn)榈谝坏降谒尿?qū)動(dòng)數(shù)據(jù)信號(hào)“data_drvl<l:8>”到“data_drv4<l:8>”傳送到第一到第四緩沖單元31到;34的相關(guān)定時(shí)不同,所以各緩沖單元的第一到第四輸出數(shù)據(jù)“doUtl<l:8>”到“dOUt4<l:8>”的緩沖定時(shí)可以不同。此外,各緩沖單元的第一到第四數(shù)據(jù)輸出選通時(shí)鐘信號(hào)“dqsl”到“dqs4” 的緩沖定時(shí)也可以不同。即,該數(shù)據(jù)輸出電路不同時(shí)輸出數(shù)據(jù),且其對(duì)每組8個(gè)驅(qū)動(dòng)數(shù)據(jù)信號(hào)和1個(gè)選通信號(hào)指定不同的驅(qū)動(dòng)定時(shí)。此外,該數(shù)據(jù)輸出電路可以對(duì)每組8個(gè)輸出數(shù)據(jù)信號(hào)和1個(gè)數(shù)據(jù)輸出選通時(shí)鐘信號(hào)指定不同的輸出定時(shí)。因此,可降低該數(shù)據(jù)輸出電路中的峰值電流,并可避免、或至少明顯降低功率噪聲。參考圖2,定時(shí)控制信號(hào)產(chǎn)生單元10可以包括第一信號(hào)產(chǎn)生部分110、第二信號(hào)產(chǎn)生部分120、第三信號(hào)產(chǎn)生部分130和第四信號(hào)產(chǎn)生部分140。第一信號(hào)產(chǎn)生部分110可以響應(yīng)于由熔絲電路(fuse circuit)或寄存器電路設(shè)定的信號(hào)或η個(gè)第一測(cè)試信號(hào)“tstl<l :η>”,產(chǎn)生第一定時(shí)控制信號(hào)“timcntKl :η>”。第一信號(hào)產(chǎn)生部分110可以包括η個(gè)第一編碼產(chǎn)生部分112,其各具有熔絲電路或寄存器電路并產(chǎn)生η個(gè)第一編碼信號(hào)“COdel<l:n>”;以及η個(gè)第一選擇器114,其可以響應(yīng)于測(cè)試使能信號(hào)“tsten”來選擇性地輸出該η個(gè)第一編碼信號(hào)“codeKl :η>”或該η個(gè)第一測(cè)試信號(hào)“tstl<l :η>”作為第一定時(shí)控制信號(hào)“timcntKl :η>”。第二信號(hào)產(chǎn)生部分120可以響應(yīng)于由熔絲電路或寄存器電路設(shè)定的信號(hào)或η個(gè)第二測(cè)試信號(hào)“tst2<l:n>”,產(chǎn)生第二定時(shí)控制信號(hào)“timCnt2<l:n>”。第二信號(hào)產(chǎn)生部分120可以包括n個(gè)第二編碼產(chǎn)生部分122,其具有熔絲電路或寄存器電路,并產(chǎn)生η個(gè)第二編碼信號(hào)“COde2<l:n>”;以及η個(gè)第二選擇器124,其可以響應(yīng)于測(cè)試使能信號(hào)“tsten”來選擇性地輸出該η個(gè)第二編碼信號(hào)“Code2<l :η>”或該η個(gè)第二測(cè)試信號(hào)“tst2<l :η>”作為第二定時(shí)控制信號(hào)“timcnt2<l:n>”。第三信號(hào)產(chǎn)生部分130可以響應(yīng)于由熔絲電路或寄存器電路設(shè)定的信號(hào)或η個(gè)第三測(cè)試信號(hào)“tst3<l :η>”來產(chǎn)生第三定時(shí)控制信號(hào)“timCnt3<l :η>”。第三信號(hào)產(chǎn)生部分 130可以包括η個(gè)第三編碼產(chǎn)生部分132,其各具有熔絲電路或寄存器電路,并產(chǎn)生η個(gè)第三編碼信號(hào)“Code3< 1 η>” ;以及η個(gè)第三選擇器134,其可以響應(yīng)于測(cè)試使能信號(hào)“tsten” 來選擇性地輸出該η個(gè)第三編碼信號(hào)“COde3<l:n>”或該η個(gè)第三測(cè)試信號(hào)“tst3<l :η>” 作為第三定時(shí)控制信號(hào)“timCnt3<l :η>”。第四信號(hào)產(chǎn)生部分140可以響應(yīng)于由熔絲電路或寄存器電路設(shè)定的信號(hào)或η個(gè)第四測(cè)試信號(hào)“tst4<l:n>”,產(chǎn)生第四定時(shí)控制信號(hào)“timCnt4<l:n>”。第四信號(hào)產(chǎn)生部分140 可以包括n個(gè)第四編碼產(chǎn)生部分142,其各具有熔絲電路或寄存器電路,并產(chǎn)生η個(gè)第四編碼信號(hào)“code4<l:n>”;以及η個(gè)第四選擇器144,其可以響應(yīng)于測(cè)試使能信號(hào)“tsten”來選擇性地輸出該η個(gè)第四編碼信號(hào)“COde4<l:n>”或該η個(gè)第四測(cè)試信號(hào)“tst4<l:n>”作為第四定時(shí)控制信號(hào)“timCnt4<l:n>”。在具有上述結(jié)構(gòu)的定時(shí)控制信號(hào)產(chǎn)生單元10中,在測(cè)試開始后,測(cè)試使能信號(hào) “tsten”被使能,且第一到第四測(cè)試信號(hào)“tstl<l:n>”到“tst4<l:n>”被分別輸出作為第一到第四定時(shí)控制信號(hào)“timcntKl :n>,,到“timcnt4<l :n>,,。在測(cè)試結(jié)束后,測(cè)試使能信號(hào)“tsten”被禁止,且第一到第四編碼信號(hào) “COdel<l:n>”到“COde4<l:n>”被分別輸出作為第一到第四定時(shí)控制信號(hào)“timcntKl :n>” 至1」“^1110^4<1:11>,,。如上所述,可以通過定時(shí)控制信號(hào)產(chǎn)生單元10的強(qiáng)制控制來產(chǎn)生第一到第四定時(shí)控制信號(hào)"timcntKl :n>"到"timcnt4<l :n>"0即,通過設(shè)定第一到第四定時(shí)控制信號(hào) "timcntKl :n>"到‘‘timCnt4<l :n>”的不同邏輯值,可以以不同的定時(shí)來輸出第一到第四輸出數(shù)據(jù)信號(hào)“doutl<l:8>”到“dout4<l:8>”。此外,通過對(duì)兩對(duì)第一到第四定時(shí)控制信號(hào)“timcntKl :n>”到“timCnt4<l :n>”給定相同的邏輯值,可以以相同的定時(shí)來輸出兩對(duì)第一到第四輸出數(shù)據(jù)信號(hào)“doutKl :8>”到“dout4<l :8>”。圖3是詳細(xì)示出根據(jù)實(shí)施例的圖1所示第一數(shù)據(jù)驅(qū)動(dòng)單元的圖。參考圖3,為了說明簡(jiǎn)單,認(rèn)為第一數(shù)據(jù)驅(qū)動(dòng)單元代表了第二到第四數(shù)據(jù)驅(qū)動(dòng)單元。該圖中所示結(jié)構(gòu)涉及接收m個(gè)第一 GIO數(shù)據(jù)位“data_giol<l :m>”中的4個(gè)數(shù)據(jù)位“data_giol<l 4>”并輸出第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)“data_drvl<l:8>”的1位“data_drvl<l>”的部分。如圖3所示,第一數(shù)據(jù)驅(qū)動(dòng)單元21可以包括定時(shí)控制部分211、管道寄存器212、 數(shù)據(jù)預(yù)驅(qū)動(dòng)器213、數(shù)據(jù)主驅(qū)動(dòng)器214、時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215以及時(shí)鐘信號(hào)主驅(qū)動(dòng)器216。定時(shí)控制部分211可以通過響應(yīng)于第一定時(shí)控制信號(hào)“timcntKl :n>”而控制上升時(shí)鐘信號(hào)“rclk”和下降時(shí)鐘信號(hào)“fclk”,來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”。管道寄存器212可以響應(yīng)于可按順序被使能的4個(gè)管道輸出控制位“p0ut<l:4>”, 來同時(shí)鎖存(latch)第一 GIO數(shù)據(jù)信號(hào)“data_gi0l<l:m>”中的4個(gè)數(shù)據(jù)位“data_giol<l:4>”,并且以一次一位的方式順序輸出該鎖存數(shù)據(jù)的上升數(shù)據(jù)位“rdata<l:2>”和下降數(shù)據(jù)位1(1站£1<1:2>,,。數(shù)據(jù)預(yù)驅(qū)動(dòng)器213響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”來以一次一位的方式按順序驅(qū)動(dòng)上升數(shù)據(jù)位“rdata<l:2>”和下降數(shù)據(jù)位“fdata<l:2>”。數(shù)據(jù)主驅(qū)動(dòng)器214可以通過驅(qū)動(dòng)從數(shù)據(jù)預(yù)驅(qū)動(dòng)器213輸出的數(shù)據(jù)來產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)信號(hào) “data_drvl<l :8>” 的一位 “data_drvl<l>”。時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215可以驅(qū)動(dòng)上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”。時(shí)鐘信號(hào)主驅(qū)動(dòng)器216可以通過驅(qū)動(dòng)時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215的輸出信號(hào)來產(chǎn)生第一選通信號(hào)“ strbl ”。上面說明的第一數(shù)據(jù)驅(qū)動(dòng)單元可以具有1個(gè)管道寄存器212、1個(gè)數(shù)據(jù)預(yù)驅(qū)動(dòng)器 213和1個(gè)數(shù)據(jù)主驅(qū)動(dòng)器214,但在本實(shí)施例中,第一數(shù)據(jù)驅(qū)動(dòng)單元21將分別設(shè)置有8個(gè)管道寄存器212、8個(gè)數(shù)據(jù)預(yù)驅(qū)動(dòng)器213和8個(gè)數(shù)據(jù)主驅(qū)動(dòng)器214。另一方面,分別設(shè)置了 1個(gè)定時(shí)控制部分211、1個(gè)時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215和1個(gè)時(shí)鐘信號(hào)主驅(qū)動(dòng)器216。數(shù)據(jù)預(yù)驅(qū)動(dòng)器213和數(shù)據(jù)主驅(qū)動(dòng)器214可以一起被稱為數(shù)據(jù)驅(qū)動(dòng)器217,而時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215和時(shí)鐘信號(hào)主驅(qū)動(dòng)器216可以一起被稱為時(shí)鐘信號(hào)驅(qū)動(dòng)器218。S卩,數(shù)據(jù)驅(qū)動(dòng)器217可以響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”,通過以一次一位的方式按順序驅(qū)動(dòng)上升數(shù)據(jù)位“rdata<l 2>”和下降數(shù)據(jù)位“fdata<l 2>”,來產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù)信號(hào) “data_drvl<l :8>” 的一位 “data_drvl<l>”。時(shí)鐘信號(hào)驅(qū)動(dòng)器218可以通過驅(qū)動(dòng)上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”來產(chǎn)生第一選通信號(hào)“strbl”。管道寄存器212可以同時(shí)鎖存同時(shí)輸入的4個(gè)第一 GIO數(shù)據(jù)位“data_gi0<l :4>”, 并以一次一位的方式順序輸出上升數(shù)據(jù)位“rdata<l:2>”和下降數(shù)據(jù)位“fdata<l:2>”。之后,數(shù)據(jù)預(yù)驅(qū)動(dòng)器213可以響應(yīng)于上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”,來驅(qū)動(dòng)該以一次一位的方式順序輸入的上升數(shù)據(jù)位“rdata<l 2>”和下降數(shù)據(jù)位“fdata<l:2>”。時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215可以驅(qū)動(dòng)上升定時(shí)控制時(shí)鐘信號(hào)“clk_ rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”。上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”是從定時(shí)控制部分211輸出的時(shí)鐘信號(hào),且其相對(duì)于上升時(shí)鐘信號(hào)“rclk”和下降時(shí)鐘信號(hào)“fclk” 延遲了預(yù)定時(shí)間。數(shù)據(jù)預(yù)驅(qū)動(dòng)器213和時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215與上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim” 和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”同步地操作。因此,數(shù)據(jù)預(yù)驅(qū)動(dòng)器213和時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215的驅(qū)動(dòng)定時(shí)分別取決于上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”的觸發(fā)定時(shí)。數(shù)據(jù)主驅(qū)動(dòng)器214與時(shí)鐘信號(hào)主驅(qū)動(dòng)器216的驅(qū)動(dòng)定時(shí)可以分別取決于數(shù)據(jù)和時(shí)鐘信號(hào)的輸入定時(shí)(即數(shù)據(jù)預(yù)驅(qū)動(dòng)器213和時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器215 的驅(qū)動(dòng)定時(shí))。于是,數(shù)據(jù)主驅(qū)動(dòng)器214和時(shí)鐘信號(hào)主驅(qū)動(dòng)器216具有分別取決于上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”的觸發(fā)定時(shí)的驅(qū)動(dòng)定時(shí)。 因此,從第一數(shù)據(jù)驅(qū)動(dòng)單元21接收第一驅(qū)動(dòng)數(shù)據(jù)信號(hào)“data_drVl<l 8>”和第一選通信號(hào)“strbl"的第一緩沖單元31的緩沖定時(shí)也是取決于上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”和下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”的觸發(fā)定時(shí)。如上所述,第一到第四定時(shí)控制信號(hào)“timCntl<l:n>”到“timCnt4<l:n>”可以具有不同的邏輯值,且因此在第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到M中的上升定時(shí)控制時(shí)鐘信號(hào) “Clk_rtim”與下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”可以具有不同的觸發(fā)定時(shí)。當(dāng)?shù)谝坏降谒臄?shù)據(jù)驅(qū)動(dòng)單元21到M中的上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”與下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”具有不同的觸發(fā)定時(shí)時(shí),第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到24可以以不同的定時(shí)操作,且第一到第四緩沖單元31到34相應(yīng)地在不同的定時(shí)操作。因此,該數(shù)據(jù)輸出電路不同時(shí)輸出每個(gè)數(shù)據(jù)位的數(shù)據(jù),而是在不同時(shí)間以復(fù)數(shù)個(gè)位單元來輸出數(shù)據(jù),從而降低峰值電流量并防止功率噪聲。第一到第四定時(shí)控制信號(hào)“timCntl<l:n>”到“timCnt4<l:n>” 的邏輯值可以被設(shè)定為根據(jù)對(duì)特定實(shí)現(xiàn)可容許的峰值電流量與功率噪聲進(jìn)行變化,且可對(duì)兩個(gè)定時(shí)控制信號(hào)給定相同的值。參考圖4,定時(shí)控制部分211可以包括上升定時(shí)控制部分2112,其可以通過響應(yīng)于第一定時(shí)控制信號(hào)“timcntKl :n>”延遲上升時(shí)鐘信號(hào)“rclk”,來產(chǎn)生上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”;以及下降定時(shí)控制部分2114,其可以通過響應(yīng)于第一定時(shí)控制信號(hào) "timcntl<l:n>"延遲下降時(shí)鐘信號(hào)“fclk”,來產(chǎn)生下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”。上升定時(shí)控制部分2112可以包括η個(gè)單元延遲器“UDLY<1 n>”,其響應(yīng)于包括在第一定時(shí)控制信號(hào)“timCntl<l:n>”中的每個(gè)位來延遲從先前級(jí)段傳送的信號(hào)。各單元延遲器“UDLY<l:n>”可以包括第一到第三與非門“ND1”到“ND3”。第一與非門“ND1”可以接收上升時(shí)鐘信號(hào)“rclk”和包括在第一定時(shí)控制信號(hào) “timCntl<l:n>”中的任一位。第二與非門“ND2”接收第一與非門“ND1”的輸出信號(hào)和從先前的單元延遲器傳送的信號(hào)。第三與非門“ND3”接收第二與非門“ND2”的輸出信號(hào)以及外部電源電壓VDD。在某些實(shí)施例中,單元延遲器“UDLY<1>”的第二與非門“ND2”在第一步驟可以接收外部電源電壓VDD,而不是在前步驟該單元延遲器的輸出信號(hào)。單元延遲器“UDLY<n>”的第三與非門“ND3”在最終步驟可以輸出上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”。下降定時(shí)控制部分2114可以具有與上升定時(shí)控制部分2112相同的結(jié)構(gòu),但是其不同處在于下降定時(shí)控制部分2114可以接收下降時(shí)鐘信號(hào)“fclk”而不是上升時(shí)鐘信號(hào) “rclk”,并輸出下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”而不是上升定時(shí)控制時(shí)鐘信號(hào)“clk_ rtim”。為了使說明簡(jiǎn)明并且易懂,下面不說明下降定時(shí)控制部分2114的結(jié)構(gòu)。在第一定時(shí)控制信號(hào)“timCntl<l:n>”中僅包括1個(gè)邏輯值為1的位。因此,上升時(shí)鐘信號(hào)“rclk”或下降時(shí)鐘信號(hào)“fclk”通過的延遲元件數(shù)是根據(jù)具有邏輯值1的位是在哪位來確定的。因此,上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”與下降定時(shí)控制時(shí)鐘信號(hào)“clk_ ftim”的觸發(fā)定時(shí)以此方式確定。第一到第四定時(shí)控制信號(hào)“timCntl<l:n>”到“timCnt4<l:n>”可以包括在不同位置處的具有邏輯值1的該位,其中,第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到M所使用的上升定時(shí)控制時(shí)鐘信號(hào)“clk_rtim”與下降定時(shí)控制時(shí)鐘信號(hào)“clk_ftim”的觸發(fā)定時(shí)可以不同,且第一到第四數(shù)據(jù)驅(qū)動(dòng)單元21到M和第一到第四緩沖單元31到34的操作定時(shí)可以分別不相同。
圖5示出在所有的第一到第四定時(shí)控制信號(hào)“timcntl<l:n>”到“timcnt4<l:n>” 都具有相同的邏輯值(A)時(shí),具有第一到第四數(shù)據(jù)輸出選通時(shí)鐘信號(hào)“dqsl”到“dqs4”的傳統(tǒng)電路的峰值電流量。如這里說明的實(shí)施例,圖5也示出了當(dāng)?shù)谝坏降谒亩〞r(shí)控制信號(hào)“timCntl<l:n>” 到“timCnt4<l:n>”的其中兩個(gè)各具有相同的邏輯值⑶時(shí),以及當(dāng)?shù)谝坏降谒亩〞r(shí)控制信號(hào)“timcntKl :n>”到“timCnt4<l :n>”具有不同邏輯值時(shí),第一到第四數(shù)據(jù)輸出選通時(shí)鐘信號(hào)“dqsl”到“dqs4”以及與該時(shí)鐘信號(hào)相對(duì)應(yīng)的峰值電流量。如圖所示,如在這里說明的具體實(shí)施例中,當(dāng)?shù)谝坏降谒亩〞r(shí)控制信號(hào)“timcntKl :n>”到“timCnt4<l:n>”具有不同邏輯值時(shí),數(shù)據(jù)輸出電路中的峰值電流量較低。此外,可預(yù)期在這種實(shí)施例中的功率噪聲也較低。如上所述,根據(jù)這里說明的實(shí)施例構(gòu)造的數(shù)據(jù)輸出電路可以將從全局線路輸出的數(shù)據(jù)分為某些單元,并對(duì)各單元給定不同的驅(qū)動(dòng)和緩沖定時(shí),使得可以降低輸出數(shù)據(jù)中產(chǎn)生的峰值電流量,并避免或限制功率噪聲。因此,可降低相關(guān)半導(dǎo)體存儲(chǔ)裝置中的整體功率噪聲,并提高功率效率,使得可以有效地支持實(shí)現(xiàn)能以低功率操作的半導(dǎo)體存儲(chǔ)裝置。雖然上面說明了特定的實(shí)施例,但應(yīng)該理解這些實(shí)施例僅作為例子。因此,這里說明的裝置與方法不應(yīng)限于所說明的實(shí)施例。相反地,這里說明的裝置和方法只應(yīng)該根據(jù)結(jié)合上述說明書與附圖的所附權(quán)利要求書進(jìn)行限制。
權(quán)利要求
1.一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路,包括定時(shí)控制信號(hào)產(chǎn)生單元,被配置為產(chǎn)生具有復(fù)數(shù)個(gè)位的定時(shí)控制信號(hào);定時(shí)控制部分,被配置為通過響應(yīng)于所述定時(shí)控制信號(hào)而控制內(nèi)部時(shí)鐘信號(hào)的定時(shí), 來產(chǎn)生定時(shí)控制時(shí)鐘信號(hào);以及數(shù)據(jù)驅(qū)動(dòng)器,被配置為通過響應(yīng)于所述定時(shí)控制時(shí)鐘信號(hào)而以不同定時(shí)驅(qū)動(dòng)具有復(fù)數(shù)個(gè)位的數(shù)據(jù)信號(hào),來產(chǎn)生驅(qū)動(dòng)數(shù)據(jù)信號(hào)。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)輸出電路,其中,所述定時(shí)控制單元包括編碼產(chǎn)生部分,被配置為具有熔絲電路或寄存器電路,并產(chǎn)生編碼信號(hào);以及選擇器,被配置為響應(yīng)于測(cè)試使能信號(hào)來選擇性地輸出所述編碼信號(hào)或測(cè)試信號(hào)作為所述定時(shí)控制信號(hào)。
3.根據(jù)權(quán)利要求1所述的數(shù)據(jù)輸出電路,其中,所述定時(shí)控制信號(hào)由復(fù)數(shù)個(gè)信號(hào)的組合形成,所述復(fù)數(shù)個(gè)信號(hào)包括一個(gè)具有第一邏輯值的信號(hào);且所述定時(shí)控制部分包括復(fù)數(shù)個(gè)單元延遲器,所述單元延遲器被配置為響應(yīng)于包括在所述定時(shí)控制信號(hào)中的每個(gè)信號(hào)來延遲從先前級(jí)段傳送的信號(hào)。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)輸出電路,還包括管道寄存器,被配置為鎖存全局線路數(shù)據(jù)信號(hào),并響應(yīng)于管道輸出控制信號(hào)來輸出具有輸入到所述數(shù)據(jù)驅(qū)動(dòng)器的復(fù)數(shù)個(gè)位的數(shù)據(jù)。
5.根據(jù)權(quán)利要求1所述的數(shù)據(jù)輸出電路,其中,所述數(shù)據(jù)驅(qū)動(dòng)器包括數(shù)據(jù)預(yù)驅(qū)動(dòng)器,被配置為響應(yīng)于所述定時(shí)控制時(shí)鐘信號(hào)以一次一位的方式順序驅(qū)動(dòng)具有復(fù)數(shù)個(gè)位的所述數(shù)據(jù);以及數(shù)據(jù)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)所述預(yù)驅(qū)動(dòng)器的輸出數(shù)據(jù)信號(hào)來產(chǎn)生所述驅(qū)動(dòng)數(shù)據(jù)信號(hào)。
6.根據(jù)權(quán)利要求1所述的數(shù)據(jù)輸出電路,還包括時(shí)鐘信號(hào)驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)所述內(nèi)部時(shí)鐘信號(hào)來產(chǎn)生選通信號(hào)。
7.根據(jù)權(quán)利要求6所述的數(shù)據(jù)輸出電路,其中,所述時(shí)鐘信號(hào)驅(qū)動(dòng)器包括時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器,被配置為驅(qū)動(dòng)所述內(nèi)部時(shí)鐘信號(hào);以及時(shí)鐘信號(hào)主驅(qū)動(dòng)器,被配置為通過驅(qū)動(dòng)所述時(shí)鐘信號(hào)預(yù)驅(qū)動(dòng)器的輸出信號(hào)來產(chǎn)生所述選通信號(hào)。
8.根據(jù)權(quán)利要求6所述的數(shù)據(jù)輸出電路,還包括緩沖單元,被配置為通過緩沖所述驅(qū)動(dòng)數(shù)據(jù)信號(hào)和所述選通信號(hào)來分別產(chǎn)生輸出數(shù)據(jù)信號(hào)和數(shù)據(jù)輸出選通時(shí)鐘信號(hào)。
全文摘要
一種半導(dǎo)體存儲(chǔ)裝置中的數(shù)據(jù)輸出電路,包括第一數(shù)據(jù)驅(qū)動(dòng)單元,被配置為在第一定時(shí)產(chǎn)生第一驅(qū)動(dòng)數(shù)據(jù);第一緩沖單元,被配置為通過緩沖第一驅(qū)動(dòng)數(shù)據(jù)產(chǎn)生第一輸出數(shù)據(jù);第二數(shù)據(jù)驅(qū)動(dòng)單元,被配置為在與第一定時(shí)不同的第二定時(shí)產(chǎn)生第二驅(qū)動(dòng)數(shù)據(jù);以及第二緩沖單元,被配置為通過緩沖第二驅(qū)動(dòng)數(shù)據(jù)來產(chǎn)生第二輸出數(shù)據(jù)。
文檔編號(hào)G11C7/10GK102420006SQ20111045612
公開日2012年4月18日 申請(qǐng)日期2008年10月27日 優(yōu)先權(quán)日2007年12月27日
發(fā)明者羅光振 申請(qǐng)人:海力士半導(dǎo)體有限公司