專利名稱:一種用于tsop48的nor flash抄寫的燒錄座的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及閃存芯片技術(shù)領(lǐng)域,具體涉及一種用于TS0P48的NOR FLASH抄寫的燒錄座。
背景技術(shù):
燒錄座是芯片抄寫程序時所必備的燒錄配件,由于芯片本身封裝不同,PIN針的陣列不同等,所對應(yīng)的芯片測試槽也就不同,PCB板上固定芯片測試槽底部的過孔數(shù)量也不同,理所當(dāng)然的過孔之間的布線也不一樣,即使相同PIN腳也會有不同封裝的芯片,導(dǎo)致 PCB板之間有差異,無法兼容,致該封裝的芯片無法寫入。
實用新型內(nèi)容為了解決以上問題,提供一種用于封裝為TS0P48的NOR FLASH寫入的燒錄座。為實現(xiàn)上述目的,本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座包括PCB 板和芯片測試槽,PCB板左右兩側(cè)分別有兩排過孔,每側(cè)有32個,PCB板的中央放置芯片測試槽,中央有48個過孔,分為上下兩組,每組三排,每排8個過孔,三排之間錯位排列,PCB板的左側(cè)過孔主要包括信號線(A)過孔,該信號線過孔通過信號線分別與PCB板中央的下組相應(yīng)過孔連接,PCB板的右側(cè)過孔主要包括數(shù)據(jù)線(DQ)過孔,該數(shù)據(jù)線過孔通過數(shù)據(jù)線與 PCB板中央的上組相應(yīng)過孔連接。上述PCB板的左側(cè)過孔的上端還包括接地線(P GND)過孔和電源線(VC)過孔,其通過導(dǎo)線分別與PCB板中央上組過孔的相應(yīng)過孔連接。PCB板中央的上組過孔包括兩個P GND過孔,其通過導(dǎo)線相連接。PCB板的右側(cè)過孔還包括信號線過孔,該信號線過孔通過信號線與PCB板中央的上組相應(yīng)過孔連接。所述PCB板的左上端具有三個指示燈,PCB板上左側(cè)過孔包括位于上端的CP SIGl 過孔、CP SIG2過孔和CP SIG3過孔,其分別與指示燈的電路相連接,用來控制三個燒錄信號燈。PCB板的右側(cè)過孔還包括接地線過孔,其通過導(dǎo)線與指示燈電路的負極相連接。上述PCB板左右兩側(cè)的兩排過孔每排過孔對應(yīng)一組排叉,排叉的一端穿過過孔, 錫焊在PCB板上。在所述排叉兩端都有兩個固定排叉的定位孔。PCB板中央的上下兩組過孔的一側(cè)或兩側(cè)具有固定芯片測試槽的定位柱。采用本發(fā)明所具有的有益效果PCB板上信號線主要分布在左側(cè)PIN腳上,數(shù)據(jù)線都分布在PCB板的右側(cè),而接地線和電源線都集中在左側(cè)PIN腳上端,中央部分過孔分別位于上下兩邊,每邊過孔上分別集中信號線與數(shù)據(jù)線,這樣各種線路分布清晰,針對這種PIN 腳比較多的NOR FLASH,不會造成線與線之間相互干擾,從而可以提高線路的穩(wěn)定性,也降低了芯片在寫入過程中的不良率。
[0010]圖1為本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座TOP層示意圖;圖2為本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座Bottom層示意圖;圖1和2中,1、PCB板,2、芯片測試槽,3、左側(cè)過孔,4、右側(cè)過孔,5、過孔,6、定位孔, 7、定位柱,8、LED燈,9、指示燈電路。圖3為本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座左側(cè)PIN腳(Jl)原理圖;圖4為本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座右側(cè)PIN腳(J2)原理圖;圖5為本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座中央芯片測試槽底部 PIN腳(J3)原理圖;圖6為本實用新型用于TS0P48的NOR FLASH抄寫的燒錄座上端指示燈原理圖。
具體實施方式
以下實施例用于說明本實用新型,但不應(yīng)理解為對本實用新型范圍的限制。實施例1用于TS0P48的NOR FLASH抄寫的燒錄座如圖1及2所示,本例中的燒錄座包括PCB板1和芯片測試槽2,PCB板左右兩側(cè)分別有兩排過孔5,每側(cè)有32個(每排16個),PCB板的中央放置芯片測試槽2,中央有48 個過孔,分為上下兩組,每組三排,每排8個過孔,三排之間錯位排列。PCB板的左側(cè)過孔3 主要包括信號線(A)過孔,該信號線過孔通過信號線分別與PCB板中央的下組相應(yīng)過孔連接。PCB板的右側(cè)過孔4主要包括數(shù)據(jù)線(DQ)過孔,該數(shù)據(jù)線過孔通過數(shù)據(jù)線與PCB板中央的上組相應(yīng)過孔連接,用來控制數(shù)據(jù)的傳輸。PCB板的左側(cè)過孔3的上端還包括接地線(P GND)過孔和電源線(VC)過孔,其通過導(dǎo)線分別與PCB板中央上組過孔的相應(yīng)過孔連接。PCB板中央的上組過孔包括兩個P GND 過孔,其通過導(dǎo)線相連接。PCB板的右側(cè)4過孔還包括信號線過孔,該信號線過孔通過信號線與PCB板中央的上組相應(yīng)過孔連接。PCB板的左上端具有三個指示燈8,PCB板上左側(cè)過孔3包括位于上端的CP SIGl 過孔、CP SIG2過孔和CP SIG3過孔,其分別與指示燈電路9相連接,用來控制三個燒錄信號燈。PCB板的右側(cè)過孔還包括接地線過孔,其通過導(dǎo)線與指示燈電路的負極相連接。如圖6所示,RX為電阻,主要起限流的作用,以免造成后面的LED燈被燒壞;LED燈分別為綠燈(D1),黃燈(D2),紅燈(03)(圖1中1^燈由上向下依次為01、02、03)。工作原理為在燒錄過程中,機器給一個高電壓使LED燈(擬)亮;燒錄成功,則機器給一個高電壓使LED燈 (Dl)亮;燒錄失敗,則機器給一個高電壓使LED燈(D3)亮。上述PCB板左右兩側(cè)的兩排過孔每排過孔對應(yīng)一組排叉,排叉的一端穿過過孔, 錫焊在PCB板上。在所述排叉兩端都有兩個固定排叉的定位孔6。所述中央兩組過孔的一端分別有一個固定芯片測試槽的定位柱7 (位于對角)。本例中,PCB板上信號線分布在左側(cè)PIN腳上,數(shù)據(jù)線都分布在PCB板的右側(cè),而接地線和電源線都集中在左側(cè)PIN腳上端,中央部分過孔分別位于上下兩邊,每邊過孔上分別集中信號線與數(shù)據(jù)線,這樣各種線路分布清晰,針對這種PIN腳比較多的NOR FLASH,不會造成線與線之間相互干擾,從而可以提高線路的穩(wěn)定性,也降低了芯片在寫入過程中的不良率。
權(quán)利要求1.一種用于TS0P48的NOR FLASH抄寫的燒錄座,包括PCB板和芯片測試槽,其特征在于,PCB板左右兩側(cè)分別有兩排過孔,每側(cè)有32個,PCB板的中央放置芯片測試槽,PCB板中央有48個過孔,分為上下兩組,每組三排,每排8個過孔,三排之間錯位排列,PCB板的左側(cè)過孔主要包括信號線過孔,該信號線過孔通過信號線分別與PCB板中央的下組相應(yīng)過孔連接,PCB板的右側(cè)過孔主要包括數(shù)據(jù)線過孔,該數(shù)據(jù)線過孔通過數(shù)據(jù)線與PCB板中央的上組相應(yīng)過孔連接。
2.根據(jù)權(quán)利要求1所述的燒錄座,其特征在于,PCB板的左側(cè)過孔的上端還包括接地線過孔和電源線過孔,其通過導(dǎo)線分別與PCB板中央上組過孔的相應(yīng)過孔連接。
3.根據(jù)權(quán)利要求1所述的燒錄座,其特征在于,PCB板的右側(cè)過孔還包括信號線過孔, 該信號線過孔通過信號線與PCB板中央的上組相應(yīng)過孔連接。
4.根據(jù)權(quán)利要求1 3任一項所述的燒錄座,其特征在于,所述PCB板的左上端具有三個指示燈。
5.根據(jù)權(quán)利要求4所述的燒錄座,其特征在于,PCB板上左側(cè)過孔包括位于上端的CP SIGl過孔、CP SIG2過孔和CP SIG3過孔,其分別與指示燈的電路相連接。
6.根據(jù)權(quán)利要求1 3任一項所述的燒錄座,其特征在于,PCB板左右兩側(cè)的兩排過孔每排過孔對應(yīng)一組排叉,排叉的一端穿過過孔,錫焊在PCB板上。
7.根據(jù)權(quán)利要求6所述的燒錄座,其特征在于,所述排叉兩端都有兩個固定排叉的定位孔。
8.根據(jù)權(quán)利要求1 3任一項所述的燒錄座,其特征在于,PCB板中央的上下兩組過孔的一側(cè)或兩側(cè)具有固定芯片測試槽的定位柱。
9.根據(jù)權(quán)利要求1 3任一項所述的燒錄座,其特征在于,PCB板中央的上組過孔包括兩個P GND過孔,其通過導(dǎo)線相連接。
10.根據(jù)權(quán)利要求5所述的燒錄座,其特征在于,PCB板的右側(cè)過孔還包括接地線過孔, 其通過導(dǎo)線與指示燈電路的負極相連接。
專利摘要本實用新型提供了一種用于TSOP48的NOR FLASH抄寫的燒錄座,包括PCB板和芯片測試槽,PCB板兩側(cè)分別有兩排過孔,每排過孔對應(yīng)一組排叉,排叉的一端穿過過孔,錫焊在PCB板上,PCB板的中央放置芯片測試槽,中央有48個過孔,分為上下兩組,每組三排,三排之間錯位排列,PCB板上左側(cè)過孔上主要是信號線的分布,右側(cè)過孔上主要都是數(shù)據(jù)線路的分布,其對應(yīng)的數(shù)據(jù)線(DQ)與中央位置過孔上的數(shù)據(jù)線相連接,用來控制數(shù)據(jù)的傳輸。本實用新型布線嚴(yán)謹,使線路的傳輸更加穩(wěn)定,針對該封裝的NOR FLASH寫入時會使數(shù)據(jù)更完整,更準(zhǔn)確的寫入。
文檔編號G11C16/10GK202159492SQ20112020003
公開日2012年3月7日 申請日期2011年6月15日 優(yōu)先權(quán)日2011年6月15日
發(fā)明者陳冬兵 申請人:蘇州欣華銳電子有限公司