用于在閃存中實(shí)現(xiàn)二進(jìn)制標(biāo)志的方法
【專利摘要】本發(fā)明涉及用于在閃存中實(shí)現(xiàn)二進(jìn)制標(biāo)志的方法。用于改變閃存中的二進(jìn)制標(biāo)志的狀態(tài)的系統(tǒng)和方法。該方法將包括預(yù)定數(shù)量的比特的單元段限定為二進(jìn)制標(biāo)志,其中每個(gè)比特在存儲(chǔ)器被擦除時(shí)被轉(zhuǎn)換為邏輯1。該方法還限定,閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性,并且閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性,并且限定是偶數(shù)奇偶性為二進(jìn)制標(biāo)志的ON狀態(tài)還是奇數(shù)奇偶性為二進(jìn)制標(biāo)志的ON狀態(tài)。該方法通過將閃存單元段中的比特中的一個(gè)從邏輯1寫為邏輯0來而改變二進(jìn)制標(biāo)志的奇偶性,以改變標(biāo)志的狀態(tài)。
【專利說明】用于在閃存中實(shí)現(xiàn)二進(jìn)制標(biāo)志的方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明大體上涉及用于使用ECU閃存中的存儲(chǔ)單元段來實(shí)現(xiàn)二進(jìn)制標(biāo)志的系統(tǒng)和方法,并且更具體地涉及用于使用ECU的閃存中的存儲(chǔ)單元段來實(shí)現(xiàn)二進(jìn)制標(biāo)志的系統(tǒng)和方法,包括將單元段中的其中一個(gè)比特從邏輯1變換至邏輯0以改變比特的奇偶性和標(biāo)志的狀態(tài)。
【背景技術(shù)】
[0002]大多數(shù)現(xiàn)代化車輛包括電子控制單元(ECU)或控制器,其控制諸如動(dòng)力系、氣候控制系統(tǒng)、信息娛樂系統(tǒng)、車身系統(tǒng)、底盤系統(tǒng)以其它的車輛系統(tǒng)的操作。此類控制器需要為專門用途設(shè)計(jì)的軟件,以便執(zhí)行控制功能。刷寫是一種用于將軟件、校準(zhǔn)文件和其它應(yīng)用程序上傳到車輛ECU或其它可編程裝置的閃存中的熟知的方法。引導(dǎo)裝載程序是一種加載到ECU上的嵌入式軟件程序,該程序在ECU和正刷寫軟件的編程裝置之間提供接口。
[0003]通常需要在軟件代碼中提供指示某些操作的特定狀態(tài)的二進(jìn)制標(biāo)志,其中該標(biāo)志為可在0N狀態(tài)和OFF狀態(tài)之間切換的比特或一系列比特。EEPR0M或EEPR0M仿真的閃存是一種適合提供二進(jìn)制標(biāo)志的已知的非易失性存儲(chǔ)器(NVM),其中NVM中的比特也可被寫入并可單獨(dú)地擦除,并且其中當(dāng)NVM掉電時(shí)比特將被保持。然而,EEPR0M常常作為存儲(chǔ)器來說是不期望的,因?yàn)轭~外的硬件成本并且因?yàn)槠涑3ky以在高溫下操作。相似地,EEPR0M仿真的閃存也不適合在引導(dǎo)區(qū)中使用,因?yàn)閷懭氩僮餍枰?0-25K的空間有限的引導(dǎo)ROM的額外驅(qū)動(dòng)器。
[0004]以上所指閃存也是一種適合提供二進(jìn)制標(biāo)志的非易失性存儲(chǔ)器。閃存的優(yōu)點(diǎn)在于它較便宜,對(duì)于某些數(shù)據(jù)占用更少的存儲(chǔ)器空間,在較高溫度下操作性能較佳,等等。然而,閃存的缺點(diǎn)在于,當(dāng)寫入到存儲(chǔ)器時(shí),必須在相對(duì)較大的塊中進(jìn)行編程,在該塊中也不能單獨(dú)地寫入單個(gè)比特。例如,閃存需要寫入4KB、8KB、16KB等的內(nèi)存段中。因此,如果需要在閃存中改變標(biāo)志的狀態(tài),則存儲(chǔ)器的大部分可能需要被重寫。此外,當(dāng)閃存的一區(qū)段被擦除時(shí),在該區(qū)段中的所有比特都被轉(zhuǎn)換為邏輯1。因此,可能將閃存的擦除段中的其中一個(gè)比特從邏輯1寫到邏輯0,但不可能將該比特獨(dú)立于該段中的其它比特而單獨(dú)地寫回到邏輯1,而不擦除該存儲(chǔ)器塊中的所有其它比特??梢詫⒄麄€(gè)存儲(chǔ)器可寫入段(例如,1KB的塊)用作單個(gè)標(biāo)志,然而,這不是對(duì)存儲(chǔ)器空間的有效使用,并且通常不期望在該存儲(chǔ)器塊中提供比僅標(biāo)志更多的數(shù)據(jù)。
【發(fā)明內(nèi)容】
[0005]根據(jù)本發(fā)明的教導(dǎo),公開了用于改變閃存中的二進(jìn)制標(biāo)志的狀態(tài)的系統(tǒng)和方法,其中閃存包括具有比特的存儲(chǔ)區(qū)段,其中比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?。該方法將包括諸如8個(gè)比特的預(yù)定數(shù)量的比特的閃存區(qū)段中的單元段限定為二進(jìn)制標(biāo)志,其中每個(gè)比特在存儲(chǔ)區(qū)段被擦除時(shí)被轉(zhuǎn)換為邏輯1。該方法還限定,閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性,并且閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性,并且限定是否偶數(shù)奇偶性為二進(jìn)制標(biāo)志的ON狀態(tài)或奇數(shù)奇偶性為二進(jìn)制標(biāo)志的ON狀態(tài)或者是否偶數(shù)奇偶性為二進(jìn)制標(biāo)志的OFF狀態(tài)或奇數(shù)奇偶性為二進(jìn)制標(biāo)志的OFF狀態(tài)。該方法通過將閃存單元段中的比特中的一個(gè)從邏輯1寫為邏輯0來而改變二進(jìn)制標(biāo)志的奇偶性,以改變標(biāo)志的狀態(tài)。
[0006]本發(fā)明提供下列技術(shù)方案。
[0007]1.一種用于改變閃存中的二進(jìn)制標(biāo)志的狀態(tài)的方法,其中所述閃存包括具有比特的存儲(chǔ)區(qū)段,其中所述比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?br>
0,所述方法包括:
將所述閃存區(qū)段中包括預(yù)定數(shù)量的比特的單元段限定為所述二進(jìn)制標(biāo)志,其中每個(gè)比特在所述存儲(chǔ)區(qū)段被擦除時(shí)被轉(zhuǎn)換為邏輯1;
限定所述閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性,并且所述閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性;
限定是偶數(shù)奇偶性為所述二進(jìn)制標(biāo)志的0N狀態(tài)還是奇數(shù)奇偶性為所述二進(jìn)制標(biāo)志的0N狀態(tài);以及
通過將所述二進(jìn)制標(biāo)志中的所述比特中的一個(gè)從邏輯1寫為邏輯0來改變所述二進(jìn)制標(biāo)志的所述奇偶性,以改變所述標(biāo)志的所述狀態(tài)。
[0008]2.根據(jù)技術(shù)方案1所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯左移。
[0009]3.根據(jù)技術(shù)方案1所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯右移。
[0010]4.根據(jù)技術(shù)方案1所述的方法,其中限定包括預(yù)定數(shù)量的比特的閃存單元段包括限定所述閃存單元段在希望具有與初始標(biāo)志狀態(tài)相同的最終標(biāo)志狀態(tài)時(shí)包括偶數(shù)個(gè)比特并且在希望具有不同于所述初始標(biāo)志狀態(tài)的所述最終標(biāo)志狀態(tài)時(shí)包括奇數(shù)個(gè)比特。
[0011]5.根據(jù)技術(shù)方案1所述的方法,還包括通過將所述單元段中的所有比特設(shè)置為邏輯0而禁止所述二進(jìn)制標(biāo)志進(jìn)一步改變狀態(tài)。
[0012]6.根據(jù)技術(shù)方案1所述的方法,其中所述閃存為車輛上的電子控制單元(ECU)中的存儲(chǔ)器。
[0013]7.一種用于改變車輛上的電子控制單元(ECU)中的閃存中的二進(jìn)制標(biāo)志的狀態(tài)的方法,其中所述閃存包括具有比特的存儲(chǔ)區(qū)段,其中所述比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?,所述方法包括:
將所述存儲(chǔ)區(qū)段中包括預(yù)定數(shù)量的比特的閃存單元段限定為所述二進(jìn)制標(biāo)志;
限定所述閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性,并且所述閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性;
限定是偶數(shù)奇偶性為所述二進(jìn)制標(biāo)志的0N狀態(tài)還是奇數(shù)奇偶性為所述二進(jìn)制標(biāo)志的0N狀態(tài);以及
通過將所述二進(jìn)制標(biāo)志中的所述比特中的一個(gè)從邏輯1寫為邏輯0來改變所述二進(jìn)制標(biāo)志的所述奇偶性,以改變所述標(biāo)志的所述狀態(tài)。
[0014]8.根據(jù)技術(shù)方案7所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯左移。[0015]9.根據(jù)技術(shù)方案7所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯右移。
[0016]10.根據(jù)技術(shù)方案7所述的方法,其中限定包括預(yù)定數(shù)量的比特的閃存單元段包括限定所述閃存單元段在希望具有與初始標(biāo)志狀態(tài)相同的最終標(biāo)志狀態(tài)時(shí)包括偶數(shù)個(gè)比特并且在希望具有不同于所述初始標(biāo)志狀態(tài)的所述最終標(biāo)志狀態(tài)時(shí)包括奇數(shù)個(gè)比特。
[0017]11.根據(jù)技術(shù)方案7所述的方法,還包括通過將所述單元段中的所有比特設(shè)置為邏輯0而禁止所述二進(jìn)制標(biāo)志進(jìn)一步改變狀態(tài)。
[0018]12.一種用于改變閃存中的二進(jìn)制標(biāo)志的狀態(tài)的系統(tǒng),其中所述閃存包括具有比特的存儲(chǔ)區(qū)段,其中所述比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?,所述系統(tǒng)包括:
用于將所述閃存區(qū)段中包括預(yù)定數(shù)量的比特的單元段限定為所述二進(jìn)制標(biāo)志的裝置,其中每個(gè)比特在所述存儲(chǔ)區(qū)段被擦除時(shí)被轉(zhuǎn)換為邏輯1 ;
用于限定所述閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性并且所述閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性的裝置;
用于限定是偶數(shù)奇偶性為所述二進(jìn)制標(biāo)志的0N狀態(tài)還是奇數(shù)奇偶性為所述二進(jìn)制標(biāo)志的0N狀態(tài)的裝置;以及
用于通過將所述閃存單元段中的所述比特中的一個(gè)從邏輯1寫為邏輯0來改變所述二進(jìn)制標(biāo)志的所述狀態(tài)以改變所述奇偶性和所述標(biāo)志的狀態(tài)的裝置。
[0019]13.根據(jù)技術(shù)方案12所述的系統(tǒng),其中所述用于將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特的裝置進(jìn)行邏輯左移。
[0020]14.根據(jù)技術(shù)方案12所述的系統(tǒng),其中所述用于將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特的裝置進(jìn)行邏輯右移。
[0021]15.根據(jù)技術(shù)方案12所述的系統(tǒng),其中所述用于限定包括預(yù)定數(shù)量的比特的閃存單元段的裝置將所述閃存單元段限定為在希望具有與初始標(biāo)志狀態(tài)相同的最終標(biāo)志狀態(tài)時(shí)包括偶數(shù)個(gè)比特并且在希望具有不同于所述初始標(biāo)志狀態(tài)的所述最終標(biāo)志狀態(tài)時(shí)包括奇數(shù)個(gè)比特。
[0022]16.根據(jù)技術(shù)方案12所述的系統(tǒng),還包括用于通過將所述單元段中的所有比特設(shè)置為邏輯0而禁止所述二進(jìn)制標(biāo)志進(jìn)一步改變狀態(tài)的裝置。
[0023]17.根據(jù)技術(shù)方案12所述的系統(tǒng),其中所述閃存為車輛上的電子控制單元(ECU)中的存儲(chǔ)器。
[0024]根據(jù)結(jié)合附圖的以下描述和所附權(quán)利要求,本發(fā)明的另外的特征將變得顯而易見。
【專利附圖】
【附圖說明】
[0025]圖1是電子控制單元的圖示;
圖2是示出用于確定閃存中的單元的奇偶性狀態(tài)的過程的流程圖;以及圖3是示出用于在不擦除標(biāo)志區(qū)段的情況下切換標(biāo)志的狀態(tài)的過程的流程圖。
【具體實(shí)施方式】[0026]涉及用于切換控制器的閃存中的二進(jìn)制標(biāo)志的狀態(tài)的系統(tǒng)和方法的本發(fā)明的實(shí)施例的以下討論在本質(zhì)上僅僅是示例性的,而決不意圖限制本發(fā)明或其應(yīng)用或用途。例如,本發(fā)明的系統(tǒng)和方法具有用于改變車輛ECU的閃存中的二進(jìn)制標(biāo)志的狀態(tài)的特定應(yīng)用。然而,本領(lǐng)域的技術(shù)人員可以理解,該系統(tǒng)和方法可應(yīng)用于其它控制器。
[0027]圖1是示出EOT 12的圖示10,E⑶12可以是車輛14上的許多E⑶中的一個(gè)。EOT12包括操作EOT 12的CPU 16和包括多個(gè)存儲(chǔ)區(qū)段20的閃存18。如本文所討論的,存儲(chǔ)區(qū)段20是在閃存18內(nèi)具有不能單獨(dú)擦除的比特的那些區(qū)段,例如4KB、8KB、12KB等,其中為了擦除一個(gè)比特需要擦除整個(gè)區(qū)段20。圖示10旨在為一般圖示,而不限制車輛的類型、EOT 12的類型、閃存18的大小、EOT 12的用途、CPU 16的功率、EOT 12中的CPU 16的數(shù)量或?qū)Ρ疚乃懻摰娜魏纹渌拗啤?br>
[0028]本發(fā)明提出一種用于使用EOT的閃存中的存儲(chǔ)單元段來實(shí)現(xiàn)二進(jìn)制標(biāo)志而不必為改變標(biāo)志的狀態(tài)而不得不擦除整個(gè)閃存區(qū)段的技術(shù)。下表1示出用于在閃存的存儲(chǔ)單元段中實(shí)現(xiàn)二進(jìn)制標(biāo)志的這種技術(shù)。在左側(cè)列中,每一行表示一字節(jié)長的閃存單元段且作為非限制性示例包括8個(gè)比特。該閃存單元段將是必須作為整體擦除的較大的閃存區(qū)段的一部分,其中在該區(qū)段中的所有比特在該區(qū)段被擦除時(shí)將被轉(zhuǎn)換為邏輯1。在該示例中,表示二進(jìn)制標(biāo)志的閃存單元段初始地被擦除以包括8個(gè)邏輯1比特并且被賦予表示該字節(jié)中為邏輯1的比特的數(shù)量(為偶數(shù)或奇數(shù))的奇偶性。對(duì)于其中所有比特為邏輯1且奇偶性為偶數(shù)的二進(jìn)制標(biāo)志的第一狀態(tài)來說,二進(jìn)制標(biāo)志被指定為被設(shè)置或處于0N狀態(tài)。備選地,對(duì)于其中邏輯1比特的數(shù)量為奇數(shù)的奇數(shù)奇偶性來說,二進(jìn)制狀態(tài)可被指定為不被設(shè)置或處于OFF狀態(tài)。
[0029]如上所述,對(duì)于閃存來說,各個(gè)比特可從邏輯1寫為邏輯0,但不能在不先擦除的情況下從邏輯0寫為邏輯1。本發(fā)明通過使用閃存單元段中的邏輯1比特的數(shù)量的奇偶性作為標(biāo)志是否處于0N狀態(tài)或OFF狀態(tài)的指示而克服了閃存中建立二進(jìn)制標(biāo)志的局限性。如表1所示,每當(dāng)二進(jìn)制標(biāo)志的狀態(tài)必須從0N狀態(tài)變?yōu)镺FF狀態(tài)或從OFF狀態(tài)變?yōu)?N狀態(tài)時(shí),比特中的一個(gè)就被寫為邏輯0,以改變比特的數(shù)量的奇偶性,從而改變二進(jìn)制標(biāo)志的狀態(tài)。在表1所示示例中,每當(dāng)二進(jìn)制標(biāo)志的狀態(tài)改變時(shí)進(jìn)行邏輯左移,其中邏輯0從右移位至該字節(jié)的最右位置,如表1的第二行所示。這改變了邏輯1比特的奇偶性,這將二進(jìn)制標(biāo)志的二進(jìn)制狀態(tài)改變?yōu)镺FF狀態(tài),如第三列所示。如果二進(jìn)制標(biāo)志需要變回到0N狀態(tài),則如在第三行所示再次進(jìn)行邏輯左移,以使得奇偶性此時(shí)為偶,這表明二進(jìn)制狀態(tài)為0N狀態(tài)。該過程可繼續(xù),直到所有比特被寫為邏輯0,如最后一行所示,該行為具有0N 二進(jìn)制狀態(tài)的偶數(shù)奇偶性。在所有比特均為邏輯0之后,就需要擦除整個(gè)閃存段以重置二進(jìn)制標(biāo)志。因此,基于在閃存段被整個(gè)擦除以將比特轉(zhuǎn)換回邏輯1之前二進(jìn)制標(biāo)志的狀態(tài)將改變的頻率來選擇閃存單元中的比特的數(shù)量。
[0030]如果希望用閃存段的擦除狀態(tài)來指示二進(jìn)制標(biāo)志的狀態(tài)為OFF狀態(tài),其中所有比特為邏輯1,則偶數(shù)奇偶性將為OFF狀態(tài)。此外,如果希望使二進(jìn)制標(biāo)志的最終狀態(tài)不同于初始狀態(tài),則需要在閃存單元段中具有奇數(shù)個(gè)比特。例如,閃存單元段中的比特的數(shù)量在希望最終標(biāo)志狀態(tài)與初始標(biāo)志狀態(tài)相同時(shí)可包括偶數(shù)個(gè)比特,并且在希望最終標(biāo)志狀態(tài)不同于初始標(biāo)志狀態(tài)時(shí)可包括奇數(shù)個(gè)比特。此外,每當(dāng)二進(jìn)制標(biāo)志的狀態(tài)被改變時(shí),沒必要僅將一個(gè)比特從邏輯1變換至邏輯0,但可以進(jìn)行邏輯移位以將任何數(shù)量的邏輯0置于閃存單元段中以根據(jù)需要改變二進(jìn)制標(biāo)志的狀態(tài),例如以便使該組比特更持久。換言之,可能希望通過將單元段中的所有比特設(shè)置為邏輯0來禁止二進(jìn)制標(biāo)志進(jìn)一步改變狀態(tài)。應(yīng)當(dāng)指出,該應(yīng)用適用于通常不在狀態(tài)之間頻繁地變換(即,不是運(yùn)行時(shí)間二進(jìn)制標(biāo)志)的那些二進(jìn)制
ο
[0031]表1
【權(quán)利要求】
1.一種用于改變閃存中的二進(jìn)制標(biāo)志的狀態(tài)的方法,其中所述閃存包括具有比特的存儲(chǔ)區(qū)段,其中所述比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?,所述方法包括:將所述閃存區(qū)段中包括預(yù)定數(shù)量的比特的單元段限定為所述二進(jìn)制標(biāo)志,其中每個(gè)比特在所述存儲(chǔ)區(qū)段被擦除時(shí)被轉(zhuǎn)換為邏輯1;限定所述閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性,并且所述閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性;限定是偶數(shù)奇偶性為所述二進(jìn)制標(biāo)志的ON狀態(tài)還是奇數(shù)奇偶性為所述二進(jìn)制標(biāo)志的ON狀態(tài);以及通過將所述二進(jìn)制標(biāo)志中的所述比特中的一個(gè)從邏輯1寫為邏輯0來改變所述二進(jìn)制標(biāo)志的所述奇偶性,以改變所述標(biāo)志的所述狀態(tài)。
2.根據(jù)權(quán)利要求1所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯左移。
3.根據(jù)權(quán)利要求1所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯右移。
4.根據(jù)權(quán)利要求1所述的方法,其中限定包括預(yù)定數(shù)量的比特的閃存單元段包括限定所述閃存單元段在希望具有與初始標(biāo)志狀態(tài)相同的最終標(biāo)志狀態(tài)時(shí)包括偶數(shù)個(gè)比特并且在希望具有不同 于所述初始標(biāo)志狀態(tài)的所述最終標(biāo)志狀態(tài)時(shí)包括奇數(shù)個(gè)比特。
5.根據(jù)權(quán)利要求1所述的方法,還包括通過將所述單元段中的所有比特設(shè)置為邏輯0而禁止所述二進(jìn)制標(biāo)志進(jìn)一步改變狀態(tài)。
6.根據(jù)權(quán)利要求1所述的方法,其中所述閃存為車輛上的電子控制單元(ECU)中的存儲(chǔ)器。
7.一種用于改變車輛上的電子控制單元(ECU)中的閃存中的二進(jìn)制標(biāo)志的狀態(tài)的方法,其中所述閃存包括具有比特的存儲(chǔ)區(qū)段,其中所述比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?,所述方法包括:將所述存儲(chǔ)區(qū)段中包括預(yù)定數(shù)量的比特的閃存單元段限定為所述二進(jìn)制標(biāo)志;限定所述閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性,并且所述閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性;限定是偶數(shù)奇偶性為所述二進(jìn)制標(biāo)志的ON狀態(tài)還是奇數(shù)奇偶性為所述二進(jìn)制標(biāo)志的ON狀態(tài);以及通過將所述二進(jìn)制標(biāo)志中的所述比特中的一個(gè)從邏輯1寫為邏輯0來改變所述二進(jìn)制標(biāo)志的所述奇偶性,以改變所述標(biāo)志的所述狀態(tài)。
8.根據(jù)權(quán)利要求7所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯左移。
9.根據(jù)權(quán)利要求7所述的方法,其中將所述閃存單元段中的所述比特中的一個(gè)從邏輯1比特變?yōu)檫壿?比特包括進(jìn)行邏輯右移。
10.一種用于改變閃存中的二進(jìn)制標(biāo)志的狀態(tài)的系統(tǒng),其中所述閃存包括具有比特的存儲(chǔ)區(qū)段,其中所述比特能在不擦除整個(gè)存儲(chǔ)區(qū)段的情況下僅單獨(dú)地從邏輯1變?yōu)檫壿?,所述系統(tǒng)包括:用于將所述閃存區(qū)段中包括預(yù)定數(shù)量的比特的單元段限定為所述二進(jìn)制標(biāo)志的裝置,其中每個(gè)比特在所述存儲(chǔ)區(qū)段被擦除時(shí)被轉(zhuǎn)換為邏輯1 ;用于限定所述閃存單元段中的偶數(shù)個(gè)邏輯1比特為偶數(shù)奇偶性并且所述閃存單元段中的奇數(shù)個(gè)邏輯1比特為奇數(shù)奇偶性的裝置;用于限定是偶數(shù)奇偶性為所述二進(jìn)制標(biāo)志的ON狀態(tài)還是奇數(shù)奇偶性為所述二進(jìn)制標(biāo)志的ON狀態(tài)的裝置;以及用于通過將所述閃存單元段中的所述比特中的一個(gè)從邏輯1寫為邏輯0來改變所述二進(jìn)制標(biāo)志的所述狀態(tài)以改變所 述奇偶性和所述標(biāo)志的狀態(tài)的裝置。
【文檔編號(hào)】G11C16/10GK103680626SQ201310414170
【公開日】2014年3月26日 申請(qǐng)日期:2013年9月12日 優(yōu)先權(quán)日:2012年9月12日
【發(fā)明者】A.I.阿爾拉巴迪, K.M.貝爾茨, T.M.富里斯特 申請(qǐng)人:通用汽車環(huán)球科技運(yùn)作有限責(zé)任公司