專利名稱:不揮發(fā)存儲(chǔ)器復(fù)寫(xiě)的方法和系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及將諸如TV、VTR標(biāo)準(zhǔn)NVROM集成電路(母塊)所存內(nèi)容復(fù)寫(xiě)到與標(biāo)準(zhǔn)母塊同型號(hào)的NVROM集成電路(子塊)的方法和系統(tǒng)。
過(guò)去的復(fù)寫(xiě)裝置均采用通用微處理器與外部的RAM或EPROM相配合,通過(guò)軟件產(chǎn)生讀寫(xiě)模式,由微處理器對(duì)母塊進(jìn)行“讀”操行,將數(shù)據(jù)存入RAM,再?gòu)腞AM中輸出信號(hào),對(duì)子塊進(jìn)行“寫(xiě)”操作,這種復(fù)寫(xiě)裝置除需要硬件外,還需編制專門軟件,結(jié)構(gòu)復(fù)雜,成本較高,而且研制周期較長(zhǎng)。
本發(fā)明克服了以住復(fù)寫(xiě)器的缺點(diǎn),利用TV、VTR專用微處理器本身固有的軟件功能,無(wú)需外部的RAM或EPROM等存貯器件,無(wú)需外圍的讀寫(xiě)模式軟件,由硬件來(lái)調(diào)用微處理器的內(nèi)部軟件進(jìn)行適當(dāng)控制完成“讀”“寫(xiě)”操作,電路簡(jiǎn)單,成本低,操作便利。
本發(fā)明的目的是這樣來(lái)實(shí)現(xiàn)的由諸如TV、VTR專用微處理器,讀出控制器,寫(xiě)入控制器,I/O緩沖驅(qū)動(dòng)器,諸如TV、VTR專用標(biāo)準(zhǔn)NVROM集成電路(母塊),與母塊同型號(hào)的待寫(xiě)NVROM集成電路(子塊),以及必要的控制鍵,組成本發(fā)明的系統(tǒng),TV、VTR專用微處理器具有諸如TV調(diào)諧節(jié)目選擇,電臺(tái)予置,關(guān)機(jī)等待等特有功能,讀出控制器,寫(xiě)入控制器,I/O緩沖驅(qū)動(dòng)器均不含有存貯器。
下面結(jié)合
圖1進(jìn)行詳細(xì)說(shuō)明在整個(gè)電路初始化以后,由寫(xiě)觸發(fā)鍵(3)觸發(fā)讀出控制器(2),使其工作,通過(guò)連線發(fā)出RD控制信號(hào),對(duì)專用微處理器(1)的程序接口進(jìn)行控制,調(diào)用專用微處理器(1)的某個(gè)功能程序,諸如TV調(diào)諧系統(tǒng)的節(jié)目選擇、電臺(tái)予置、關(guān)機(jī)等待等,微處理器(1)的內(nèi)部控制接口輸出控制信號(hào)CB1,至標(biāo)準(zhǔn)NVROM集成電路(母塊)(6),并通過(guò)I/O雙向線,送給母塊(6)DB1尋址數(shù)據(jù)信號(hào),標(biāo)準(zhǔn)NVROM母塊(6)中的地址數(shù)據(jù)又經(jīng)I/O雙向線傳入微處理器(1)和I/O緩沖驅(qū)動(dòng)器(4),同時(shí),讀出控制器(2)還輸出START信號(hào)至寫(xiě)入控制器(5),啟動(dòng)寫(xiě)入控制器(5)接收微處理器(1)的CB1控制信號(hào),寫(xiě)入控制器(5)輸出寫(xiě)入邏輯信號(hào)CB2至待寫(xiě)NVROM子塊(71~7K),和定時(shí)控制信號(hào)DO至I/O緩沖驅(qū)動(dòng)器(4),I/O緩沖驅(qū)動(dòng)器(4)在DO信號(hào)控制下,接收DB1地址數(shù)據(jù)信號(hào),經(jīng)緩沖放大后,輸出DB2地址數(shù)據(jù)信號(hào)至待寫(xiě)NVROM子塊(71-7K),子塊(71-7K)同時(shí)受CB2邏輯信號(hào)控制,將由DB2傳入的母塊(6)的內(nèi)容寫(xiě)入NVROM各子塊(71-7K)的對(duì)應(yīng)存貯單元,完成對(duì)母塊(6)某一單元的復(fù)寫(xiě),寫(xiě)入控制器(5)輸出READY信號(hào)表明這次復(fù)寫(xiě)過(guò)程結(jié)束,整個(gè)系統(tǒng)將轉(zhuǎn)入對(duì)另一單元的復(fù)寫(xiě),與此同時(shí),寫(xiě)入控制器(5)輸出NEXT信號(hào)至讀出控制器(2),由讀出控制器(2)向微處理器(1)發(fā)出下一個(gè)RD控制信號(hào),再調(diào)用微處理器(1)中的另一個(gè)功能程序,繼續(xù)上述的讀寫(xiě)過(guò)程。如此循環(huán),直至所需的母塊(6)的內(nèi)容全部被復(fù)寫(xiě)完畢,此時(shí),寫(xiě)入控制器(5)僅輸出READY信號(hào)給讀出控制器(2),而沒(méi)有NEXT信號(hào),整個(gè)系統(tǒng)停止工作。
本發(fā)明的微處理器(1)是為TV、VTR專用的微處理器,帶有諸如TV調(diào)諧節(jié)目選擇、電臺(tái)予置、關(guān)機(jī)等待等功能,寫(xiě)入控制器(5)、讀出控制(2)、I/O緩沖驅(qū)動(dòng)器(4)均不含有存貯器,標(biāo)準(zhǔn)NVROM集成電路(母塊)(6)與微處理器(1)有對(duì)接功能端。
本發(fā)明特別適用于TV用NVROM集成電路的復(fù)寫(xiě),尤其適應(yīng)于諸如三菱公司的M58653P、M58655P、M58658P、M58657P、M58659P松下公司MN12C25,MN12C28等TV專用NVROM集成電路復(fù)寫(xiě),也適用于飛利浦公司的PCF8582A/81和PCF8570/71,NVROM集成電路的復(fù)寫(xiě)。
圖2是本發(fā)明的一個(gè)實(shí)施例,下面結(jié)合圖2作說(shuō)明圖中微處理器(10)為M50436-560SP;母塊(11)為M58655PNVROM標(biāo)準(zhǔn)集成電路;讀出控制器(40)由讀控制鍵(12),第一三態(tài)門(13),第一單穩(wěn)電路(14),三態(tài)緩沖器(15),4進(jìn)制計(jì)數(shù)器(16),N進(jìn)制計(jì)數(shù)器(17),地址/數(shù)據(jù)選擇器(18),譯碼器(19)組成;寫(xiě)入控制器分為第1寫(xiě)入控制器(41),第2寫(xiě)入控制器(42),第1寫(xiě)入控制器由輸入控制器(20)三選一電路(21),三進(jìn)制計(jì)數(shù)器(22),地址緩沖器(23),數(shù)據(jù)緩沖器(24),三態(tài)驅(qū)動(dòng)器(25)(26),輸出控制器(28),雙二選一電路(27)組成,第2寫(xiě)入控制器(42)由ANALOG控制鍵(31),第2三態(tài)門(30),第2單穩(wěn)電路(32),接口(33)組成;微處理器(10),讀出控制器(40),第一寫(xiě)入控制器41,第二寫(xiě)入控制器42,母塊(11),I/O緩沖驅(qū)動(dòng)器(50),與母塊同型號(hào)的子塊511-51K組成了本實(shí)施例的系統(tǒng)。下面敘述本實(shí)施例的工作過(guò)程在整個(gè)系統(tǒng)初始化以后,按讀控制鍵(12),選通三態(tài)緩沖器(15),起動(dòng)整個(gè)電路開(kāi)始工作,讀控制鍵(12)觸發(fā)第一單穩(wěn)(14),選通第1三態(tài)門(13),即做一次CH+操作,微處理器(10)經(jīng)I/O雙向線,對(duì)NVROM母塊(11)進(jìn)行尋址,信號(hào)返回微處理器(10),4進(jìn)制計(jì)數(shù)器(16)對(duì)CH+操作時(shí)的經(jīng)三態(tài)緩沖器(15)放大了的CS脈沖進(jìn)行計(jì)數(shù),并經(jīng)譯碼器(19)分別輸出CS1,CS2,CS3,CS4定時(shí)信號(hào),三進(jìn)制計(jì)數(shù)器(22)和三選一電路(21)先選擇CS1脈沖,送至輸入控制器(20),同時(shí),地址/數(shù)據(jù)選擇器(18)根據(jù)經(jīng)三態(tài)緩沖器(15)放大了的J0-J3信號(hào),分別給出母塊(11)的地址/數(shù)據(jù)輸出定時(shí)脈沖,經(jīng)輸入控制器(20),分別控制地址緩沖器(23)和數(shù)據(jù)緩沖器(24),準(zhǔn)確地接收母塊(11)在CS1期間輸出的地址和數(shù)據(jù),地址/數(shù)據(jù)選擇器(18)輸出的定時(shí)脈沖與CS4信號(hào)配合,經(jīng)輸出控制器(28)分別控制三態(tài)驅(qū)動(dòng)器(25),(26),在CS4期間,準(zhǔn)確地輸出地址和數(shù)據(jù),雙二選一電路(27)這時(shí)設(shè)置為選擇B1、B2輸出,這樣,母塊在CS1期間輸出的數(shù)據(jù)、地址將在CS4期間輸入到子塊(511~51K),這時(shí)子塊的CS信號(hào)即為CS4,J0~J3邏輯與母塊(11)在CS4期間一致,所以,母塊(11)在CS1期間輸出的SKIP信息即被寫(xiě)入子塊(511~51K)的對(duì)應(yīng)單元之中,然后,4進(jìn)制計(jì)數(shù)器(16)進(jìn)位CY1輸出一脈沖至N進(jìn)制計(jì)數(shù)器(17),使其加1,這時(shí)N進(jìn)制計(jì)數(shù)器(17)無(wú)進(jìn)位,且輸出WR信號(hào)再次觸發(fā)第1單穩(wěn)(14),做一次CH+操作,使微處理器(10)讀母塊(11)下一個(gè)節(jié)目號(hào)的信息,系統(tǒng)重復(fù)上述操作,將下一個(gè)節(jié)目號(hào)的SKIP信息存入子塊(511~51K)對(duì)應(yīng)單元,如此操作,直至N個(gè)節(jié)目號(hào)的SKIP信息全部寫(xiě)入完畢,N進(jìn)制計(jì)數(shù)器(17)進(jìn)位輸出CY2使三進(jìn)制計(jì)數(shù)器(22)加1,三選一電路(21)選擇CS2代替CS1,使母塊(11)在CS2輸出的信息即各節(jié)目號(hào)的予置調(diào)諧電壓信息寫(xiě)入子塊(511~51K)的各對(duì)應(yīng)單元,完成后,三進(jìn)制計(jì)數(shù)器(22)再加1,選擇CS3信號(hào),使母塊(11)的實(shí)際頻道號(hào)信息寫(xiě)入子塊(511~51K)的各對(duì)應(yīng)單元,全部完成后,三進(jìn)制計(jì)數(shù)器(22)發(fā)出進(jìn)位CY3信號(hào),使三態(tài)緩沖器(15)禁止輸出,系統(tǒng)完成了子塊(511~51K)對(duì)母塊(11)的TV調(diào)諧節(jié)目選擇,電臺(tái)予置,SKIP信息的復(fù)寫(xiě)。
第二寫(xiě)入控制器(42)是利用微處理器(10)的Stand by關(guān)機(jī)等待功能對(duì)母塊(11)寫(xiě)入關(guān)機(jī)前模擬量及節(jié)目號(hào)信息的同時(shí),將各信號(hào)經(jīng)I/O緩沖驅(qū)動(dòng)器(50)放大送到子塊,ANALOG控制鍵(31)使接口(33)產(chǎn)生S選擇信號(hào),使雙二選一電路(27)選擇A1、A2作為輸出,子塊(511~51K)被寫(xiě)上模似量信息。
整個(gè)操作完成后,不關(guān)系統(tǒng)電源,即可取下子塊進(jìn)行下一輪子塊的復(fù)寫(xiě)操作。用本發(fā)明方法和系統(tǒng)制作的復(fù)寫(xiě)裝置,省略了普通復(fù)寫(xiě)裝置所需的外圍存貯器,模似軟件,研制周期縮短,成本降低,僅需一般復(fù)寫(xiě)裝置的八分之一,而且復(fù)寫(xiě)時(shí)間縮短,復(fù)寫(xiě)8塊電視機(jī)專用NVROM集成電路僅需幾秒,為實(shí)現(xiàn)相同功能的通用復(fù)寫(xiě)裝置的五分之一,特別適用流水線操作。
權(quán)利要求
1.一種將諸如TV、VTR專用的標(biāo)準(zhǔn)NVROM集成電路(母塊)所存內(nèi)容,復(fù)寫(xiě)到與標(biāo)準(zhǔn)母塊同型號(hào)的待寫(xiě)集成電路(子塊)的方法,其特征在于利用儲(chǔ)如TV、VTR專用的微處理器內(nèi)部固有軟件的功能,在無(wú)需外圍軟件的情況下,將母塊的信息一一復(fù)寫(xiě)入子塊,最終使子塊的內(nèi)容與母塊一致。
2.一種將諸如TV、VTR專用的標(biāo)準(zhǔn)NVROM集成電路(母塊)所存內(nèi)容復(fù)寫(xiě)到與標(biāo)準(zhǔn)母塊同型的待寫(xiě)集成塊(子塊)的系統(tǒng),其特征在于該系統(tǒng)包括諸如TV、VTR專用的微處理器,諸如TV、VTR專用的標(biāo)準(zhǔn)NVROM集成塊(母塊),與標(biāo)準(zhǔn)NVROM同型號(hào)待寫(xiě)集成塊(子塊),寫(xiě)入控制器,讀出控制器,I/O緩沖驅(qū)動(dòng)器,其中讀出控制器寫(xiě)入控制器,I/O緩沖驅(qū)動(dòng)器是不含存貯器的電路。
3.根據(jù)權(quán)利要求2所述的一種將諸如TV、VTR專用的標(biāo)準(zhǔn)NVROM集成電路(母塊)所存內(nèi)容復(fù)寫(xiě)到與標(biāo)準(zhǔn)母塊同型號(hào)待寫(xiě)集成電路(子塊)的系統(tǒng),其特征在于標(biāo)準(zhǔn)NVROM集成電路(母塊)為TV專用標(biāo)準(zhǔn)NVROM集成電路,專用微處理器為TV專用微處理器。
全文摘要
一種將諸如TV、VTR專用標(biāo)準(zhǔn)NVROM集成電路(母塊)所存內(nèi)容復(fù)寫(xiě)到與母塊同型號(hào)的NVROM(子塊)的方法和系統(tǒng),包括諸如TV、VTR專用的微處理器,和不含存儲(chǔ)器的讀出控制器,寫(xiě)入控制器及I/O緩沖驅(qū)動(dòng)器,由讀出控制器觸發(fā)微處理器,利用微處器本身固有的軟件功能,讀出母塊的內(nèi)容,經(jīng)過(guò)I/O緩沖驅(qū)動(dòng)器的緩沖放大,再由寫(xiě)入控制器控制,將母塊內(nèi)容逐一寫(xiě)入子塊。
文檔編號(hào)G11C16/06GK1061674SQ9010932
公開(kāi)日1992年6月3日 申請(qǐng)日期1990年11月23日 優(yōu)先權(quán)日1990年11月23日
發(fā)明者鄭亞虹, 陳剛, 張慎平 申請(qǐng)人:北京電視機(jī)廠