專利名稱:萬(wàn)用燒錄器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種數(shù)字存貯器信息的寫入裝置,特別是一種萬(wàn)用燒錄器。
現(xiàn)有技術(shù)中的萬(wàn)用燒錄器采用模擬開關(guān)以實(shí)現(xiàn)對(duì)燒錄槽的每一根引腳的隨機(jī)定義和相應(yīng)的切換。為實(shí)現(xiàn)這種切換需要模擬開關(guān)使能電路來使能開關(guān),這樣,以最常見的40PIN燒錄槽而言,就需要40套上述電話,整個(gè)系統(tǒng)結(jié)構(gòu)復(fù)雜,所用元、器件繁多,故成本高昂,可靠性低,維修也很困難,并且,模擬開關(guān)在導(dǎo)通時(shí)會(huì)有一個(gè)等效電阻(約幾百歐姆),當(dāng)燒錄芯片需要較大電流時(shí),會(huì)在此等效電阻上產(chǎn)生一個(gè)瞬間電壓降,從而使燒錄不良,影響燒錄質(zhì)量。
本實(shí)用新型的目的在于克服現(xiàn)有技術(shù)中的不足之處,而提供一種結(jié)構(gòu)簡(jiǎn)單,成本較低,可靠性好的萬(wàn)用燒錄器。
本實(shí)用新型的目的是通過以下途徑來實(shí)現(xiàn)的。
萬(wàn)用燒錄器,包含切換電路、電源電路以及燒錄糟等,電源電路產(chǎn)生切換電路工作電壓以及燒錄槽工作電壓,計(jì)算機(jī)通過切換電路定義燒錄槽引腳,切換電路將信號(hào)傳遞給定義后的燒錄槽相應(yīng)引腳,其結(jié)構(gòu)要點(diǎn)為切換電路包含可編程門陣列FPGA。
可編程門陣列FPGA是一種可以根據(jù)需要對(duì)其內(nèi)部邏輯進(jìn)行編程的芯片,其引腳可以被隨機(jī)定義為各種意義的輸入或輸出端。當(dāng)燒錄不同種類芯片,要求有不同的燒錄槽引腳定義時(shí),可以對(duì)FPGA進(jìn)行重新編程,以適應(yīng)不同的需要。
切換電路中包含有一種至少可將燒錄電壓跳線切換到相應(yīng)定義的燒錄槽引腳上的跳線板,以及一種插接在可編程門陣列FPGA和跳線板之間的變壓電路,變壓電路接受可編程門陣列FPGA輸出的電壓控制信號(hào)并將其增壓為燒錄電壓再傳遞給跳線板,跳線板通過跳線板連接器實(shí)現(xiàn)與可編程門陣列FPGA以及燒錄槽的連接。
雖然可編程門陣列FPGA的所有引腳均可被定義以輸出燒錄電壓,但由于燒錄電壓一般較高,而現(xiàn)有市售FPGA的耐壓值只在5V左右,需要特別訂制的FPGA,方能使通過其上部的燒錄電壓不會(huì)造成破壞,因此,利用跳線板以至少跳線切換燒錄電壓至燒錄槽的相應(yīng)引腳上,以使現(xiàn)有市售的普通FPGA即可方便應(yīng)用。不同種芯片,其引腳及其定義各不相同,就需要不同種與其相適配的跳線板。
由上述可見,用一個(gè)FPGA電路或者其與跳線板結(jié)合即可替代現(xiàn)有技術(shù)中繁雜的使能電路、控制電路等,從而大大減化了結(jié)構(gòu)并降低了成本,由于取消了模擬開關(guān),改為FPGA電路和燒錄電壓經(jīng)跳線板直接驅(qū)動(dòng),避免了現(xiàn)有技術(shù)中等效電阻的存在,這樣,大電流情況下的瞬間壓降對(duì)燒錄質(zhì)量影響的現(xiàn)象也因此而不復(fù)存在,使得燒錄可靠性提高。
附
圖1是本實(shí)用新型最佳實(shí)施例的原理框圖。
附圖2是一種跳線板線路圖。
附圖3是本實(shí)用新型最佳實(shí)施例的電路圖。
下面我們結(jié)合附圖對(duì)本實(shí)用新型進(jìn)行更詳盡的描述。最佳實(shí)施例參照附圖1,萬(wàn)用燒錄器,由計(jì)算機(jī)1,整形電路2,電源電路3、可編程門陣列FPGA4,變壓電路5,跳線板6,燒錄槽7以及報(bào)警電路8和指示電路9等組成,計(jì)算機(jī)1采用PC機(jī),PC機(jī)通過可編程門陣列FPGA4定義燒錄槽7引腳,F(xiàn)PGA4輸出電壓控制信號(hào)經(jīng)變壓電路整流、倍壓成直流信號(hào)的燒錄電壓,再傳給跳線板6,跳線板6再將此燒錄電壓跳線切換到燒錄槽7所相應(yīng)定義的引腳上。同時(shí),F(xiàn)PGA4還將燒錄信號(hào)以及工作電壓通過跳線板6傳遞給燒錄槽7。跳線板6中具有地址碼發(fā)生器,可編程門陣列FPGA4中具有讀取該地址碼發(fā)型器發(fā)出的地址碼并進(jìn)行譯碼后傳給計(jì)算機(jī)1的譯碼器A,計(jì)算機(jī)1具有比較該地址碼并加以識(shí)別的比較器A,比較器A的比較結(jié)果予以顯示以明確告訴用戶跳線板6的正確與否。計(jì)算機(jī)1中還具有將可編程門陣列FPGA4所反向讀取的芯片燒錄信號(hào)進(jìn)行比較、識(shí)別的比較器B,可編程門陣列FPGA4中則具有接受此比較信號(hào),并通過譯碼、鎖存產(chǎn)生相應(yīng)控制信號(hào)傳遞給報(bào)警電路8或指示電話9的譯碼鎖存器。
參照附圖3,計(jì)算機(jī)1通過型號(hào)為DP25的并行口連接器11與整形電路2連接,這里整形電路2采用兩片74HC14;電源電路3和變壓電路5中的主要另件則分別采用7805和LM324;可編程門陣列FPGA4采用XC3020;跳線板6通過跳線板連接器61實(shí)現(xiàn)外連,其中跳線板連接器61采用PCI連接器;燒錄槽連接器71則采用兩個(gè)20PIN排針座。報(bào)警電路8采用插接在FPGA4引腳40和引腳43之間的峰鳴器,指示電路9則采用插接在FPGA4引腳18和引腳27之間的LED發(fā)光二極管。并行口連接器11中的五個(gè)引腳(I0~13、DONE)與FPGA4中的相應(yīng)引腳直接連接,其中I0~I(xiàn)3引腳作為計(jì)算機(jī)1的信號(hào)輸入端;整形電路3中的11個(gè)輸出端(C0~C3,D0~D3、A0、CLK、DIN)與FPGA4中的相應(yīng)引腳直接連接;電源電路2中的VDD輸出端與FPGA4以及跳線板連接器61中的相應(yīng)引腳直接連接;變壓電路5中的PWN輸入端與FPGA4中的相應(yīng)引腳連接,而其VPP輸出端則與跳線板連接器61中的相應(yīng)引腳連接。跳線板連接器61中的P1~P40引腳和K1~K40引腳分別與FPGA4中的相應(yīng)引腳以及燒錄槽連接器71中的相應(yīng)引腳連接。
參照附圖2,跳線板采用PCB板,其上部的地址碼發(fā)生器由6個(gè)分別選擇連接高電平或低電平的實(shí)現(xiàn)置“1”或置“0”狀態(tài)的引腳(S1~S6)擔(dān)任。當(dāng)跳線板6與跳線板連接器61插接時(shí),其上部的引腳(P1~P40)和(K1~K40)則分別與跳線板連接器61上的相應(yīng)引腳一一對(duì)應(yīng)連接。
本實(shí)施例未述部分與現(xiàn)有技術(shù)相同。
權(quán)利要求1.萬(wàn)用燒錄器,包含切換電路、電源電路(3)以及燒錄糟(7)等,電源電路(3)產(chǎn)生切換電路工作電壓以及燒錄槽(7)工作電壓,計(jì)算機(jī)(1)通過切換電路定義燒錄槽(7)引腳,切換電路將信號(hào)傳遞給定義后的燒錄槽(7)相應(yīng)引腳,其特征在于,切換電路包含可編程門陣列FPGA(4)。
2.根據(jù)權(quán)利要求1所述的萬(wàn)用燒錄器,其特征在于,切換電路中包含有一種至少可將燒錄電壓跳線切換到相應(yīng)定義的燒錄槽(7)引腳上的跳線板(6),以及一種插接在可編程門陣列FPGA(4)和跳線板(6)之間的變壓電路(5),變壓電路(5)接受可編程門陣列FPGA(4)輸出的電壓控制信號(hào)并將其增壓為燒錄電壓再傳遞給跳線板(6),跳線板(6)通過跳線板連接器(61)實(shí)現(xiàn)與可編程門陣列FPGA(4)以及燒錄槽(7)的連接。
3.根據(jù)權(quán)利要求2所述的萬(wàn)用燒錄器,其特征在于,變壓電路(5)由濾波電路和倍壓電路組成。
4.根據(jù)權(quán)利要求1所述的萬(wàn)用燒錄器,其特征在于,計(jì)算機(jī)(1)和可編程門陣列FPGA(4)之間插接有整形電路(2)。
5.根據(jù)權(quán)利要求1所述的萬(wàn)用燒錄器,其特征在于,跳線板(6)上具有地址碼發(fā)生器,可編程門陣列FPGA(4)中具有讀取該地址碼發(fā)生器發(fā)出的地址信號(hào)并譯碼后傳給計(jì)算機(jī)(1)的譯碼器,計(jì)算機(jī)(1)中具有比較該地址信號(hào)并加以識(shí)別的比較器A。
6.根據(jù)權(quán)利要求1所述的萬(wàn)用燒錄器,其特征在于,計(jì)算機(jī)(1)中具有將可編程門陣列FPGA(4)所反向讀取的芯片燒錄信號(hào)進(jìn)行比較、識(shí)別的比較器B,可編程門陣列FPGA(4)中具有接受此比較信號(hào)、并通過譯碼、鎖存產(chǎn)生相應(yīng)控制信號(hào)傳遞給報(bào)警電路(8)或指示電路(9)的譯碼鎖存器。
7.根據(jù)權(quán)利要求1或5或6所述的萬(wàn)用燒錄器,其特征在于,可編程門陣列FPGA(4)采用XC3020。
8.根據(jù)權(quán)利要求5所述的萬(wàn)用燒錄器,其特征在于,跳線板(6)采用PCB板,地址碼發(fā)生器由至少四個(gè)分別選擇高電平或低電平以實(shí)現(xiàn)置“1”或置“0”的外接引腳組成。
9.根據(jù)權(quán)利要求6所述的萬(wàn)用燒錄器,其特征在于,報(bào)警電路(8)采用插接在可編程門陣列FPGA(4)兩引腳之間的蜂鳴器,指示電路(9)采用插接在可編程門陣列FPGA(4)兩引腳之間的LED發(fā)光二極管。
專利摘要本實(shí)用新型涉及一種數(shù)字存貯器信息的寫入裝置,特別是一種萬(wàn)用燒錄器。包含有切換電路、電源電路3以及燒錄槽7等,電源電路3產(chǎn)生切換電路工作電壓以及燒錄槽7工作電壓,計(jì)算機(jī)1通過切換電路定義燒錄槽7引腳,切換電路將信號(hào)傳遞給定義后的燒錄槽7相應(yīng)引腳,切換電路中包含可編程門陣列FPGA4。由FPGA4替代現(xiàn)有技術(shù)中的模擬開關(guān)。不但大大減化電路且由于等效電阻的不再存在,從而提高燒錄質(zhì)量。
文檔編號(hào)G11C7/00GK2256578SQ9621014
公開日1997年6月18日 申請(qǐng)日期1996年4月30日 優(yōu)先權(quán)日1996年4月30日
發(fā)明者林桂榮 申請(qǐng)人:林桂榮