專利名稱:模擬存儲器及圖像處理系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及的是模擬存儲器,特別涉及降低在模擬存儲器的輸出信號里所發(fā)生的固定型噪聲的技術(shù)以及內(nèi)有該模擬存儲器的圖像處理系統(tǒng)。
我們都知道,CMOS-LSI技術(shù)取得了很大的發(fā)展,模擬CMOS-LSI設(shè)計領(lǐng)域里所用的元件之一,即為模擬存儲器。和數(shù)字存儲器一樣,模擬存儲器,是一將所輸入的模擬信號存入被指定地址的存儲元件中,并且再將存儲于被指定地址的存儲元件中的模擬信號輸出來的電路。
圖7示出了以往的模擬存儲器的基本結(jié)構(gòu)。如圖7所示,模擬存儲器,備有地址生成部10、由多個存儲元件21而組成的存儲部20、輸入電路30以及輸出電路40。由從地址生成部10輸出的地址選擇信號SL來指定存儲部20中的一個存儲元件21。讀出信號之時,將已被存入所指定的存儲元件21中的模擬信號以電壓信號Vout輸出;寫入信號之時,則將所輸入的電壓信號Vin存入所指定的存儲元件21中。
通常,模擬存儲器是以電容元件來作存儲元件的。然而,因電容元件易受噪聲的影響,所以模擬存儲器的輸入電壓Vin里混有由于電容元件內(nèi)積累了噪聲后而引起的偏置電壓Vnoise。我們已知該偏置電壓Vnoise會因為存儲元件所處的物理位置的不同而有差異。也就是說,若設(shè)存儲元件的地址為n,則輸出電壓Vout可以用下式(1)來表示。
Vout=Vin+Vnoise(n) … (1)即偏置電壓Vnoise是存儲元件的地址n的函數(shù)。該偏置電壓Vnoise(n)一般被叫做固定型噪聲。
當(dāng)把模擬存儲器用于圖像信號處理時,該固定型噪聲是一大障礙。因為人眼對亮度非常敏感,所以在圖像信號的處理統(tǒng)中,S/N(信噪)比的規(guī)格必須在-60dB以下,極其嚴(yán)格。為滿足該規(guī)格,則必須降低模擬存儲器的固定型噪聲,若不降低它,則噪聲就會顯示在畫面上。然而,-60dB以下這樣的規(guī)格對于模擬電路來說,是一個非常嚴(yán)格的、難以達(dá)到的值。
到目前為止,對模擬存儲器也做過一些開發(fā)(參看例如,文獻(xiàn)1“Matsui,K.,T.Matsuura,et al.,‘CMOS video Filetrs Using SwitchedCapacitor 14MHz Circuits’,IEEE J.Solid-State Circuits,pp.1096-1101,1985”,文獻(xiàn)2“Ken A.Nishimura,Paul R.Gray,‘A MonolithicAnalog Video Comb Filter in 1.2-μm CMOS’,IEEE Journal of Solid-State Circuits,VOL.28,NO.12,pp.1331-1339,1993.12月”)。但因為都會發(fā)生上述的固定型噪聲,所以未能投入使用。雖然從最初的報告至今10年已經(jīng)過去了,固定型噪聲這個問題仍未得到解決。
本發(fā)明是從上述各問題點出發(fā)而研究出來的,旨在降低在模擬存儲器內(nèi)部所產(chǎn)生的固定型噪聲,以消除將模擬存儲器用于圖像處理時,對圖像質(zhì)量所造成的不良影響,從而達(dá)到能將模擬存儲器應(yīng)用到圖像處理系統(tǒng)中的目的。
具體而言,本發(fā)明為一種擁有存儲模擬信號的多個存儲元件的模擬存儲器,備有輸出用來使上述多個存儲元件中的某一存儲元件進(jìn)行寫入或者讀出的地址選擇信號的地址生成部;上述地址生成部和各個存儲元件間的上述地址選擇信號的傳輸路線的構(gòu)成,可以做到上述地址選擇信號驅(qū)動各個存儲元件時的電氣特性,不會使該模擬存儲器的輸出信號里產(chǎn)生固定型噪聲,且基本上一致。
根據(jù)該發(fā)明,上述地址選擇信號驅(qū)動各個存儲元件時,其電氣特性不會使該模擬存儲器的輸出信號里產(chǎn)生固定型噪聲,且基本上一致。所以各個存儲元件內(nèi)的電荷饋通噪聲(charge feed-through noise)基本上一樣。于是,在模擬存儲器的輸出信號里產(chǎn)生固定型噪聲就得到了抑制。
其次,在該模擬存儲器的上述地址生成部和各存儲元件間,設(shè)置有將上述地址選擇信號暫時地存放一下而后將它輸出的暫時存儲手段,且上述暫時存儲手段的構(gòu)成,使它對每一個存儲元件的輸出特性基本上一致。這樣最好。
還有,上述暫時存儲手段是由特性基本上一致的多個觸發(fā)器構(gòu)成的,且每一個觸發(fā)器與每一個存儲元件一一對應(yīng)。這樣是最好的。于是,由極簡單的電路結(jié)構(gòu)便可實現(xiàn)對每一個存儲元件的輸出特性都基本上一致的暫時存儲手段。
還有,上述暫時存儲手段和每一個存儲元件間的布線的構(gòu)成,最好使布線的電氣特性基本上一致。
在本發(fā)明的模擬存儲器中,上述多個存儲元件被布置成二維矩陣狀,以構(gòu)成存儲部;上述地址生成部,能將指定該存儲元件的行的行地址選擇信號和指定列的列地址選擇信號,作為上述地址選擇信號而輸出;在上述地址生成部和上述存儲部的各行之間,設(shè)置暫時存儲上述行地址選擇信號而后將它輸出的第1暫時存儲手段,同時在上述地址生成部和上述存儲部的各列之間,設(shè)置暫時存儲上述列地址選擇信號而后將它輸出的第2暫時存儲手段;并且上述第1暫時存儲手段的構(gòu)成,使它對上述存儲部的各行的輸出特性基本上一致,上述第2暫時存儲手段的構(gòu)成,使它對上述存儲部的各列的輸出特性基本上一致。這樣最好。
根據(jù)該發(fā)明,在存儲部的各列和各行上,分別設(shè)置了用來抑制發(fā)生在模擬存儲器的輸出信號里的固定型噪聲的第1及第2暫時存儲手段,所以與對每一個存儲元件設(shè)置暫時存儲手段的情形相比,電路規(guī)模會變小,所消耗的功率會變少。
還有,上述第1暫時存儲手段與每一個存儲元件間的布線的構(gòu)成,使每條布線的電氣特性基本上一致,且上述第2暫時存儲手段與每一個存儲元件間的布線的構(gòu)成,使每條布線的電氣特性也基本上一致。這樣最好。
再就是,構(gòu)成上述存儲部的存儲元件,備有電容元件,以上述行地址選擇信號及列地址選擇信號為輸入的邏輯電路,被設(shè)在上述電容元件與傳送輸出入信號的信號線之間,并能根據(jù)上述邏輯電路的輸出信號來進(jìn)行接通/截止切換的模擬開關(guān);且上述邏輯電路和上述模擬開關(guān)間的布線的構(gòu)成,使它的電氣特性對每一個存儲元件都基本上一致。這樣最好。
還有,本發(fā)明中,還有存儲模擬信號的多個存儲元件的另一種模擬存儲器,備有輸出用來使上述多個存儲元件中的某一存儲元件進(jìn)行寫入或者讀出的地址選擇信號的地址生成部,和被設(shè)置在上述地址生成部和上述各個存儲元件之間,暫時存儲上述地址選擇信號而后將它輸出的暫時存儲手段;且上述暫時存儲手段的構(gòu)成,使它對每一個存儲元件的輸出特性基本上都一致。
還有,能實現(xiàn)包括擁有本發(fā)明的模擬存儲器的梳齒(多通帶)濾波器,通過該梳齒濾波器來對復(fù)合信號進(jìn)行YC分離的圖像處理系統(tǒng)。該圖像處理系統(tǒng)對NTSC制式、PAL制式等各種電視制式都能適用。
附圖之簡單介紹
圖1示出了本發(fā)明的第1實施例所涉及的模擬存儲器的結(jié)構(gòu)。
圖2示出了圖1中的主要部分的具體結(jié)構(gòu)。
圖3示出了本發(fā)明的第2實施例所涉及的模擬存儲器的結(jié)構(gòu)。
圖4示出了圖3中的存儲元件的結(jié)構(gòu)。
圖5(a)示出了以往的電視信號處理LSI的概略結(jié)構(gòu),圖5(b)示出了在利用了本發(fā)明所涉及的模擬存儲器的情況下,電視信號處理LSI的概略結(jié)構(gòu)。
圖6是表示電荷饋通噪聲對模擬存儲器的存儲元件的影響的示意圖。
圖7示出了以往的一個模擬存儲器的電路結(jié)構(gòu)。
圖8是用來說明在以往的模擬存儲器中,發(fā)生固定型噪聲的原因的。(a)示出了圖7所示的地址生成部的結(jié)構(gòu),(b)示出了地址選擇信號的信號波形的不同。
圖9示出了由模擬信號的固定型噪聲所引起的電視畫面上的須噪聲。
在說明本發(fā)明的實施例之前,首先,來介紹一下本案發(fā)明人對模擬存儲器中產(chǎn)生固定型噪聲的原因所作的一些考查。
圖6示出了模擬存儲器的存儲元件的基本結(jié)構(gòu)。如圖6所示,模擬存儲器的存儲元件,通常備有存儲信號電荷的電容元件71;和被設(shè)置在傳輸模擬信號的信號線DL和電容元件71之間且由CMOS電路組成的模擬開關(guān)72。模擬開關(guān)72能根據(jù)施加在它的柵極上的脈沖信號來進(jìn)行接通/截止切換。此時,在模擬開關(guān)72進(jìn)行切換之時,電荷饋通噪聲通過模擬開關(guān)72的寄生電容73以電荷的形式在電容元件71內(nèi)存儲起來。若由該電荷饋通噪聲而存儲起來的電荷存儲量因存儲元件的不同而有差異,則固定型噪聲就是由該差異而引起的了。以上是本案發(fā)明人的見解。
接下來,對以往的模擬存儲器中的電荷饋通噪聲進(jìn)行一下考查。
圖7示出了以往的一個模擬存儲器的電路結(jié)構(gòu)。在圖7中,輸入信號Vin被輸?shù)捷斎腚娐?0的帶開關(guān)的電容取樣保持電路(switchedcapacitor sample and hold circuit)31中,并在電容31a(電容值C1)中以電荷的形式存起來。電容31a中所存儲的信號又被傳輸?shù)竭\算放大器32的輸出入間電容32a(電容值C2)中。于是由下式(2)所表示的電壓信號便從運算放大器32中輸出來了。
Vin×C1/C2 … (2)在電壓信號從運算放大器32輸出的同時,模擬開關(guān)33接通且運算放大器32的輸出被接到存儲部20中。
從運算放大器32輸出的電壓信號,被存到由地址生成部10所選擇的存儲元件21中的電容元件23(電容值C3)里。即所選出的存儲元件21中的模擬開關(guān)22接通,由此加在電容元件23兩端的電壓和從運算放大器32輸出的電壓相等,而告以穩(wěn)定。在從電容元件23讀出信號之際,模擬開關(guān)41接通,保存在電容元件23內(nèi)的電荷被傳輸?shù)捷敵鲭娐?0的電容40a(電容值C4)中。這樣,從輸出電路40輸出可用下式(3)來表示的電壓信號Vout。
Vout=Vin×(C1/C2)×(C3/C4) … (3)接下來,再考慮以圖8(a)所示的循環(huán)型移位寄存器為地址生成部10的情形。該循環(huán)型移位寄存器的構(gòu)成,可做到在初始化時,只有第1段鎖存器11a的“H”(高電平信號)被輸給存儲元件21。之后,和時鐘CLK同步,該“H”被移到第8段鎖存器11h,之后返回第1段鎖存器11a中。換句話說,地址生成部10起計數(shù)器的作用,各個存儲元件21被按順序重復(fù)選擇。
在圖8(a)所示的結(jié)構(gòu)中,第1鎖存器11a的輸出為反相輸出NQ,第2~第8鎖存器11b~11h的輸出為正相輸出Q。因此,第1鎖存器11a和除它以外的第2~第8鎖存器11b~11h的輸出特性便不同了。于是,如圖8(b)所示,在驅(qū)動存儲元件21的模擬開關(guān)22時,從第1鎖存器11a所輸出的地址選擇信號SL1和例如,從第2鎖存器11b所輸出的地址選擇信號SL2的信號波形就不同了。結(jié)果,因電荷饋通噪聲而積累在靠第1鎖存器11a的輸出而被驅(qū)動的存儲元件中的電容元件23上的電荷量,就和積累在靠其他的鎖存器11b~11h的輸出而被驅(qū)動的存儲元件中的不一樣了。
因此,靠第1鎖存器11a的輸出而被驅(qū)動的存儲元件的偏置電壓Vnoise,必然和其他的存儲元件的偏置電壓Vnoise不同。固定型噪聲就是這樣產(chǎn)生的。該現(xiàn)象,特別是在將模擬存儲器應(yīng)用到電視系統(tǒng)時,是一個致命的缺陷。例如,即使把相同的DC信號值存儲到模擬存儲器中,在要將它讀出時,如圖9所示,只有與第1鎖存器11a有關(guān)的信號部分在電視畫面上表現(xiàn)為須噪聲。
因模擬存儲器常常被用作先進(jìn)先出(FIFOfirst-in first-out)型存儲器,故一般都是采用上述的計數(shù)器作地址生成部。本案發(fā)明人認(rèn)為實際的地址生成部10的結(jié)構(gòu)會更加復(fù)雜,所以若由地址生成部直接驅(qū)動存儲元件,則驅(qū)動存儲元件時的信號波形的差異會更大。再就是,驅(qū)動元件的驅(qū)動時刻以及從地址生成部到各個存儲元件的信號路線上的寄生電容等的電氣特性也都有差異,這些差異會引起固定型噪聲,這就是產(chǎn)生須噪聲的原因。
本發(fā)明是基于以上的考查而研究出來的。
以下,參照附圖來說明本發(fā)明的實施例。(第1實施例)圖1示出了本發(fā)明的第1實施例所涉及的模擬存儲器的結(jié)構(gòu)。對于和圖7所示的以往的模擬存儲器相同的結(jié)構(gòu)要素,給予了相同的符號,所以不再對它們進(jìn)行詳細(xì)的說明了。
如圖1所示,本實施例所涉及的模擬存儲器在地址生成部10和存儲部20之間設(shè)置了緩沖部50。作為暫時存儲手段的緩沖部50,將從地址生成部10輸出的地址選擇信號SL暫時存儲一下,然后將它輸出到各個存儲元件21中去。這時的緩沖器對各個存儲元件21的輸出特性基本上是一致的。由從緩沖部50輸出的地址選擇信號SL來驅(qū)動各個存儲元件21的模擬開關(guān)。由此,可以防止地址選擇信號SL在驅(qū)動各個存儲元件21時,它對每一個存儲元件的電氣特性不一樣。
圖2示出了圖1所示的地址生成部10、存儲部20以及緩沖部50的一個具體結(jié)構(gòu)。在圖2中,地址生成部10由循環(huán)型移位寄存器組成;緩沖器50由對應(yīng)著組成地址生成部10的循環(huán)型移位寄存器的各個寄存器11a~11h而設(shè)置著的D觸發(fā)器51a~51h組成。分別由緩沖部50的各個D觸發(fā)器51a~51h的輸出,來驅(qū)動各個存儲元件21的模擬開關(guān)22。
在圖2所示,從電路結(jié)構(gòu)上,實現(xiàn)了由每一個D觸發(fā)器51a~51h的輸出驅(qū)動各個存儲元件21的模擬開關(guān)22之際,其電氣特性的基本一致。各個模擬開關(guān)22上的電荷饋通噪聲量也基本相等。因此,在模擬存儲器的輸出信號中就不會產(chǎn)生固定型噪聲了。
通過使各個D觸發(fā)器51a~51h的結(jié)構(gòu)相同,就可使緩沖器50對每一個存儲元件21的輸出特性基本上都一致。還有,通過使配線52a~52h的長度相等、形狀相同,基本上就可使各個D觸發(fā)器51a~51h的輸出的傳輸路線的電氣特性一致。在實際上用LSI實現(xiàn)了本實施例所涉及的模擬存儲器的情況下,將傳輸每一個D觸發(fā)器51a~51h的輸出的布線52a~52h的掩模布置圖案,設(shè)計得完全一樣。這樣最好。
也就是說,把在地址生成部10生成的地址選擇信號SL,暫時存到由D觸發(fā)器51a~51h組成的緩沖器50中,再通過該緩沖部50的輸出分別驅(qū)動各個存儲元件21,于是從電路結(jié)構(gòu)和布置圖案這兩個方面,消除了驅(qū)動存儲元件21時,其電氣特性的差異。
因此,若利用本發(fā)明所涉及的模擬存儲器,就會消除如圖9所示的電視畫面上的須噪聲。(第2實施例)本發(fā)明的第2實施例,涉及的是將存儲元件布置成二維矩陣形狀的模擬存儲器。
圖3示出了本發(fā)明的第2實施例所涉及的模擬存儲器的結(jié)構(gòu)。對圖3中同于圖1的結(jié)構(gòu)要素給予了相同的符號,所以不再詳述。
在圖3中,由被布置成二維矩陣形狀的存儲元件(圖中標(biāo)記為M)61,和分別被設(shè)置在各行的輸入側(cè)及輸出側(cè)的模擬開關(guān)62,構(gòu)成存儲部60。地址生成部10A輸出行地址選擇信號SLA及列地址選擇信號SLB給存儲部60。行地址選擇信號SLA暫被存到構(gòu)成作為第1暫時存儲手段的行緩沖部50a的各個D觸發(fā)器(圖中標(biāo)記為“DFF”)52以后,再通過信號線54而被傳送到存儲部60的每一行上的存儲元件61內(nèi)。另一方面,列地址選擇信號SLB暫被存到構(gòu)成作為第2暫時存儲手段的列緩沖部50b的各個D觸發(fā)器53以后,再通過信號線55而被傳送到存儲部60的每一列上的存儲元件61內(nèi)。
圖4示出了存儲元件61的結(jié)構(gòu)。存儲元件61擁有2個控制輸入端63a和63b,它們分別被輸入行地址選擇信號SLA和列地址選擇信號SLB。行地址選擇信號SLA及列地址選擇信號SLB分別為邏輯電路,即“與”電路64的輸入,只有行地址選擇信號SLA及列地址選擇信號SLB均為“H”時,信號線SS的邏輯電平才為“H”,模擬開關(guān)65也才接通。
使各個D觸發(fā)器52的結(jié)構(gòu)相同,行緩沖部50a對存儲部60的每一行的輸出特性基本上就能一致。再就是,使各個D觸發(fā)器53的結(jié)構(gòu)相同,列緩沖部50b對存儲部60的每一列的輸出特性基本上就能一致。
還有,地址選擇信號SLA在其中傳送的信號線54的構(gòu)成,使它對各個存儲元件61的電氣特性基本上保持一致,與此同時,傳輸列地址選擇信號SLB的信號線55的構(gòu)成,使它對各個存儲元件61的電氣特性基本上保持一致。
再就是,該各個存儲元件61中,從邏輯電路64到模擬開關(guān)65之間的信號線SS的構(gòu)成,使它的電氣特性基本上保持對各個存儲元件一致。
本實施例所涉及的模擬存儲器的電路結(jié)構(gòu),在存儲元件61多的情況下更有效。換句話說,在本實施例中,要想構(gòu)成暫時存儲手段,只要把D觸發(fā)器分別布置到存儲部60的每一行及每一列上就行了,因此和所布置的D觸發(fā)器在數(shù)量上要和存儲元件相等的第1實施例相比,該實施例中的D觸發(fā)器的個數(shù)被大大的減少了。因此,從電路面積和功率消耗這兩方面來看,都是極其有利的。再就是,存儲元件的個數(shù)很多時,布置成二維的話,電路形狀不會走樣,而是非常接近正方形,故在混載模擬存儲器和其他電路而進(jìn)行LSI設(shè)計時,還有電路間的會變短的好處。
如上所述,本發(fā)明的第1實施例中,地址選擇信號在驅(qū)動各個存儲元件時的電氣特性基本上一致,所以各個存儲元件內(nèi)所產(chǎn)生的電荷饋通噪聲也就基本上一樣。結(jié)果,可以抑制在模擬存儲器的輸出信號內(nèi)產(chǎn)生固定型噪聲。
再就是,在第2實施例中,就是在將存儲元件布置成二維矩陣形狀的情況下,也可使地址選擇信號在驅(qū)動各個存儲元件時的電氣特性基本上一致,故和第1實施例一樣,固定型噪聲可以得到抑制。還有,用較少的D觸發(fā)器即可構(gòu)成暫時存儲手段,所以電路面積和所消耗的功率都很小。
本發(fā)明所涉及的模擬存儲器,例如可以被應(yīng)用到處理電視信號、視頻信號的圖像處理系統(tǒng)中。
例如,在日本的電視系統(tǒng)中,模擬信號的存儲手段,是用來將所輸入的復(fù)合NTSC信號分離為亮度信號(黑白信號)和色差信號(彩色信號)的梳齒濾波器的一個必不可少的構(gòu)成要素。在現(xiàn)在的電視系統(tǒng)中,如圖5(a)所示,是用接在電視系統(tǒng)LSI外面的電荷耦合元件(CCDChargeCoupled Device)延遲線作模擬信號的存儲手段的。設(shè)置外部CCD延遲線的理由如下以前沒發(fā)現(xiàn)利用LSI的通常制造工序,即CMOS工序、BiCMOS工序可制造出能滿足圖像信號處理上的規(guī)格的模擬信號的存儲手段。
如圖5(b)所示,本發(fā)明所涉及的模擬存儲器,可以代替該CCD延遲線來作模擬信號的存儲手段。此時,包括本發(fā)明所涉及的模擬存儲器在內(nèi)的電視系統(tǒng)LSI,采用CMOS工序或者BiCMOS工序即可制成。因此,可實現(xiàn)電視系統(tǒng)LSI的完全一芯片化,這樣就可以把制造成本大大地降下來了。當(dāng)然,對NTSC制式以外的其他制式,例如,PAL制式也是適用的。
還有,用本發(fā)明所涉及的模擬存儲器來代替CCD延遲線,還可以獲得其他的效果。CCD延遲線的結(jié)構(gòu)使它容易放射數(shù)字輻射噪聲(EMIelectromagnetic interference噪聲)。因此,在以往的電視系統(tǒng)中,為了不受該放射噪聲的影響,就必須考慮再加上噪聲濾除器等措施。與此相對,利用本發(fā)明所涉及的模擬存儲器,將電視系統(tǒng)LSI完全一芯片化時,就再也不用采取這些消除噪聲的措施了。
權(quán)利要求
1.一種擁有存儲模擬信號的多個存儲元件的模擬存儲器,其特征在于備有輸出用來使上述多個存儲元件中的某一存儲元件進(jìn)行寫入或者讀出操作的地址選擇信號的地址生成部;上述地址生成部和各個存儲元件間的上述地址選擇信號的傳輸路線的構(gòu)成,可做到當(dāng)上述地址選擇信號驅(qū)動各個存儲元件時,它的電氣特性不會使該模擬存儲器的輸出信號里產(chǎn)生固定型噪聲,且基本上一致。
2.根據(jù)權(quán)利要求1所述的模擬存儲器,其特征在于在上述地址生成部和各存儲元件間,設(shè)置有將上述地址選擇信號暫時地存儲一下,再將它輸出的暫時存儲手段,上述暫時存儲手段的構(gòu)成,使它對各存儲元件的輸出特性基本上一致。
3.根據(jù)權(quán)利要求2所述的模擬存儲器,其特征在于上述暫時存儲手段,是由特性基本一致的多個觸發(fā)器組成的,且每一個觸發(fā)器與每一個存儲元件一一對應(yīng)。
4.根據(jù)權(quán)利要求2所述的模擬存儲器,其特征在于上述暫時存儲手段和每一個存儲元件間的布線的構(gòu)成,使每條布線的電氣特性基本上一致。
5.根據(jù)權(quán)利要求1所述的模擬存儲器,其特征在于上述多個存儲元件被布置成二維矩陣狀,構(gòu)成了存儲部;上述地址生成部,能將指定該存儲元件的行的行地址選擇信號和指定列的列地址選擇信號,作為上述地址選擇信號而輸出;并且在上述地址生成部和上述存儲部的各行間,設(shè)置有暫時存儲上述行地址選擇信號而后將它輸出的第1暫時存儲手段,在上述地址生成部和上述存儲部的各列間,設(shè)置有暫時存儲上述列地址選擇信號而后將它輸出的第2暫時存儲手段;上述第1暫時存儲手段的構(gòu)成,使對上述存儲部的各行的輸出特性基本上一致,且上述第2暫時存儲手段的構(gòu)成,使它對上述存儲部的各列的輸出特性基本上一致。
6.根據(jù)權(quán)利要求5所述的模擬存儲器,其特征在于上述第1暫時存儲手段與各個存儲元件間的布線的構(gòu)成,使每條布線的電氣特性基本上一致;且上述第2暫時存儲手段與各個存儲元件間的布線的構(gòu)成,使每條布線的電氣特性基本上一致。
7.根據(jù)權(quán)利要求5所述的模擬存儲器,其特征在于上述存儲元件,備有電容元件,以上述行地址選擇信號及列地址選擇信號為輸入的邏輯電路,被設(shè)在上述電容元件與傳送輸出入信號的信號線之間,并能根據(jù)上述邏輯電路的輸出信號來進(jìn)行接通/截止切換的模擬開關(guān);上述邏輯電路和上述模擬開關(guān)間的布線的構(gòu)成,使它對每一個存儲元件的電氣特性都基本上一致。
8.一種擁有存儲模擬信號的多個存儲元件的模擬存儲器,其特征在于備有輸出用來使上述多個存儲元件中的某一個存儲元件進(jìn)行寫入操作或者讀出操作的地址選擇信號的地址生成部,和被設(shè)置在上述地址生成部和各存儲元件間,將上述地址選擇信號暫時地存儲一下,再將它輸出的暫時存儲手段;上述暫時存儲手段的構(gòu)成,使它對各存儲元件的輸出特性基本上一致。
9.一種圖像處理系統(tǒng),其特征在于備有對混合信號進(jìn)行YC分離的梳齒濾波器;上述梳齒濾波器中,包括權(quán)利要求1所述的模擬存儲器。
10.根據(jù)權(quán)利要求9所述的圖像處理系統(tǒng),其特征在于可被應(yīng)用到NTSC制式或者PAL制式中。
全文摘要
旨在降低模擬存儲器的固定型噪聲。地址生成部(10)和存儲模擬信號的各個存儲元件(21)間的地址選擇信號(SL)的傳送路線的構(gòu)成,可做到:在地址選擇信號(SL)驅(qū)動各個存儲元件(21)時,其電氣特性不會使模擬存儲器的輸出信號里產(chǎn)生固定型噪聲,且基本上一致。在地址生成部(10)和各個存儲元件(21)之間,設(shè)置有暫時存儲地址選擇信號并將它輸出的緩沖部(50),并使該緩沖部(50)對每一個存儲元件(21)的輸出特性都一樣。還有,該緩沖部(50)和各個存儲元件(21)間的布線的構(gòu)成,使其電氣特性基本上一致。這樣,各個存儲元件(21)的電荷饋通噪聲基本上就一致了,固定型噪聲被抑制。
文檔編號G11C27/02GK1269907SQ98808872
公開日2000年10月11日 申請日期1998年9月25日 優(yōu)先權(quán)日1997年9月29日
發(fā)明者道正志郎, 柳沢直志, 小笹正之, 栗本秀彥, 岡本龍鎮(zhèn) 申請人:松下電器產(chǎn)業(yè)株式會社