專利名稱:用于高性能數(shù)據(jù)記錄的旁路寫驅(qū)動(dòng)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及磁數(shù)據(jù)記錄。更具體地,本發(fā)明涉及用于改進(jìn)高數(shù)據(jù)速率磁存儲(chǔ)部件的數(shù)據(jù)記錄性能的設(shè)備和方法。
磁存儲(chǔ)部件中的寫驅(qū)動(dòng)電路(WD)是一種雙向驅(qū)動(dòng)流過寫磁頭的寫電流的電路,寫磁頭用于把數(shù)據(jù)記錄到例如磁盤的磁介質(zhì)上。
圖1示出一個(gè)示例性的磁盤機(jī)系統(tǒng)10,它具有一個(gè)用于記錄數(shù)據(jù)的定位在磁盤12中的選定磁道上的讀/寫磁頭11。
改進(jìn)高數(shù)據(jù)速率(即,將數(shù)據(jù)寫入磁介質(zhì)的速度)下磁數(shù)據(jù)記錄性能的一個(gè)障礙是,躍遷的磁通反轉(zhuǎn)時(shí)間被寫磁頭磁芯中的渦流電流阻尼減慢。
改進(jìn)磁數(shù)據(jù)記錄性能的另一個(gè)障礙是和寫驅(qū)動(dòng)電路的硅元件相關(guān)的寄生電容,寫磁頭的電感和寄生電容以及寫驅(qū)動(dòng)電路和寫磁頭之間的互連產(chǎn)生的損耗增加了通過寫磁頭的寫電流躍遷的上升及下降時(shí)間,從而降低寫驅(qū)動(dòng)電路的性能。圖2是一個(gè)示意方塊圖,示出和寫驅(qū)動(dòng)電路相關(guān)的寄生電容CD,和寫磁頭相關(guān)的電感LH、電阻RH、寄生電容CH,以及寫驅(qū)動(dòng)電路WD和寫磁頭之間的用電感L1和電容C1組成的分布網(wǎng)路傳輸線為模型的互連。由于來自寫驅(qū)動(dòng)電路的寫電流IW必須通過圖2中所示的網(wǎng)路(其實(shí)質(zhì)上形成一個(gè)低通濾波器)才能到達(dá)寫磁頭,寫電流躍遷的上升時(shí)間和下降時(shí)間被減慢。
由于造成寫電流躍遷期間的非線性躍遷偏移(NLTS)效應(yīng)并且減慢寫元件磁頭尖磁場中的場躍遷,這種上升及下降時(shí)間的增加還降低數(shù)據(jù)記錄性能。
常規(guī)寫驅(qū)動(dòng)電路典型地配置成具有電流開關(guān)H驅(qū)動(dòng)電路例如FET驅(qū)動(dòng)電路,差分放大器驅(qū)動(dòng)電路以及電流映射H驅(qū)動(dòng)電路。這樣的常規(guī)配置在電流輸入能力上是有限的。因此,對(duì)于因?qū)懘蓬^中的渦流電流阻尼、和寫驅(qū)動(dòng)電路的硅元件相關(guān)的寄生電容以及寫驅(qū)動(dòng)電路和寫磁頭之間的寫磁頭阻抗和互連損耗造成的磁通反轉(zhuǎn)時(shí)間的增加,常規(guī)寫驅(qū)動(dòng)電路的補(bǔ)償能力是有限的。
需要一種技術(shù),用于補(bǔ)償磁頭磁芯中的渦流電流阻尼效應(yīng),并且還用于補(bǔ)償和寫驅(qū)動(dòng)電路的硅元件相關(guān)的寄生電容、寫磁頭阻抗以及寫驅(qū)動(dòng)電路和寫磁頭之間的互連損耗,從而加快磁通反轉(zhuǎn)時(shí)間。
本發(fā)明提供一種技術(shù),這種技術(shù)通過提供暫時(shí)“過調(diào)”穩(wěn)態(tài)寫電流的寫電流來補(bǔ)償寫磁頭的磁芯中的渦流電流阻尼效應(yīng),從而減小寫磁頭的磁通反轉(zhuǎn)時(shí)間。此外,本發(fā)明提供一種補(bǔ)償和寫驅(qū)動(dòng)電路的硅元件相關(guān)的寄生電容、寫磁頭阻抗以及寫驅(qū)動(dòng)電路和寫磁頭之間的互連損耗的技術(shù)。
通過具有寫驅(qū)動(dòng)電路和旁路電路的磁頭寫驅(qū)動(dòng)電路提供本發(fā)明的優(yōu)點(diǎn)。該寫驅(qū)動(dòng)電路具有一條位于磁頭寫驅(qū)動(dòng)電路的輸入端和輸出端之間的信號(hào)通路。該寫驅(qū)動(dòng)電路接收具有躍遷的輸入信號(hào)并輸出和輸入信號(hào)相關(guān)的第一寫信號(hào)。旁路驅(qū)動(dòng)電路并聯(lián)地和寫驅(qū)動(dòng)電路的信號(hào)通路連接,并輸出和第一寫信號(hào)的躍遷相關(guān)的輔助信號(hào),該輔助信號(hào)和第一寫信號(hào)耦合以形成輸出寫信號(hào)。根據(jù)本發(fā)明,該輔助電流通過暫時(shí)增加輸出寫電流的振幅縮短通過寫磁頭的電流反轉(zhuǎn)時(shí)間,并且/或者通過向第一寫信號(hào)增加電流或加大電壓形成輸出寫信號(hào)對(duì)和磁頭寫驅(qū)動(dòng)電路的輸出端相關(guān)的寄生電容充電和放電。該增加的信號(hào)可對(duì)應(yīng)一個(gè)選定的函數(shù)f(t),該選定函數(shù)f(t)改變輔助信號(hào)的振幅或持續(xù)時(shí)間,或者改變二者。
本發(fā)明是以示例方式說明的,并且不由附圖所限制,附圖中相同的參照數(shù)表示相同的部件,附圖中圖1是一個(gè)示例性的其有讀/寫磁頭的磁盤機(jī)系統(tǒng),該讀寫磁頭可采用根據(jù)本發(fā)明的旁路寫驅(qū)動(dòng)電路;圖2是和寫驅(qū)動(dòng)電路及寫磁頭相關(guān)的阻抗和寄生元件,寫磁頭以及寫驅(qū)動(dòng)電路和寫磁頭之間的互連的示意方塊圖;圖3是根據(jù)本發(fā)明的用于第K級(jí)連接旁路寫驅(qū)動(dòng)電路的電路拓?fù)浞綁K圖4是根據(jù)本發(fā)明的用于第K級(jí)連接旁路寫驅(qū)動(dòng)電路的總電路拓?fù)浞綁K圖;圖5是根據(jù)本發(fā)明的用于第K級(jí)連接旁路寫驅(qū)動(dòng)電路的更詳細(xì)拓?fù)浞綁K圖;圖6是根據(jù)本發(fā)明的用于第N次延遲連接旁路寫驅(qū)動(dòng)電路的電路拓?fù)浞綁K圖;圖7是根據(jù)本發(fā)明的用于電壓增量旁路寫驅(qū)動(dòng)電路的電路拓?fù)浞綁K圖;圖8是一個(gè)波形圖,表示和根據(jù)本發(fā)明的電流步進(jìn)增加技術(shù)相關(guān)的示例電流波形;圖9是一個(gè)波形圖,表示和根據(jù)本發(fā)明的電流函數(shù)增加技術(shù)相關(guān)的示例波形;圖10是一個(gè)波形圖,表示和根據(jù)本發(fā)明的可變幅度增加技術(shù)相關(guān)的示例波形;圖11是一個(gè)波形圖,表示和根據(jù)本發(fā)明的電壓增量技術(shù)相關(guān)的示例波形;本發(fā)明提供一類本文中稱為“旁路寫驅(qū)動(dòng)電路”(BPWD)的寫驅(qū)動(dòng)電路,它們采用電流或電壓增加技術(shù),從而改進(jìn)磁存儲(chǔ)系統(tǒng),例如圖1中所示的示范性磁盤機(jī)系統(tǒng)10,高數(shù)據(jù)速率下的數(shù)據(jù)記錄性能。通過在每次寫電流反轉(zhuǎn)后暫時(shí)增加寫電流降低記錄數(shù)據(jù)的寫磁頭中的磁通反轉(zhuǎn)時(shí)間和通過減小寫處理期間的非線性躍遷偏移效應(yīng)(NLTS),本發(fā)明的旁路寫驅(qū)動(dòng)電路拓?fù)湫阅軆?yōu)于常規(guī)寫驅(qū)動(dòng)電路拓?fù)洹?br>
本發(fā)明對(duì)BPWD提供數(shù)種拓?fù)?,例如,第K級(jí)連接拓?fù)?圖3-5),第N次延遲連接拓?fù)?圖6)以及電壓增量拓?fù)?圖7)。本文中所使用的第K級(jí)連接BPWD指的是本發(fā)明的旁路電路,它連接在寫驅(qū)動(dòng)電路的第K級(jí)(K=1,2,…,N)的輸入端和該寫驅(qū)動(dòng)電路的輸出端之間。例如,第4級(jí)連接拓?fù)渚哂幸粋€(gè)在第4級(jí)的輸入端和寫驅(qū)動(dòng)電路的輸出端之間連接的旁路電路。
圖3表示根據(jù)本發(fā)明的第K級(jí)連接BPWD電路30的總電路拓?fù)涞氖疽夥綁K圖。旁路寫驅(qū)動(dòng)電路30包括一個(gè)旁路電路31,后者連接在寫驅(qū)動(dòng)電路32的輸入端和輸出端之間。BPWD電路30的輸出端經(jīng)互連33和寫磁頭34連接。根據(jù)本發(fā)明,寫驅(qū)動(dòng)電路32可以是一個(gè)常規(guī)的單通路寫驅(qū)動(dòng)電路。旁路電路31向經(jīng)過寫驅(qū)動(dòng)電路32的通路提供并行通路以輔助寫電路躍遷。向旁路電路31輸入寫均衡參數(shù)α和ΔT,以便為特定的互連33和/或?qū)懘蓬^34優(yōu)化BPWD30。均衡參數(shù)α和ΔT分別控制旁路電路31所生成的電流或電壓的初始振幅和持續(xù)時(shí)間。
圖4是根據(jù)本發(fā)明的第2級(jí)連接BPWD電路40的總電路拓?fù)涫疽夥綁K圖。BPWD電路40典型地包括具有多級(jí)S1至SN的寫驅(qū)動(dòng)電路42。根據(jù)本發(fā)明,可以在寫驅(qū)動(dòng)電路的任意中間級(jí)SK的輸入端和該寫驅(qū)動(dòng)電路的輸出端之間連接一個(gè)旁路電路。WD電路(電路42)的體系結(jié)構(gòu)確定連接BP電路的最佳位置。在圖4的示范電路中BPWD電路40包括一個(gè)旁路電路41,后者在第二級(jí)S2的輸入端處和寫驅(qū)動(dòng)電路42連接并且在第N級(jí)SN的輸出端處和寫驅(qū)動(dòng)電路42連接。
圖5是根據(jù)本發(fā)明的第K級(jí)連接BPWD電路50的另一種電路拓?fù)涞氖疽夥綁K圖。BPWD電路50包括一個(gè)連接在寫驅(qū)動(dòng)電路52的輸入端和部分輸出端之間的旁路電路51。對(duì)于圖5的體系結(jié)構(gòu),旁路電路51包括比較器C1和C2,正觸發(fā)單脈沖電路S1和S2,加法塊53以及由二極管D1、晶體管Q5和電流源αIW組成的電流源54,其中IW規(guī)定寫電流的基底至峰值振幅。
比較器C1檢測輸入信號(hào)中的正向躍遷,比較器C2檢測負(fù)向躍遷。當(dāng)檢測出一次躍遷時(shí),單脈沖電路S1或S2生成一個(gè)通過加法塊53施加到電流源54的脈沖信號(hào)。施加到電流源54上的脈沖信號(hào)使電流源54在寫電流輸出中生成離散電流增量,該增量輔助對(duì)和寫驅(qū)動(dòng)電路的硅元件相關(guān)的寄生電容、寫磁頭阻抗以及寫驅(qū)動(dòng)電路和寫磁頭之間的互連損耗的充電和放電。
電流變化特性取決于單脈沖電路S1和S2的特定輸出。即,單脈沖電路S1和S2可具有簡單方波電壓脈沖波形或復(fù)雜的電壓脈沖波形,以在BPWD電路50的輸出端處生成所需的電流波形。當(dāng)需要復(fù)雜的電壓脈沖波形時(shí),單脈沖電路S1和S2各輸出和所需電路函數(shù)(CF)對(duì)應(yīng)的波形。
圖6是根據(jù)本發(fā)明的第N次延遲連接BPWD電路60的電路拓?fù)涞氖疽夥綁K圖。BPWD電路60包括一個(gè)連接在延遲寫信號(hào)通路63和寫驅(qū)動(dòng)電路62的部分輸出端之間的旁路電路61。旁路電路61包括差分電路64,后者檢測輸入信號(hào)躍遷之間的時(shí)間周期,例如通過利用周知方式下的具有可變脈沖寬度的觸發(fā)單脈沖電路。振幅控制電路65和差分電路64的輸出端連接,并且根據(jù)寫數(shù)據(jù)躍遷之間的持續(xù)時(shí)間控制輔助電流IW的振幅。旁路寫驅(qū)動(dòng)電路60不同于BPWD電路50。通過在寫驅(qū)動(dòng)電路60的輸出端處提供連續(xù)寫電流變化該電路生成離散寫電流變化。根據(jù)寫數(shù)據(jù)頻率,即寫電流躍遷的間隔,利用延遲寫信號(hào)修改寫電流的振幅。通常,寫電流的振幅隨寫數(shù)據(jù)頻率的增大而增大。BPWD電路60的連續(xù)受控電流輸出對(duì)寫電流躍遷頻率優(yōu)化,從而補(bǔ)償寫磁頭的磁芯中的渦流電流阻尼并且補(bǔ)償WD輸出端處出現(xiàn)的寄生電容。
圖7是根據(jù)本發(fā)明的電壓增量BP-WD電路70的電路拓?fù)涞氖疽夥綁K圖。BPWD電路70包括一個(gè)連接在第K級(jí)和寫驅(qū)動(dòng)電路72的輸出端處的開關(guān)電路73之間的旁路電路71。開關(guān)電路73包括開關(guān)SWA1、SWA2、SWB1及SWB2,可以利用雙極晶體管即場效應(yīng)晶體管以周知的方式構(gòu)造它們??刂菩盘?hào)S和S’接通一對(duì)適當(dāng)?shù)拈_關(guān)SWA1-SWA2或SWB1-SWB2以把寫線路連接到±VS,從而在BPWD電路70的輸出端處生成電壓脈沖,該電壓脈沖協(xié)助補(bǔ)償寫磁頭的磁芯中的渦流電流阻尼并且協(xié)助對(duì)BPWD電路70的輸出端處出現(xiàn)的寄生電容的充電和放電。在不存在寫電流躍遷時(shí)控制信號(hào)S和S′都被去掉。
盡管常規(guī)寫驅(qū)動(dòng)電路典型地是電流驅(qū)動(dòng)電路,例如圖3-7中分別示出的寫驅(qū)動(dòng)電路32、42、52、62和72,這樣的常規(guī)寫驅(qū)動(dòng)電路可以使用電流和/或電壓信號(hào)驅(qū)動(dòng)互連和寫磁頭。因此,本發(fā)明提供不同的BPWD電路拓?fù)?,它們適用于添加用于補(bǔ)償寄生電容的電流或電壓。
電流步進(jìn)增加技術(shù)需要旁路電路,以在寫電流躍遷期間建立電流步進(jìn),這些電流步進(jìn)疊加在寫驅(qū)動(dòng)電路輸出電流IW上,從而在每次寫電流躍遷時(shí)產(chǎn)生附加的電流步進(jìn)。電流步進(jìn)的持續(xù)時(shí)間和振幅分別通過寫均衡參數(shù)ΔT和α設(shè)定。圖3-6中示出的第K級(jí)或第N次延遲連接BPWD拓?fù)涫亲钸m當(dāng)?shù)挠糜陔娏髯⑷爰夹g(shù)的電路拓?fù)?。圖8是一個(gè)波形圖,表示和根據(jù)本發(fā)明的電流步進(jìn)增加技術(shù)相關(guān)的示例性電流波形81-83。波形81對(duì)應(yīng)于常規(guī)寫驅(qū)動(dòng)電路(電路32,42和52)隨時(shí)間變化的輸出電流波形。波形81的振幅具有最大絕對(duì)值IW和上升時(shí)間τ。波形82對(duì)應(yīng)于從旁路電路(電路31,41和51)輸出的電流波形,其具有最大絕對(duì)振幅αIW和持續(xù)時(shí)間值ΔT。請(qǐng)注意,圖8中表示的波形82相對(duì)于波形81的相對(duì)計(jì)時(shí)是任意選擇的,其只是一種示例。波形82中的脈沖可做成和寫波形81的斜坡(即反轉(zhuǎn))吻合。波形83是波形81和82的疊加。對(duì)于圖6的第N次延遲連接BPWD拓?fù)洌翗?biāo)量因子是寫電流躍遷率的函數(shù)。此外,如前面所說明的那樣,可以延遲寫電流信號(hào),以在所需時(shí)刻建立電流函數(shù)f(t),例如在寫電流躍遷的開始時(shí)刻。
根據(jù)本發(fā)明,電流函數(shù)注入技術(shù)需要旁路電路,以便在寫電流躍遷期間建立電流函數(shù)。一個(gè)標(biāo)量因子用于確定旁路電路輸出的脈沖的初始振幅,同時(shí)根據(jù)為提供寫磁頭的最佳磁性能的寫電流的所需波形選擇電流函數(shù)f(t)。
圖9是一個(gè)波形圖,表示和根據(jù)本發(fā)明的電流函數(shù)f(t)注入技術(shù)相關(guān)的示例波形91-93。波形91對(duì)應(yīng)于寫驅(qū)動(dòng)電路(電路52)隨時(shí)間變化的輸出電流波形。波形91的振幅具有絕對(duì)值IW和上升時(shí)間τ。波形92對(duì)應(yīng)于從旁路電路(電路51)輸出的電流波形,它具有最大絕對(duì)振幅αIW、斜坡函數(shù)波形和持續(xù)時(shí)間值ΔT,用于補(bǔ)償寫驅(qū)動(dòng)電路輸出的寫電流上升和下降的時(shí)間τ。這里,開關(guān)SW1應(yīng)具有連續(xù)函數(shù),而不是離散函數(shù)。開關(guān)SW1的控制電壓應(yīng)形成圖9中所示的所需函數(shù)f(t)。波形93是波形91和92的疊加。該示范性的補(bǔ)償建立所需的方波寫電流波形93。此外,可以延遲旁路電路輸出的寫電流信號(hào),從而可在所需時(shí)刻設(shè)置電流函數(shù)f(t),例如在寫電流躍遷的開始時(shí)刻。對(duì)于電流函數(shù)注入技術(shù),圖3-5的第K級(jí)連接BPWD拓?fù)涫亲詈线m的電路拓?fù)洹?br>
圖10是一個(gè)波形圖,表示和根據(jù)本發(fā)明的可變振幅注入技術(shù)相關(guān)的示例波形100-103。圖6的第N次延遲連接BPWD拓?fù)渥钸m用于可變振幅注入技術(shù)。波形101對(duì)應(yīng)于寫驅(qū)動(dòng)電路(電路62)隨時(shí)間變化的輸出電流波形。波形101的振幅的絕對(duì)值為IWD。波形102對(duì)應(yīng)于從旁路電路(電路61)輸出的具有可變絕對(duì)振幅F(T)IWD的電流波形,其中T是相繼躍遷之間的時(shí)間(周期),F(xiàn)(T)是旁路電流F(T)IWD對(duì)T的函數(shù)關(guān)系。波形103是波形101和102的疊加。本發(fā)明的可變振幅注入技術(shù)用寫電流躍遷頻率(周期T)調(diào)制寫電流的振幅。該特定技術(shù)保持躍遷后的寫電流振幅,這和上面二種注入技術(shù)相反。此外,僅在下次躍遷時(shí)改變振幅。因此,存在作為寫電流躍遷頻率的函數(shù)的寫電流振幅的連續(xù)變化,如圖10中所示。
對(duì)于低頻率的寫電流躍遷,僅由寫驅(qū)動(dòng)電路生成寫電流IW。對(duì)于較高的躍遷頻率,由寫驅(qū)動(dòng)電流和旁路電路生成寫電流,在這種情況下寫電流的瞬時(shí)振幅為IW=F(T)×IWD+I(xiàn)WD,其中F(T)取決于間隔時(shí)間T,而IWD是由WD電路生成的電流量。例如,當(dāng)TS≥T0時(shí),F(xiàn)(T)=0,以及當(dāng)TS≤T0時(shí),F(xiàn)(T)=α(T0-TS),其中T0是選定的躍遷時(shí)間周期,TS是相鄰寫電流躍遷之間的時(shí)間,α是一個(gè)標(biāo)量常數(shù)。
本發(fā)明的電壓增量技術(shù)要求旁路寫驅(qū)動(dòng)電路以在每個(gè)寫電路躍遷時(shí)刻在WD電路的輸出端建立電壓步進(jìn)(VW),用于比WD電路72更快地向寄生電容CD充電。電壓步進(jìn)的持續(xù)時(shí)間和振幅分別由寫均衡參數(shù)ΔT和αVW設(shè)定。圖7的電壓增量BPWD電路拓?fù)涫亲钸m宜于充當(dāng)電壓步進(jìn)增加技術(shù)的拓?fù)?。圖11是波形圖,表示和根據(jù)本發(fā)明的電壓步進(jìn)增加技術(shù)相關(guān)的示例波形111-113。波形111對(duì)應(yīng)于寫驅(qū)動(dòng)電路(電路72)隨時(shí)間變化的輸出電流波形。波形111具有最大絕對(duì)振幅IW和上升時(shí)間τ。波形112對(duì)應(yīng)于從旁路電路(電路71)輸出的電壓波形,它具有最大絕對(duì)振幅αVW和持續(xù)時(shí)間值ΔT。波形113是結(jié)果電流波形,表示通過對(duì)寫線路連接±VS電壓把電壓波形112并聯(lián)到寫驅(qū)動(dòng)電路72的輸出端的效果。通過開關(guān)電路73可以方便地使圖11中指出的αVW振幅最大化到VS。
雖然連同示范實(shí)施例對(duì)本發(fā)明進(jìn)行了說明,應(yīng)意識(shí)到并理解在不違背本發(fā)明的真正精神和范圍下可進(jìn)行各種修改。
權(quán)利要求
1.一種磁頭寫驅(qū)動(dòng)電路,包括一個(gè)接收輸入信號(hào)并輸出和該輸入信號(hào)有關(guān)的第一寫信號(hào)的寫驅(qū)動(dòng)電路,第一寫信號(hào)具有躍遷,該寫驅(qū)動(dòng)電路具有一條位于該磁頭寫驅(qū)動(dòng)電路的輸入端和輸出端之間的信號(hào)通路;以及一個(gè)和寫驅(qū)動(dòng)電路的信號(hào)通路并聯(lián)連接的旁路驅(qū)動(dòng)電路,該旁路驅(qū)動(dòng)電路輸出輔助信號(hào),輔助信號(hào)和第一寫信號(hào)耦合形成輸出寫信號(hào),該輔助信號(hào)和第一寫信號(hào)的躍遷相關(guān)。
2.根據(jù)權(quán)利要求1的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)起縮短輸出寫信號(hào)中電流躍遷的反轉(zhuǎn)時(shí)間的作用。
3.根據(jù)權(quán)利要求2的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
4.根據(jù)權(quán)利要求2的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
5.根據(jù)權(quán)利要求1的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)起暫時(shí)增大輸出寫信號(hào)的振幅的作用。
6.根據(jù)權(quán)利要求5的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
7.根據(jù)權(quán)利要求5的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
8.根據(jù)權(quán)利要求1的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)和磁頭寫驅(qū)動(dòng)電路的輸出端相關(guān)的寄生電容充電和放電。
9.根據(jù)權(quán)利要求8的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
10.根據(jù)權(quán)利要求8的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
11.根據(jù)權(quán)利要求1的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
12.根據(jù)權(quán)利要求11的磁頭寫驅(qū)動(dòng)電路,其中增加的電流信號(hào)對(duì)應(yīng)于某選定函數(shù)f(t)。
13.根據(jù)權(quán)利要求12的磁頭寫驅(qū)動(dòng)電路,其中選定函數(shù)f(t)改變輔助信號(hào)振幅和輔助信號(hào)持續(xù)時(shí)間中的一種。
14.根據(jù)權(quán)利要求11的磁頭寫驅(qū)動(dòng)電路,其中寫驅(qū)動(dòng)電路包括多級(jí),并且其中把旁路驅(qū)動(dòng)電路并聯(lián)地連接在寫驅(qū)動(dòng)電路的位于寫驅(qū)動(dòng)電路的某選定級(jí)的輸入端和寫驅(qū)動(dòng)電路的至少一部分輸出端之間的信號(hào)通路上。
15.根據(jù)權(quán)利要求11的磁頭寫驅(qū)動(dòng)電路,其中寫驅(qū)動(dòng)電路包括檢測輸入信號(hào)的躍遷頻率的延遲電路,并且其中旁路驅(qū)動(dòng)電路包括和延遲電路連接的振幅控制電路,輔助信號(hào)輸出其振幅和輸入信號(hào)的躍遷頻率相關(guān)的電流信號(hào)。
16.根據(jù)權(quán)利要求1的磁頭寫驅(qū)動(dòng)電路,其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
17.根據(jù)權(quán)利要求16的磁頭寫驅(qū)動(dòng)電路,其中旁路驅(qū)動(dòng)電路包括和寫驅(qū)動(dòng)電路的輸出端連接的開關(guān)電路,該開關(guān)電路把基準(zhǔn)電壓耦合到第一寫信號(hào)以形成輸出寫信號(hào)。
18.一種用于生成寫磁頭的寫信號(hào)的方法,該方法包括以下步驟接收具有躍遷的輸入信號(hào);輸出和輸入信號(hào)相關(guān)的第一寫信號(hào);生成并聯(lián)于輸入信號(hào)和第一寫信號(hào)之間的信號(hào)通路的輔助信號(hào),輔助信號(hào)和寫信號(hào)的躍遷相關(guān);以及通過把輔助信號(hào)組合到第一寫信號(hào)上形成輸出寫信號(hào)。
19.根據(jù)權(quán)利要求18的方法,其中輔助信號(hào)起縮短輸出寫信號(hào)中電流躍遷的反轉(zhuǎn)時(shí)間的作用。
20.根據(jù)權(quán)利要求19的方法,其中輔助信號(hào)是電流信號(hào),并且其中形成輸出寫信號(hào)的步驟把電流信號(hào)增加到第一寫信號(hào)上以形成輸出寫信號(hào)。
21.根據(jù)權(quán)利要求18的方法,其中輔助信號(hào)起暫時(shí)增大輸出寫電路的振幅的作用。
22.根據(jù)權(quán)利要求21的方法,其中輔助信號(hào)是電流信號(hào),并且其中形成輸出寫信號(hào)的步驟把電流信號(hào)增加到第一寫信號(hào)上以形成輸出寫信號(hào)。
23.根據(jù)權(quán)利要求18的方法,其中輔助信號(hào)對(duì)和輸出寫信號(hào)相關(guān)的寄生電容充電和放電。
24.根據(jù)權(quán)利要求18的方法,其中輔助信號(hào)是電流信號(hào),并且其中形成輸出寫信號(hào)的步驟把電流信號(hào)增加到第一寫信號(hào)上以形成輸出寫信號(hào)。
25.根據(jù)權(quán)利要求18的方法,其中輔助信號(hào)是電流信號(hào),并且其中形成輸出寫信號(hào)的步驟把電流信號(hào)增加到第一寫信號(hào)上以形成輸出寫信號(hào)。
26.根據(jù)權(quán)利要求25的方法,其中生成輔助信號(hào)的步驟生成和某選定函數(shù)F(t)對(duì)應(yīng)的電流信號(hào)。
27.根據(jù)權(quán)利要求26的方法,其中選定函數(shù)改變輔助信號(hào)的振幅和輔助信號(hào)持續(xù)時(shí)間中的一種。
28.根據(jù)權(quán)利要求25的方法,其中生成輔助信號(hào)的步驟生成與輸入信號(hào)和第一寫信號(hào)之間的至少一部分信號(hào)通路平行的輔助信號(hào)。
29.根據(jù)權(quán)利要求25的方法,其中生成輔助信號(hào)的步驟包括步驟檢測輸入信號(hào)的躍遷頻率,以及生成其振幅和輸入信號(hào)的躍遷頻率相關(guān)的電流信號(hào)。
30.根據(jù)權(quán)利要求18的方法,其中輔助信號(hào)是電壓信號(hào),并且其中形成輸出寫信號(hào)的步驟把電壓信號(hào)增加到第一寫信號(hào)中以形成輸出寫信號(hào)。
31.根據(jù)權(quán)利要求30的方法,其中形成輸出寫信號(hào)的步驟把基準(zhǔn)電壓和第一寫信號(hào)相耦合以形成輸出寫信號(hào)。
32.一種具有磁頭寫驅(qū)動(dòng)電路的磁盤機(jī)系統(tǒng),該磁頭寫驅(qū)動(dòng)電路包括一個(gè)接收輸入信號(hào)并輸出和該輸入信號(hào)有關(guān)的第一寫信號(hào)的寫驅(qū)動(dòng)電路,第一寫信號(hào)具有躍遷,該寫驅(qū)動(dòng)電路具有一條位于該磁頭寫驅(qū)動(dòng)電路的輸入端和輸出端之間的信號(hào)通路;以及一個(gè)和寫驅(qū)動(dòng)電路的信號(hào)通路并聯(lián)連接的旁路驅(qū)動(dòng)電路,該旁路驅(qū)動(dòng)電路輸出輔助信號(hào),輔助信號(hào)和第一寫信號(hào)耦合形成輸出寫信號(hào),該輔助信號(hào)和第一寫信號(hào)的躍遷相關(guān)。
33.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中輔助信號(hào)起縮短輸出寫信號(hào)中電流躍遷的反轉(zhuǎn)時(shí)間的作用。
34.根據(jù)權(quán)利要求33的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
35.根據(jù)權(quán)利要求33的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
36.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中輔助信號(hào)起暫時(shí)增大輸出寫信號(hào)的振幅的作用。
37.根據(jù)權(quán)利要求36的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
38.根據(jù)權(quán)利要求36的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
39.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)和磁頭寫驅(qū)動(dòng)電路的輸出端相關(guān)的寄生電容充電和放電。
40.根據(jù)權(quán)利要求39的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
41.根據(jù)權(quán)利要求39的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
42.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電流以形成輸出寫信號(hào)。
43.根據(jù)權(quán)利要求42的磁盤機(jī)系統(tǒng),其中增加的電流信號(hào)對(duì)應(yīng)于某選定函數(shù)f(t)。
44.根據(jù)權(quán)利要求43的磁盤機(jī)系統(tǒng),其中選定函數(shù)f(t)改變輔助信號(hào)振幅和輔助信號(hào)持續(xù)時(shí)間中的一種。
45.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中寫驅(qū)動(dòng)電路包括多級(jí),并且其中把旁路驅(qū)動(dòng)電路并聯(lián)地連接在寫驅(qū)動(dòng)電路的位于寫驅(qū)動(dòng)電路的某選定級(jí)的輸入端和寫驅(qū)動(dòng)電路的至少一部分輸出端之間的信號(hào)通路上。
46.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中寫驅(qū)動(dòng)電路包括檢測輸入信號(hào)的躍遷頻率的延遲電路,并且其中旁路驅(qū)動(dòng)電路包括和延遲電路連接的振幅控制電路,輔助信號(hào)輸出其振幅和輸入信號(hào)的躍遷頻率相關(guān)的電流信號(hào)。
47.根據(jù)權(quán)利要求32的磁盤機(jī)系統(tǒng),其中輔助信號(hào)對(duì)第一寫信號(hào)增加電壓以形成輸出寫信號(hào)。
48.根據(jù)權(quán)利要求47的磁盤機(jī)系統(tǒng),其中旁路驅(qū)動(dòng)電路包括和寫驅(qū)動(dòng)電路的輸出端連接的開關(guān)電路,該開關(guān)電路把基準(zhǔn)電壓耦合到第一寫信號(hào)以形成輸出寫信號(hào)。
全文摘要
一種磁頭寫驅(qū)動(dòng)電路包括并聯(lián)在磁頭寫驅(qū)動(dòng)電路的輸入輸入端之間的寫驅(qū)動(dòng)電路和旁路驅(qū)動(dòng)電路。寫驅(qū)動(dòng)電路接收具有躍遷的輸入信號(hào)并輸出和輸入信號(hào)相關(guān)的第一寫信號(hào);旁路驅(qū)動(dòng)電路輸出耦合到第一寫信號(hào)的輔助信號(hào)以形成輸出寫信號(hào)。輔助信號(hào)和第一寫信號(hào)的躍遷相關(guān),并且通過在躍遷時(shí)刻對(duì)寫信號(hào)生成“過調(diào)”幫助縮短寫信號(hào)躍遷的反轉(zhuǎn)時(shí)間。此外,輔助信號(hào)幫助對(duì)和磁頭寫驅(qū)動(dòng)電路的輸出端相關(guān)的寄生電容的充電和放電。
文檔編號(hào)G11B5/012GK1239296SQ99108338
公開日1999年12月22日 申請(qǐng)日期1999年6月9日 優(yōu)先權(quán)日1998年6月12日
發(fā)明者約翰·T·康特利羅斯, 克拉斯·B·克拉森, 亞可波斯·V·皮朋 申請(qǐng)人:國際商業(yè)機(jī)器公司