在每個參考電路輸出OUT ,與運算放大器OA的反相輸入之間。更具體地,電阻器R,設(shè)置在開關(guān)SW ,與求和節(jié)點SUM之間,而公共電容器C int設(shè)置在所述求和節(jié)點SUM與運算放大器OA的輸出之間。
[0063]圖4a和圖4b顯不了可以使用的開關(guān)的兩個不例。圖4a所不的開關(guān)是在足夠尚的過載電壓下工作的單個晶體管,以便確保足夠傳輸參考電路RSA,的輸出電壓。晶體管可以是任何的FET,即,任何場效應(yīng)晶體管。
[0064]圖4b所示的開關(guān)是傳輸門,其中P型晶體管41與N型晶體管42平行關(guān)聯(lián)。在該配置下,兩個晶體管平行工作,從而實現(xiàn)了總體上的低的導(dǎo)通電阻,并且降低了電阻對于要被開關(guān)的電壓的依賴性。晶體管可以是任何的FET晶體管。
[0065]圖5顯示了控制單元CU的另一個可能結(jié)構(gòu),其與圖3所示的結(jié)構(gòu)相似,但是電阻器Rj被替換為開關(guān)電容器C J0每個電容器Ci的一個端子連接在第一開關(guān)SW.j與第二開關(guān)SWCi j之間,并且電容器C i的第二端子接地或者連接至任何其它的DC電壓?;蛘撸_關(guān)SW j和SW。,海電容器C j分別連接至參考電路RSA j的輸出OUT j、公共求和節(jié)點SUM,或者也將電容器C,分別與這兩個節(jié)點斷開。第一開關(guān)SW ,也如之前一樣用作在參考電路RSA ,的感測操作之前或感測操作期間將控制單元CU與參考電路輸出OUTj斷開。例如,開關(guān)SW SWci j可以是圖4所示的開關(guān)。
[0066]圖6顯示了替換的實施方案,其中,求和與積分是在數(shù)字域?qū)崿F(xiàn)的,而調(diào)節(jié)信號REG通過數(shù)字-模擬轉(zhuǎn)換器DAC產(chǎn)生。數(shù)字加/減計數(shù)器CNT用于計算參考電路RSAj的求和輸出數(shù)據(jù)的平均。加/減計數(shù)器是可以基于邏輯輸入數(shù)據(jù)而增加或減小其值的計數(shù)器。
[0067]每個參考電路輸出OUTj連接至所述數(shù)字加/減計數(shù)器CNT的輸入,在參考電路RSA,作出決定之后,通過觸發(fā)信號TRG的控制,數(shù)據(jù)從這里讀入計數(shù)器CNT。
[0068]計數(shù)器輸出供給到數(shù)字-模擬轉(zhuǎn)換器DAC,其針對參考電路RSA#P感測放大器電路3&提供模擬域的調(diào)節(jié)信號REG??蛇x地,可以將加/減計數(shù)器CNT設(shè)計為,如果參考電路RSAj^求和的輸出電壓的絕對值大于給定的整數(shù)d(例如,d = 2,3,…),加/減計數(shù)器才步進(jìn)。這使得開關(guān)動作減少,并且降低功耗。調(diào)節(jié)信號REG通過對參考電路輸出OUTj的電壓進(jìn)行平均而產(chǎn)生,其表示該完全數(shù)字化實施的電路配置的二進(jìn)制輸入數(shù)據(jù)。
[0069]平均可以在時間域進(jìn)行,如同所討論的實施方案所描述的,但是,通過使用足夠的參考電路RSAj以進(jìn)行可接受的平均,平均也可以僅在空間域進(jìn)行?;旌系臅r間-空間域平均也是可能的。
[0070]因此,圖3和圖5所描繪的實施方案的積分器可以被省略或被其它的積分功能替換,例如,在足夠多數(shù)量的參考電路RSA,補(bǔ)償了上述積分器的缺乏的情況下,可以被更簡單的積分功能替換。同樣的論證適用于圖6的實施方案的加/減計數(shù)器CNT??刂茊卧狢U可以在受限制的區(qū)域上實施。
[0071]—般而言,在每個配置中,使用更大數(shù)量的參考電路RSA,使得更快地明確調(diào)節(jié)信號 REG0
【主權(quán)項】
1.一種半導(dǎo)體存儲器器件,其包括: -至少一個感測放大器電路(SA1),其用于讀取從存儲器陣列中的所選擇的存儲器單元感測的數(shù)據(jù), -至少一個參考電路(RSA,),每個所述參考電路(RSA,)是所述感測放大器電路(SA1)的復(fù)本并且具有輸出(OUT,),所述參考電路(RSA,)通過該輸出將輸出物理量發(fā)送, -調(diào)節(jié)網(wǎng)絡(luò),其向每個所述感測放大器電路(SA1)和每個所述參考電路(RSA,)提供調(diào)節(jié)信號(REG),其中,所述調(diào)節(jié)信號(REG)通過對所述輸出物理量在時間和/或空間上進(jìn)行平均而獲得, 其特征在于,調(diào)節(jié)網(wǎng)路包括控制單元(CU),其配置為將所述參考電路(RSA,)的每個輸出(OUTj)的物理量與目標(biāo)均值求和,其中,所述參考電路(RSAj)的所述輸出(OUTj)的所述物理量與所述目標(biāo)均值以相反的符號求和,所述控制單元基于所述求和而發(fā)送調(diào)節(jié)信號(REG),所述調(diào)節(jié)信號(REG)供給到每個所述調(diào)節(jié)感測放大器電路(SA1)和每個所述參考電路(RSAj)。2.根據(jù)權(quán)利要求1所述的半導(dǎo)體存儲器器件,其中,目標(biāo)均值是電壓Vd(VH-\)/2,Vl和Vh分別是感測放大器電路(SA1)和參考電路(RSAj)的工作電壓的低電壓電平和高電壓電平,其限定了各自的低邏輯電平和高邏輯電平。3.根據(jù)前述權(quán)利要求中的任一項所述的半導(dǎo)體存儲器器件,其中,所述參考電路輸出(OUTj)中的每一個連接至電容器,該電容器連接至DC電壓(V。)。4.根據(jù)前述權(quán)利要求中的任一項所述的半導(dǎo)體存儲器器件,其中,調(diào)節(jié)信號(REG)是每個所述參考電路(RSAj)的所述輸出物理量的和與所述目標(biāo)均值之間的差在時間和/或空間上的平均。5.根據(jù)前述權(quán)利要求中的任一項所述的半導(dǎo)體存儲器器件,其中,調(diào)節(jié)信號(REG)是被每個所述感測放大器電路(SA1)和每個參考電路(RSA,)用作參考電壓的電壓。6.根據(jù)前述權(quán)利要求中的任一項所述的半導(dǎo)體存儲器器件,其中,控制單元(CU)包括具有反相輸入和非反相輸入的運算放大器(OA),目標(biāo)均值被施加到所述非反相輸入,而所述反相輸入通過至少一個開關(guān)和/或電阻器和/或電容器連接至每個所述參考電路輸出(OUT j) ο7.根據(jù)權(quán)利要求6所述的半導(dǎo)體存儲器器件,其中,每個所述參考電路輸出(OUT,)通過至少一個開關(guān)(SW.j)連接至控制單元(⑶),該開關(guān)允許控制單元(⑶)在所述至少一個感測放大器電路(SA1)和所述至少一個參考電路(RSA,)的感測操作之前和感測操作期間與所述輸出(OUTj)斷開。8.根據(jù)權(quán)利要求6至7中的任一項所述的半導(dǎo)體存儲器器件,其中,控制單元(CU)包括積分器。9.根據(jù)權(quán)利要求8所述的半導(dǎo)體存儲器器件,其中,積分器包括電阻器(R,)和公共積分電容器(Cint),該電阻器連接至每個參考電路輸出(OUTj)和求和節(jié)點(SUM)。10.根據(jù)權(quán)利要求8所述的半導(dǎo)體存儲器器件,其中,積分器包括開關(guān)電容器配置(Cj),其與每個參考電路輸出(OUTj)相關(guān)聯(lián)。11.根據(jù)權(quán)利要求1至5所述的半導(dǎo)體存儲器器件,其中,控制單元包括: -數(shù)字加/減計數(shù)器(CNT),每個參考電路輸出(OUT,)連接至所述數(shù)字加/減計數(shù)器(CNT)的輸入, -數(shù)字-模擬轉(zhuǎn)換器(DAC),其用于將所述數(shù)字加/減計數(shù)器(CNT)的數(shù)字輸出信號轉(zhuǎn)換為待供給至每個感測放大器電路(SA1)和每個參考電路(RSA,)的調(diào)節(jié)信號(REG)。12.—種半導(dǎo)體存儲器,其包括根據(jù)權(quán)利要求1至11中的任一項所述的半導(dǎo)體存儲器器件。13.一種操作根據(jù)權(quán)利要求1至11中的任一項所述的半導(dǎo)體存儲器器件的過程,包括下述步驟: -對每個感測放大器電路(SA1)和每個參考電路(RSAj)進(jìn)行相似的操作, -根據(jù)所述參考電路(RSA,)的每個輸出(OUT,)的物理量,在調(diào)節(jié)網(wǎng)絡(luò)中產(chǎn)生調(diào)節(jié)信號(REG),并且將所述調(diào)節(jié)信號(REG)施加到感測放大器電路(SA1)和參考電路(RSAj)13
【專利摘要】本發(fā)明涉及半導(dǎo)體存儲器器件,其包括:-至少一個感測放大器電路(SAi),其用于讀取從存儲器陣列中的所選擇的存儲器單元感測的數(shù)據(jù),-至少一個參考電路(RSAj),每個所述參考電路(RSAj)是所述感測放大器電路(SAi)的復(fù)本并且具有輸出(OUTj),所述參考電路(RSAj)通過該輸出將輸出物理量發(fā)送,-調(diào)節(jié)網(wǎng)絡(luò),其向每個所述感測放大器電路(SAi)和每個所述參考電路(RSAj)提供調(diào)節(jié)信號(REG),其中,所述調(diào)節(jié)信號(REG)通過對所述輸出物理量在時間和/或空間上進(jìn)行平均而獲得,其中,調(diào)節(jié)網(wǎng)路包括控制單元(CU),其配置為將所述參考電路(RSAj)的每個輸出(OUTj)的物理量與目標(biāo)均值求和,所述控制單元基于所述求和而發(fā)送調(diào)節(jié)信號(REG),所述調(diào)節(jié)信號(REG)供給到每個所述調(diào)節(jié)感測放大器電路(SAi)和每個所述參考電路(RSAj)。
【IPC分類】G11C7/08, G11C7/04, G11C11/4099, G11C11/4091, G11C7/06, G11C7/14
【公開號】CN105144294
【申請?zhí)枴緾N201480023175
【發(fā)明人】R·特韋斯, R·費朗
【申請人】蘇泰克公司
【公開日】2015年12月9日
【申請日】2014年4月24日
【公告號】WO2014174046A1