專利名稱:制作用于cmos器件的自對準雙應力襯里的方法和結構的制作方法
技術領域:
本發(fā)明一般地涉及半導體器件處理技術,并且更具體地涉及通過制作自對準雙應力襯里(SDSL)而改善CMOS器件可靠性的方法和結構。
背景技術:
在金屬氧化物半導體場效應晶體管(MOSFET)器件中的熱載流子效應由接近源/漏擴散區(qū)的溝道端部處的高電場引起。更具體地,在經過高場區(qū)域時要求大能量的電子,可以由于例如碰撞電離而產生電子空穴對,從而通過經由柵氧化物向柵極材料注入熱載流子而導致高的柵極漏電和早期柵氧化物擊穿。作為進一步的結果,在柵介質中也存在著凈的負電荷密度。被俘獲的電荷隨時間累積,導致NMOS晶體管中的正閾值漂移,或PMOS晶體管中的負閾值漂移。
由于熱電子比熱空穴更容易遷移,因此熱載流子效應在NMOS晶體管中比在PMOS晶體管中導致更大的閾值傾斜(threshold skew)。雖然如此,如果其有效溝道長度(Leff)小于例如0.8微米(μm),PMOS晶體管仍將經歷負閾值傾斜。今天的標準薄柵氧化物(例如小于1.5納米)趨向于對熱載流子退化較不敏感,因為熱載流子可以容易地通過薄柵氧化物隧穿。另一方面,較厚的柵氧化物器件(例如大于1.5納米)更易受熱載流子退化影響,因為熱載流子趨向于隨時間在氧化物中累積。因而,對于專用于諸如輸入/輸出電路的集成電路的某些應用,在單個芯片上可以有一些器件相對于該芯片上的其它器件形成有較厚的柵氧化物(例如邏輯或模擬電路晶體管)。
已知減少熱載流子退化效應的方法包括向柵氧化物中添加諸如氮、氟和氯的雜質。然而,由于雜質(如氮)趨向于在薄膜的表面局域化,添加雜質對較厚的柵氧化物效果比較不明顯。而且,對柵氧化物的直接滲氮也可能伴隨著不希望的效應,如電子遷移率的退化。
用于改善由熱載流子效應引起的器件壽命的已經公開的另一種技術是使用氘退火。通過由氘置換標準界面鈍化退火步驟中的氫,NFET器件的壽命可以改善至大約10-100倍。然而,必須在足夠高的溫度(例如500℃以上)才能有效進行氘退火,這可能引起導致器件退化的摻雜劑去激活。關于氘退火的附加信息可以在Thomas G.Ference等人的公開文獻“The Combined Effects of DeuteriumAnneals and Deuterated Barrier-Nitride Processing on Hot-ElectronDegradation in MOSFET′s”,IEEE Transactions on Electron Devices,Vo1.46,No.4,1999年4月,第747-753頁中找到。然而,再次地,該技術通常也應用到較薄的柵氧化物。
近來,已經引入了雙襯里技術,以在P型MOS器件中提供相對于N型MOS器件不同的應力。例如,在CMOS器件的PFETs上方形成第一類型的氮化物襯里,而在CMOS器件的NFETs上方形成第二類型的氮化物襯里。更具體地,已經發(fā)現(xiàn)在PFET溝道中的壓應力的應用改善其中的載流子遷移率,而NFET溝道中的張應力的應用改善其中的載流子遷移率。因而PFET器件上方的第一類型氮化物襯里按照實現(xiàn)壓應力的方式而形成,而PFET器件上方的第一類型氮化物襯里按實現(xiàn)壓應力的方式形成。
對于這種采用雙襯里的CMOS器件,常規(guī)的方法是采用獨立的光刻圖案化步驟形成兩種不同的氮化物。也即,例如在PFET和NFET器件上方形成第一類型的氮化物襯里,隨后在NFET器件上方的第一類型的氮化物襯里的一部分被圖案化和去除。在可選的氧化物層形成之后,在兩個區(qū)域上方形成第二類型的氮化物襯里,使用第二圖案化步驟隨后去除PFET器件上方的第二類型氮化物襯里部分。不幸的是,由于與光刻層面對先前層面的對準相關的固有的不精確性,形成兩個襯里會導致二者之間的間隙或不重疊。具體地,由于在蝕刻期間,不重疊/間隙區(qū)域中的硅化物將過蝕刻,因此這種間隙對于隨后蝕刻用于金屬接觸通道的孔將引起問題。進而,這將增加硅化物的表面電阻。
另一方面,兩個襯里也可以制作成一個襯里重疊另一個襯里的形式。事實上,用于兩個獨立的圖案化步驟的模版(reticle)被典型地設計成保證重疊,使得在兩個襯里材料之間沒有間隙。然而,使某些區(qū)域具有重疊的氮化物襯里產生其它的隨后處理的問題,這些問題由諸如可靠性和布圖無效的問題而導致。例如,用于隨后的接觸形成的反應離子蝕刻(RIE)工藝可能不得不容許在電路的一些區(qū)域中的單一厚度的襯里,同時也容許在界面區(qū)域中的雙厚度(重疊)襯里。而且如果這種重疊區(qū)域被排除在接觸形成之外,則產生可用布圖面積和關鍵尺寸(CD)公差方面的限制。重疊也將在隨后蝕刻用于金屬接觸通道的孔期間引起問題,因為在蝕刻中,除了重疊區(qū)域下方的硅化物,所有的硅化物將被過蝕刻(over etched)。這將增加表面電阻和器件的結漏電。
因此,期望能夠以不導致不同襯里類型之間的間隙和/或其重疊的自對準方式實現(xiàn)雙襯里CMOS器件的制作。
發(fā)明內容
前面討論的現(xiàn)有技術的缺點和不足可以通過制作用于互補金屬氧化物半導體(CMOS)器件的自對準雙應力襯里的方法來克服或減輕。在示例性的實施方式中,該方法包括在第一極性類型的器件和第二極性類型的器件上方制作第一類型的應力層,第二極性類型的器件上方的應力層和犧牲層被圖案化和去除。在第二極性類型的器件上方,并且在第一極性類型的器件上方的犧牲層的剩余部分上方,制作第二類型的應力層,使得第二類型的應力層被制作成在水平表面上方比側壁表面上方的厚度更大。去除側壁表面上的第二類型的應力襯里部分,并去除第一極性類型的器件上方的第二類型的應力襯里部分。
在另一個實施方式中,制作用于半導體器件的自對準雙材料襯里的方法包括在襯底上方制作第一類型的層,并且在第一類型的層上方制作犧牲層。在襯底的第一區(qū)域上方,一部分第一類型的層和犧牲層被圖案化和去除。在襯底的第一區(qū)域上方,并且在襯底第二區(qū)域上方的犧牲層的剩余部分上方,制作第二類型的層,使得第二類型的層被制作成在水平表面上方比在側壁表面上方的厚度更大。去除側壁表面上第二類型的襯里部分和襯底的第二區(qū)域上方的第二類型的氮化物襯里部分。
在仍另一個實施方式中,互補金屬氧化物半導體(CMOS)器件包括在第一極性類型的器件上方形成的第一類型的應力層,和在第二類型的器件上方形成的第二類型的應力層,第二類型的應力層與第一類型的應力層自對準。在與第一和所述第二極性類型的器件中的另一個自對準期間,第一和所述第二極性類型的器件之一具有至少一部分與之相關的側壁隔層材料被去除。
參照示例性的附圖,其中在數(shù)個圖中類似的要素以類似的方式標數(shù)。
圖1是適合于按照本發(fā)明的實施方式使用的、在其上形成有一對互補金屬氧化物半導體(CMOS)器件的半導體襯底的截面圖;圖2(a)至2(k)說明按照本發(fā)明的第一實施方式制作用于CMOS器件的自對準雙氮化硅襯里的示例性工藝流程;圖3(a)至3(j)說明按照本發(fā)明的第二實施方式制作用于CMOS器件的自對準雙氮化硅襯里的示例性工藝流程。
具體實施例方式
本文公開了一種通過制作自對準雙氮化硅襯里改善CMOS器件可靠性的方法和結構。簡言之,本文公開的實施方式導致兩種類型的氮化物襯里之間重疊區(qū)域的消除,同時仍然保持著橫跨器件的連續(xù)襯里作為有效的擴散阻擋。兩個氮化物襯里結合在二者之間陡峭限定的自對準界面處,從而形成連續(xù)和均勻的單一氮化物層,不至于使隨后的接觸蝕刻工藝復雜化和/或導致附加限制的基本規(guī)則(groundrules)。本文描述的實施方式的原理也可以被一般地應用于期望從兩個獨立的層材料形成均勻的單一層材料的情形。
開始參照圖1,其中示出了具有在其上形成、并被淺溝槽隔離105彼此隔開的一對示例性的互補金屬氧化物半導體(CMOS)器件(即NFET器件102和PFET器件104)的半導體襯底100的截面圖。在此處示出的器件制造的特定工藝階段,但在其上形成第一層間介質(ILD)層之前,已經發(fā)生柵106材料(例如多晶硅)和被摻雜的源/漏擴散區(qū)108的硅化。圖1還說明了用于形成NFET 102和PFET 104的柵氧化物層110(例如SiO2)、氧化物襯里112和氮化物隔層114,如同本領域的技術人員將認識到的那樣。
按照第一實施方式,圖2(a)至2(h)說明用于在硅化的NFET102和PFET 104器件上方形成自對準雙氮化硅襯里的示例性工藝流程。在圖2(a)中,在整個結構上方形成張應力氮化硅層116(例如采用BTBAS(雙特丁基氨硅烷)前體沉積的Si3N4),示例性的厚度為約500-1000埃()。然后,在圖2(b)中,在張應力氮化物層116上方形成厚氧化物層118,示例性的厚度為至少約1000埃,更特殊地,為約5000埃。施加光致抗蝕劑材料120以覆蓋NFET器件區(qū)(即露出PFET器件區(qū)),實施圖案化步驟,如圖2(c)所示。
圖2(d)說明去除PFET器件104上方露出的一部分厚氧化物層118以及張應力氮化物層116。這可以通過例如對氧化物和氮化物材料的反應離子蝕刻(RIE)來實施。特別地,由于去除張應力氮化物層116,與PFET器件104相關的側壁隔層114在一定程度上尺寸減小。在NFET器件102上方去除剩余的光致抗蝕劑材料120之后,在整個器件上方形成壓應力氮化物層122,如圖2(e)所示。為了在水平表面上比在側壁表面上形成厚度更大的壓應力氮化物層122,如所示出的那樣,可以通過在大約200℃-大約500℃下高密度等離子體(HDP)沉積或等離子體增強CVD(PECVD)例如SiH4/NH3/N2而形成壓應力氮化物材料。因而,當壓應力氮化物層122被各向同性地蝕刻或濕法蝕刻時,如圖2(f)所示,在厚氧化物層118側壁上初始形成的一部分壓應力氮化物層122被去除。
在這方面,將看到在壓應力氮化物層122和張應力氮化物層116之間限定了自對準的陡峭界面124,而沒有采用直接的第二光刻圖案化步驟以去除NFET器件102上方的壓應力氮化物材料。然而為了便于其去除,然后在整個結構上方形成薄氧化物層126(例如約50-100埃),如圖2(g)所示。然后,在圖2(h)中,在結構上方形成光致抗蝕劑材料128,并隨后圖案化,從而部分地重疊在NFET器件102上方剩余的壓應力氮化物材料116。諸如通過RIE去除NFET器件102上方的薄氧化物層126的露出部分,之后各向同性或濕法蝕刻(例如)以去除NFET器件102上方的壓應力氮化物層122,停止于厚氧化物層118。這如圖2(i)所示。作為圖案化重疊的結果,在NFET器件102上方留下氧化物尖端。
在去除光致抗蝕劑材料128之后,蝕刻剩余的薄氧化物層126,直到去除尖端130,如圖2(j)所示。這將有助于避免隨后ILD沉積期間的可能無效(voiding)。最后,在ILD氧化物132的沉積和隨后的平面化之前,任何剩余的薄氧化物材料126和厚氧化物層可以留在原位,如圖2(k)所示。之后,可以繼續(xù)常規(guī)的處理以完成CMOS器件??蛇x地,也可以在形成ILD氧化物132之前去除薄氧化物層126和厚氧化物層118。
現(xiàn)在一般地參照圖3(a)至3(j)說明按照本發(fā)明的第二實施方式的制作用于CMOS器件的自對準雙氮化硅襯里的另一個示例性工藝流程。如同第一實施方式,第二實施方式的工藝流程從圖3(a)開始,在整個結構上方制作張應力氮化硅層116,示例性厚度為約500埃至約1000埃。隨后是薄氧化物層302(例如約50-100埃)和犧牲氮化物層304(例如約500-700埃)的覆蓋形成,如圖3(b)所示。實施圖案化步驟從而覆蓋NFET器件區(qū)(即,露出PFET器件區(qū)),其中應用光致抗蝕劑材料306,如圖3(c)所示。
圖3(d)說明去除PFET器件104上方犧牲氮化物層304、薄氧化物層302和張應力氮化物層116的露出部分。這例如可以通過對氮化物、氧化物以及(再一次地)氮化物材料的連續(xù)反應離子RIE來實施。應當注意,由于去除張應力氮化物層116,也去除了與PFET器件104相關的側壁隔層。在NFET器件102上方去除剩余的光致抗蝕劑材料306之后,在整個器件上方制作壓應力氮化物層308,如圖3(e)所示。為了將壓應力氮化物308制作成在水平表面上比在側壁表面上的厚度更大,如圖所示,可以通過在約200℃至約500℃下高密度等離子體(HDP)沉積和PECVD例如SiH4/NH3/N2來制作壓應力氮化物材料。并且,可以按相對于張應力氮化物層116稍大的水平厚度(例如約600-1200埃)制作壓應力氮化物層308。
當壓應力氮化物層308被各向同性蝕刻或濕法蝕刻(除去約100-200埃的示例性厚度)時,如圖2(f)所示,去除了初始制作在各種側壁形貌表面上的部分壓應力氮化物層308。并且壓應力氮化物層308的最終厚度大致等同于張應力氮化物層116的厚度。此外,在壓應力氮化物層308和張應力氮化物層116之間限定了自對準的陡峭界面310,而沒有采用用于去除NFET器件102上方的壓應力氮化物材料的直接第二光刻圖案化步驟。
然而,為了選擇性地去除NFET器件102上方的壓應力氮化物材料,然后在整個結構上方制作薄氧化物層312(如約50-100埃),如圖3(g)所示。然后,在圖3(h)中,在該結構上方制作光致抗蝕劑材料314,之后圖案化光致抗蝕劑材料,使得光致抗蝕劑材料與在NFET器件102上方剩余的犧牲氮化物材料304(但不在NFET器件102上的張應力氮化物材料308上方)部分重疊。諸如通過RIE去除NFET器件102上方薄氧化物層312的露出部分,隨后例如通過各向同性或濕法蝕刻(例如)去除NFET器件102上方的壓應力氮化物層308,停止于薄氧化物層302上。這在圖3(i)中說明。作為圖案化重疊的結果,在NFET器件102上方留下氧化物尖端。最后,如圖3(j)所示,去除剩余的光致抗蝕劑層314,隨后對剩余的薄氧化物材料(即來自圖3(i)的層312、302)進行濕法蝕刻。因為在圖3(d)中去除PFET器件104的初始側壁隔層,因此沉積保護薄氮化物層316。在這方面,可以繼續(xù)常規(guī)的器件處理操作以完成CMOS結構。
盡管已經參照優(yōu)選的一個實施方式或多個實施方式描述了本發(fā)明,但本領域的技術人員應當理解可以進行各種變化,并且對于其要素可以替換成等價物,而不背離本發(fā)明的范圍。此外,對于本發(fā)明的教授內容可以作出各種變動,以適應特定的情形或材料,而不背離其必要的范圍。因此,希望本發(fā)明不限于作為用于執(zhí)行本發(fā)明而考慮的最佳模式所描述的特定實施方式,而是本發(fā)明將包括權利要求范圍內所包含的所有實施方式。
權利要求
1.一種制作用于互補金屬氧化物半導體(CMOS)器件的自對準雙應力襯里的方法,該方法包括在第一極性類型的器件和第二極性類型的器件上方制作第一類型的應力層;在所述第一類型的應力層上方制作犧牲層;圖案化并去除所述第二極性類型的器件上方的部分所述第一類型的應力層和所述犧牲層;在所述第二極性類型的器件上方和在所述第一極性類型的器件上所述犧牲層的剩余部分上方制作第二類型的應力層,使得所述第二類型的應力層被制作成在水平表面上方比在側壁表面上方厚度更大;去除側壁表面上的部分所述第二類型的應力襯里;以及去除所述第一極性類型的器件上方的部分所述第二類型的應力襯里。
2.根據(jù)權利要求1的方法,其中所述第一類型的應力層是張應力氮化物層,所述第二類型的應力層是壓應力氮化物層。
3.根據(jù)權利要求2的方法,其中所述第一極性類型的器件是NFET器件,所述第二極性類型的器件是PFET器件。
4.根據(jù)權利要求3的方法,其中在去除所述張應力氮化物層期間,去除與所述PFET器件相關的至少一部分側壁隔層材料。
5.根據(jù)權利要求3的方法,其中所述犧牲層還包括厚度至少約1000埃的厚氧化物層。
6.根據(jù)權利要求5的方法,其中所述去除所述NFET器件上方的部分所述壓應力氮化物襯里還包括在CMOS器件的NFET和PFET區(qū)域二者上方制作薄氧化物層,所述薄氧化物層被制作成約50埃至約100埃的厚度;圖案化并蝕刻所述NFET區(qū)域上方的一部分所述薄氧化物層;以及采用所述厚氧化物層作為蝕刻停止層,去除所述NFET器件上方的所述壓應力氮化物襯里的所述剩余部分。
7.根據(jù)權利要求6的方法,其中所述薄氧化物層被圖案化成部分地與所述NFET器件上方的所述壓應力氮化物襯里重疊,從而在去除所述NFET器件的所述壓應力氮化物襯里之后產生氧化物尖端。
8.根據(jù)權利要求7的方法,還包括去除所述薄氧化物層的至少所述氧化物尖端部分。
9.根據(jù)權利要求3的方法,其中所述犧牲層還包括被制作成約50埃至約100埃的厚度的第一薄氧化物層;以及被制作成約500埃至約700埃的厚度的犧牲氮化物層。
10.根據(jù)權利要求9的方法,其中所述去除所述NFET器件上方的部分所述壓應力氮化物襯里還包括在CMOS器件的NFET和PFET區(qū)域二者上方制作第二薄氧化物層,所述第二薄氧化物層被制作成約50埃至約100埃的厚度;圖案化并蝕刻所述NFET區(qū)域上方的一部分所述第二薄氧化物層;以及采用所述第一薄氧化物層作為蝕刻停止層,去除所述NFET器件上方的所述犧牲氮化物層和所述壓應力氮化物襯里。
11.根據(jù)權利要求10的方法,還包括去除所述第一和所述第二薄氧化物層的剩余部分;以及在CMOS器件的NFET和PFET區(qū)域二者上方制作薄氮化物層。
12.根據(jù)權利要求3的方法,其中所述壓應力氮化物層被制作成大于所述張應力氮化物層的初始厚度,使得在所述去除側壁表面上的部分所述壓應力氮化物層之后,所獲得的所述壓應力氮化物層的厚度基本上等于所述張應力氮化物層的厚度。
13.一種制作用于半導體器件的自對準雙材料襯里的方法,該方法包括在襯底上制作第一類型的層;在所述第一類型的層上制作犧牲層;圖案化并去除襯底第一區(qū)域上方的部分所述第一類型的層和所述犧牲層;在襯底的所述第一區(qū)域上方和在襯底第二區(qū)域上所述犧牲層的剩余部分上方制作第二類型的層,使得所述第二類型的層被制作成在水平表面上方比在側壁表面上方厚度更大;去除側壁表面上的部分所述第二類型的襯里;以及去除襯底的所述第二區(qū)域上方的部分所述第二類型的氮化物襯里。
14.一種互補金屬氧化物半導體(CMOS)器件,包括在第一極性類型的器件上方形成的第一類型的應力層和在第二類型的器件上方形成的第二類型的應力層,所述第二類型的應力層與所述第一類型的應力層自對準;以及在與所述第一和所述第二極性類型的器件中的另一個自對準期間,所述第一和所述第二極性類型的器件之一具有至少一部分與之相關的側壁隔層材料被去除。
15.根據(jù)權利要求14的CMOS器件,其中所述第一類型的應力層是張應力氮化物層,所述第二類型的應力層是壓應力氮化物層。
16.根據(jù)權利要求15的CMOS器件,其中所述第一極性類型的器件是NFET器件,所述第二極性類型的器件是PFET器件。
17.根據(jù)權利要求16的CMOS器件,還包括在所述第一類型的應力層和所述第二類型的應力層上方形成的保護氮化物層。
全文摘要
一種制作用于CMOS器件的自對準雙應力襯里的方法,該方法包括在第一極性類型的器件和第二極性類型的器件上方制作第一類型的應力層,以及在第一類型的氮化物層上方制作犧牲層。在第二極性類型的器件上方的部分第一類型的應力層和犧牲層被圖案化和去除。在第二極性類型的器件上方和在第一極性類型的器件上犧牲層的剩余部分上方制作第二類型的應力層,使得第二類型的應力層被制作成在水平表面上方比在側壁表面上方厚度更大。去除側壁表面上的部分第二類型的應力襯里,以及去除第一極性類型的器件上方的部分第二類型的應力襯里。
文檔編號H01L27/092GK1832142SQ20061000426
公開日2006年9月13日 申請日期2006年2月13日 優(yōu)先權日2005年3月1日
發(fā)明者朱慧瓏, 鐘匯才, 埃芬迪·利奧班登 申請人:國際商業(yè)機器公司, 高級微型器件公司