專利名稱:一種防止上電過程中繼電器誤動作電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電力系統(tǒng)繼電保護(hù)領(lǐng)域,具體涉及一種防止上電過程中繼電器誤動作電路。
背景技術(shù):
在電力系統(tǒng)繼電保護(hù)裝置中,在上電過程中,由于此時CPU還沒有正常工作,其IO引腳為不確定狀態(tài),經(jīng)過驅(qū)動后容易引起繼電器誤動。常規(guī)使用方法有以下幾種I、采用數(shù)據(jù)總線驅(qū)動,每個繼電器由兩個數(shù)據(jù)信號控制,且這兩個信號是相反的,再與一個CPU的IO引腳進(jìn)行與,只有當(dāng)所有條件滿足時,繼電器才會動作。這種方法的缺點是在上電過程中,IO引腳的狀態(tài)不確定,且控制信號有可能出現(xiàn)滿足要求的情況,有可能引起繼電器動作。2、在上面方法的基礎(chǔ)上進(jìn)行改進(jìn),電路中主要包括CPU單元、譯碼單元和驅(qū)動單元,CPU單元分別接于譯碼單元和驅(qū)動單元,譯碼單元接于驅(qū)動單元。將控制信號采用數(shù)據(jù)總線的同一根線,采用地址譯碼方法,輸出給兩個驅(qū)動芯片(74LV574),當(dāng)向不同地址上寫值時,會引起繼電器動作。但這種方法仍然存在著下述的缺點在上電的過程中,雖然可能性很小,但存在驅(qū)動芯片74LV574初始狀態(tài)不一致,可能滿足引起繼電器動作的條件,也就是不能完全排除繼電器的誤動作。
發(fā)明內(nèi)容本實用新型要提供一種防止上電過程中繼電器誤動作電路,以克服現(xiàn)有技術(shù)存在的不能完全排除繼電器的誤動作的問題。為了克服現(xiàn)有技術(shù)存在的問題,本實用新型提供的技術(shù)方案是一種防止上電過程中繼電器誤動作電路,包括CPU單元、譯碼單元和驅(qū)動單元,CPU單元分別接于譯碼單元和驅(qū)動單元,譯碼單元接于驅(qū)動單元,其特征在于所述CPU單元產(chǎn)生的復(fù)位信號直接輸入驅(qū)動單元;CPU單元輸出的繼電器驅(qū)動信號通過數(shù)據(jù)總線輸入驅(qū)動單元;CPU單元輸出的地址譯碼控制信號輸入譯碼單元;譯碼單元輸出的譯碼信號a和譯碼信號b輸入驅(qū)動單元;其中所述譯碼單元由芯片U2和芯片U3組成,芯片U2的型號為74LV138A,芯片U3的型號為74LV32,芯片U2的第I飛引腳和CPU單元相連接;芯片U2的第15引腳和芯片U3的第I引腳相連接,芯片U2的第16引腳和芯片U3的第4引腳相連接,芯片U3的第2引腳、第5引腳和CPU單元相連接;芯片U3的第3引腳、第6引腳和驅(qū)動單元相連接。上述驅(qū)動單元由芯片U4和芯片U5組成,芯片U4和芯片U5為74LV273。芯片U4和U5的第3引腳、第4引腳、第7引腳、第8引腳、第13引腳、第14引腳、第17引腳、第18引腳、第I引腳和CPU單元相連接;芯片U4的第11引腳、芯片U5的第11引腳和譯碼單元相連接。本實用新型的設(shè)計思路是在裝置上電過程中,要保證驅(qū)動出口的電平為已知的固定電平,在CPU工作后,可根據(jù)電路情況將驅(qū)動信號進(jìn)行調(diào)整。與現(xiàn)有技術(shù)相比,本實用新型的優(yōu)點是譯碼單元中的驅(qū)動芯片選用了 74LV273,74LV273是一個帶復(fù)位端的D觸發(fā)器,在上電過程中,可將CPU的復(fù)位引腳和74LV273的復(fù)位引腳進(jìn)行連接,這樣在CPU沒有工作前,74LV273復(fù)位引腳為低電平復(fù)位輸出,不管此時輸入信號狀態(tài)和時鐘狀態(tài)如何,所有輸出端均為低電平。同時配合其它電路的改進(jìn),可完全保證在上電過程中繼電器不動作。
[0010]圖I是本設(shè)計電路原理框圖;圖2是CPU單元電路連接圖;圖3是譯碼單元電路連接圖;圖4是驅(qū)動單元電路連接圖。附圖標(biāo)記I-CPU單元,2-譯碼單元,3-驅(qū)動單元。
具體實施方式
參見圖I :一種防止上電過程中繼電器誤動作電路,包括CPU單元I、譯碼單元2和驅(qū)動單元3,CPU單元I分別接于譯碼單元2和驅(qū)動單元3,譯碼單元2接于驅(qū)動單元3。所說的CPU單元I產(chǎn)生的復(fù)位信號直接輸入驅(qū)動單元3 ;CPU單元I輸出的繼電器驅(qū)動信號通過數(shù)據(jù)總線輸入驅(qū)動單元3 ;CPU單元I輸出的地址譯碼控制信號輸入譯碼單元2 ;譯碼單元2輸出的譯碼信號a和譯碼信號b輸入驅(qū)動單元3。參見圖2、圖3、圖4 :所說CPU單元I是由芯片Ul組成的,芯片Ul為TMS320F2812,它的第84引腳、第88引腳、第152引腳、第156引腳、第158引腳和譯碼單元2相連接;它的第21引腳、第24引腳、第27引腳、第30引腳、第33引腳、第36引腳、第39引腳、第54引腳(低8位數(shù)據(jù)總線)、第160引腳和驅(qū)動單元3相連接。所說的譯碼單元2由芯片U2和U3組成,芯片U2為74LV138A,芯片U3為74LV32。芯片U2的第I飛引腳和CPU單元相連接;芯片U2的第15引腳和芯片U3的第I引腳相連接,芯片U2的第16引腳和芯片U3的第4引腳相連接,芯片U3的第2引腳、第5引腳和CPU單元I相連接;芯片U3的第3引腳(譯碼信號a引腳)、第6引腳(譯碼信號b引腳)和驅(qū)動單元3相連接。所說的驅(qū)動單元3由芯片U4和芯片U5組成,芯片U4和芯片U5為74LV273。芯片U4和U5的第3引腳、第4引腳、第7引腳、第8引腳、第13引腳、第14引腳、第17引腳、第18引腳(低八位數(shù)據(jù)總線)、第I引腳和CPU單元I相連接;芯片U4的第11引腳、芯片U5的第11引腳和譯碼單元2相連接。本設(shè)計方法還包括其它如供電電路等外圍的常規(guī)電路。本設(shè)計方法的工作原理是在上電過程中,CPU單元I的復(fù)位端輸出低電平,將驅(qū)動單元3中的74LV273輸出清零,從而保證在上電過程中驅(qū)動不輸出,不會引起繼電器誤動;在正常情況下,通過譯碼單元2控制驅(qū)動單元3輸出,保證輸出的正常。
權(quán)利要求1.一種防止上電過程中繼電器誤動作電路,包括CPU單元(I)、譯碼單元(2)和驅(qū)動單元(3),CPU單元(I)分別接于譯碼單元(2)和驅(qū)動單元(3),譯碼單元(2)接于驅(qū)動單元(3),其特征在于所述CPU單元(I)產(chǎn)生的復(fù)位信號直接輸入驅(qū)動單元(3);CPU單元(I)輸出的繼電器驅(qū)動信號通過數(shù)據(jù)總線輸入驅(qū)動單元(3) ;CPU單元(I)輸出的地址譯碼控制信號輸入譯碼單元(2);譯碼單元(2)輸出的譯碼信號a和譯碼信號b輸入驅(qū)動單元(3); 其中所述譯碼單元(2)由芯片U2和芯片U3組成,芯片U2的型號為74LV138A,芯片U3的型號為74LV32,芯片U2的第I飛引腳和CPU單元相連接;芯片U2的第15引腳和芯片U3的第I引腳相連接,芯片U2的第16引腳和芯片U3的第4引腳相連接,芯片U3的第2引腳、第5引腳和CPU單元(I)相連接;芯片U3的第3引腳、第6引腳和驅(qū)動單元(3)相連接。
2.根據(jù)權(quán)利要求I所述的一種防止上電過程中繼電器誤動作電路,其特征在于所述的驅(qū)動單元(3)由芯片U4和芯片U5組成,芯片U4和芯片U5為74LV273 ;芯片U4和U5的第3引腳、第4引腳、第7引腳、第8引腳、第13引腳、第14引腳、第17引腳、第18引腳、第I引腳和CPU單元(I)相連接;芯片U4的第11引腳、芯片U5的第11引腳和譯碼單元(2)相連接。
專利摘要本實用新型涉及一種防止上電過程中繼電器誤動作電路。在電力系統(tǒng)繼電保護(hù)裝置中,在上電過程中,由于此時CPU還沒有正常工作,其IO引腳為不確定狀態(tài),經(jīng)過驅(qū)動后容易引起繼電器誤動。本實用新型的譯碼單元中的驅(qū)動芯片選用了74LV273,74LV273是一個帶復(fù)位端的D觸發(fā)器,在上電過程中,可將CPU的復(fù)位引腳和74LV273的復(fù)位引腳進(jìn)行連接,這樣在CPU沒有工作前,74LV273復(fù)位引腳為低電平復(fù)位輸出,不管此時輸入信號狀態(tài)和時鐘狀態(tài)如何,所有輸出端均為低電平。本實用新型可完全保證在上電過程中繼電器不動作。
文檔編號H01H47/02GK202363365SQ201020236080
公開日2012年8月1日 申請日期2010年6月24日 優(yōu)先權(quán)日2010年6月24日
發(fā)明者贠國保 申請人:贠國保