專利名稱:連接器的制作方法
技術領域:
本實用新型涉及一種連接器,尤其涉及一種可在兩個電子組件間建立電連接的連 接器,如插座連接器與插頭連接器。
背景技術:
計算機及計算機周邊裝置為有效進行數(shù)據(jù)傳輸均設置有不同通信協(xié)議標準的電 連接器,因此不同通信協(xié)議標準的電連接器用以傳輸不同的信號,因此如果需要一種以上 的傳輸信號時,常需要更換不同的連接器,造成使用者的不便。在SATA國際協(xié)會在其2. 6版標準中新發(fā)布的薄形串行高級技術附件規(guī)格 (Slimline SATA)正是為了滿足薄形筆記本計算機和薄形光驅的低構形要求而推出 Slimline SATA的連接器,而另一種PCIe Gen2傳輸協(xié)議的連接器為用以傳輸高速信號所用 的連接器,以上兩個連接器為不同傳輸協(xié)議的連接器,因此如果要使用上述兩種連接器,使 用者需更換連接器,造成不便,而Slimline SATA的連接器具有特定的結構及尺寸,因此如 何將二者合二為一,以解決使用者方便性的問題以及如何朝著多元化結構改良,實為本產 業(yè)待需解決的問題。
實用新型內容本實用新型的一方面提供一種在Slimline SATA連接器的外型及基本結構上新設 置一個可傳輸PCIe信號的端子組,以使該連接器可兼具符合SATA傳輸協(xié)議及PCIe Gen2 傳輸協(xié)議的連接器。本實用新型的另一方面提供一種連接器,其具有Slimline SATA連接器外型及基 本結構,且具有傳輸PCIe信號的多個端子組,該傳輸PCIe信號的多個端子組包括高速信號 傳輸接腳、低速信號傳輸接腳與電源信號傳輸接腳,適配符合PCIe Gen2傳輸協(xié)議的其它輸 出/輸入裝置。本實用新型的另一方面提供一種插座連接器與插頭連接器,在不需轉換連接器的 情況下,可傳輸SATA信號或者PCIe信號。根據(jù)本實用新型的一個實施例的連接器具有Sliml ine SATA連接器外型及基本結 構,且具有傳輸PCIe信號的多個導電端子組,該傳輸PCIe信號的多個端子組包括高速信號 端子組、低速信號端子組與電源信號端子組,適配符合PCIe Gen2傳輸協(xié)議的其它裝置。根據(jù)本實用新型一個實施例的連接器進一步包括一個傳輸SATA信號的多個端子 組,且電源信號端子組僅配合供傳輸SATA信號的接腳,適配符合SATA傳輸協(xié)議的其它裝 置。根據(jù)本實用新型的一個實施例的連接器進一步包括一個絕緣本體,該絕緣本體具 有一個Slimline SATA造型插接口、兩個L狀舌部與多組端子槽以承置所述多個端子組,且 電源信號端子組為符合SATA傳輸協(xié)議規(guī)范中電力傳輸部分的排列,并與低速信號端子組 設置于絕緣本體內的兩個相對側壁的端子槽中,都呈兩列交錯配置,而高速信號端子組則設置于絕緣本體內的不相對于電源信號端子組的側壁上的端子槽中,呈三列交錯配置。根據(jù)本實用新型的一個實施例,低速信號端子組中可以包括一個輔助電源接腳。根據(jù)本實用新型的一個實施例,呈兩列交錯配置的低速信號端子組中可以包括一 個輔助電源接腳。根據(jù)本實用新型的一個實施例的連接器系組裝在一個外部數(shù)據(jù)輸入裝置上,所述 連接器包括一個絕緣本體,所述絕緣本體具有一個Slimline SATA造型對接口與多組端子 槽以承置所述多個導電端子組,其中電源信號端子組為符合SATA傳輸協(xié)議規(guī)范中電力傳 輸部分的排列,并與低速信號端子組設置于L狀舌部的兩個不同側。根據(jù)本實用新型的一個實施例,所述多個導電端子組中距離電源信號端子組最遠 的信號端子為一個接地接腳。根據(jù)本實用新型的一個實施例,L狀舌部上不同于高速信號端子組的側面上的端 子槽中設置有供傳輸SATA信號的接腳。根據(jù)本實用新型的一個實施例,低速信號端子組中可以包括一個輔助電源接腳。 根據(jù)本實用新型的一個實施例,多個導電端子組中的每一個都具有一個接觸部以 及一個焊接部,所述高速信號端子組、低速信號端子組的焊接部以表面接合的方式固定在 一個電路板上,而其它信號的接腳的焊接部則穿孔式地固定在所述電路板上。根據(jù)本實用新型的一個實施例的一種插座連接器,包括一個絕緣本體,具有至少 一個Slimline SATA造型對接口,且在Slimline SATA造型對接口內上側及下側設有多組 端子槽;以及多個導電端子組,其具有一個信號端子組及一個電源端子組,信號端子組及電 源端子組分別設于多個端子槽的兩個不同側,且分別具有一個水平部與一個直立部,所述 導電端子組的水平部被相應地收容于絕緣本體的多組端子槽中,其中信號端子組為一個第 一導電端子組、一個第二導電端子組及一個第三導電端子組,而電源端子組為一個第四導 電端子組,且第一導電端子組與第三導電端子組呈上下設置,而第二導電端子組與第四導 電端子組呈上下設置,且第一導電端子組為11支接腳且間距為0. 8mm,所述11支接腳的編 號為1至11,而第二導電端子組為7支接腳且間距為0. 8mm,所述7支接腳的編號為12至 18,而第四導電端子組為6支接腳且間距為1mm,所述6支接腳的編號為Pl至P6,且第一導 電端子組、第二導電端子組及第四導電端子組用以傳輸PCIe信號。根據(jù)本實用新型的一個實施例,第一導電端子組的11支接腳呈三列交錯排列的 配置,其中編號1、4、7、8、11為接地接腳,而編號2、3為參考頻率的差動信號對接腳,編號5、 6為數(shù)據(jù)線的傳送端差動信號對接腳,編號9、10為數(shù)據(jù)線道的接收端差動信號對接腳,此 編號1至11的接腳為提供高速信號傳輸接腳。根據(jù)本實用新型的一個實施例,編號1、4、7、10的接腳置于距離第三導電端子組 最遠的一列設置,而編號2、5、8、11的接腳系置于距離第三導電端子組最近的一列設置,且 編號2、5、8、11的接腳與第三導電端子組以及編號1、4、7、10的接腳交錯設置,而編號3、6、 9的接腳置于編號1、4、7、10與編號2、5、8、11的接腳之間,且與編號1、4、7、10及編號2、5、 8、11的接腳交錯設置。根據(jù)本實用新型的一個實施例,第二導電端子組的7支接腳呈兩列交錯排列的配 置,其中編號12為5伏特電源接腳,編號13為參考頻率需求信號接腳,編號14為連結重 新活動的信號接腳,編號15為基本重置接腳,編號16為系統(tǒng)管理總線數(shù)據(jù)接腳,編號17為系統(tǒng)管理總線頻率接腳,編號18為熱插拔存在的偵測,此編號12至18的接腳為提供低速 與電源傳輸接腳。根據(jù)本實用新型的一個實施例,編號13、15、17的接腳置于距離第四導電端子組 最遠的一列設置,而編號12、14、16、18的接腳置于距離第四導電端子組最近的一列設置, 且編號12、14、16、18的接腳與編號13、15、17的接腳交錯設置。根據(jù)本實用新型的一個實施例的插座連接器進一步包括一個背蓋,其具有多組端 子槽,背蓋連接絕緣本體,背蓋的多組端子槽容置并覆蓋所述導電端子組的直立部。根據(jù)本實用新型的一個實施例 ,一組信號端子組在水平部與直立部之間設有一個 斜邊部,斜邊部與水平部及直立部的夾角呈鈍角,且背蓋對應第一導電端子組的斜邊部也 設有一個斜角部。根據(jù)本實用新型的一個實施例的一種插頭連接器,可適配于上述插座連接器,所 述插頭連接器組裝在一個外部數(shù)據(jù)輸入裝置上,所述插頭連接器包括一個絕緣本體以及多 個端子組,絕緣本體具有一個Slimline SATA造型插接口、至少一個L狀舌部與多組端子槽 以承置所述多個端子組,多個導電端子組具有信號端子組以及電源端子組,其中信號端子 組和電源端子組分別設于L狀舌部的兩個不同側,且電源端子組為符合SATA協(xié)議規(guī)范中電 力傳輸部分的排列,而信號端子組則為符合PCIe協(xié)議規(guī)范中信號傳輸部分的排列,其中信 號端子組為一個第五導電端子組、一個第六導電端子組及一個第七導電端子組,而電源端 子組為一個第八導電端子組,且第五導電端子組為11支接腳且間距為0. 8mm,所述11支接 腳的編號為1至11,而第六導電端子組為7支接腳且間距為0. 8mm,所述7支接腳的編號為 12至18,而第八導電端子組為6支接腳且間距為1mm,所述6支接腳的編號為Pl至P6,且 第五導電端子組、第六導電端子組及第八導電端子組用以傳輸PCIe信號。根據(jù)本實用新型的一個實施例,所述多個信號端子組中距離電源端子最遠的導電 端子為一個接地接腳。根據(jù)本實用新型的一個實施例,多個端子組中的每一個都具有一個接觸部以及 一個焊接部,第五導電端子組和第六導電端子組的焊接部以表面接合的方式固定在一個電 路板上,而第七導電端子組和第八導電端子組的焊接部則穿孔式地固定在所述電路板上。
圖1是顯示本實用新型的第一實施例的連接器(包括插座與插頭)的分解立體 圖;圖2A是顯示本實用新型的第二實施例的插座連接器的分解立體圖;圖2B是顯示本實用新型的第二實施例的插座連接器的組合圖;圖3是顯示本實用新型的第二實施例的插座連接器的第一導電端子組與第二導 電端子組的俯視圖;圖4是顯示本實用新型的第二實施例的插座連接器的側視剖面圖;圖5A是顯示本實用新型的具有斜邊部的第一導電端子組的平面形狀示意圖;圖5B是顯示一般導電端子的平面形狀示意圖;圖6A是顯示本實用新型的第三實施例的插座連接器的分解圖立體圖;圖6B是顯示本實用新型的第三實施例的插座連接器的組合圖;[0036]圖7是顯示本實用新型的第三實施例的插座連接器的側視剖面圖;圖8是顯示一種與本實用新型的一個實施例的插座連接器的第一導電端子組至 第四導電端子組配合組接的一個電路板的示意圖;圖9A是顯示一種本實用新型的一個實施例的插頭連接器的分解立體圖9B是顯示圖9A的本實用新型的一個實施例的插頭連接器的組合立體圖;圖9C是顯示圖9A的本實用新型的一個實施例的插頭連接器不同視角的組合立體 圖;圖9D是顯示圖9A的本實用新型的一個實施例的插頭連接器不同視角的組合立體 圖;圖10是顯示一種本實用新型的實施例中若干導電端子組的立體分解圖;圖IlA是顯示本實用新型的第三實施例的插座連接器與插頭連接器組圖IlB是顯示本實用新型的第三實施例的插座連接器與插頭連接器組接的組合 圖;圖12是顯示一種與本實用新型的一個實施例的插頭連接器的第五導電端子組至 第八導電端子組配合組接的一個電路板的示意圖;以及圖13是顯示一種本實用新型的一個實施例的插座連接器與插頭連接器最優(yōu)化的 仿真曲線圖。
具體實施方式
雖然本實用新型將參閱含有本實用新型的優(yōu)選實施例的所附附圖予以充分描述, 但在此描述之前應熟悉本領域的技術人員可修改本文中所描述的本實用新型,同時獲悉本 實用新型的功效。因此,須了解以上的描述對本領域的技術人員而言為一廣泛的揭示,且其 內容不在于限制本實用新型。請參照圖1,其顯示本實用新型的第一實施例的連接器的分解立體圖。本實用新型 的連接器為具有Slimline SATA連接器外型及基本結構,且具有傳輸PCIe信號的多個導電 端子組,傳輸PCIe信號的多個端子組包括高速信號端子組、低速信號端子組與電源信號端 子組,適配符合PCIe Gen2傳輸協(xié)議的其它裝置。本實施例的連接器可以是一個插頭連接器1或插座連接器2,如圖1所示,本實用 新型的插座連接器2及插頭連接器1分別包括一個絕緣殼體5、16、具有傳輸PCIe信號的多 個導電端子組以及一個背蓋3、4,其中插座連接器2與插頭連接器1的傳輸PCIe信號的多 個導電端子組分別具有一個信號端子組和一個電源端子組,插座連接器2的信號端子組分 別為第一導電端子組6、第二導電端子組7,而電源端子組為第四導電端子組9 ;而插頭連 接器1的信號端子組分別為第五導電端子組17、第六導電端子組18,而電源端子組為第八 導電端子組20。在本實施例中,第一導電端子組6和第五導電端子組17為高速信號端子組,而第 二導電端子組7和第六導電端子組18為低速信號端子組。第一導電端子組6和第五導電 端子組17分別具有11支接腳,且各個導電端子間的橫向間距為0. 8mm,而第二導電端子組 7和第六導電端子組18分別具有7支接腳,且各個導電端子間的橫向間距也為0. 8mm,而第 四導電端子組9和第八導電端子組20分別具有6支接腳,且各個導電端子間的橫向間距為Imm0第二導電端子組7和第四導電端子組9呈上下設置,而第一導電端子組6則置于 第二導電端子組7的一個側邊并與第二導電端子組7平行排列,而第六導電端子組18與第 八導電端子組20也呈上下設置,而第五導電端子組17則置于第六導電端子組18的一個側 邊并與第六導電端子組18平行排列。插座連接器2的絕緣本體5具有兩個Slimline SATA造型對接口 10,這兩個 Slimline SATA造型對接口 10呈現(xiàn)L形并且水平排列,且絕緣本體5以及背蓋4對應第一 導電端子 組6、第二導電端子組7及第四導電端子組9分別設有多組端子槽11。另外,插頭 連接器1的絕緣殼體16具有一個Slimline SATA造型插接口 21、兩個L狀舌部22與多組 端子槽23以承置第五導電端子組17、第六導電端子組18及第八導電端子組20。另外,本實用新型的連接器也兼具傳輸SATA信號的多個端子組,且電源信號傳輸 接腳僅配合供傳輸SATA信號的接腳,適配符合SATA傳輸協(xié)議的其它裝置。參照圖2A,其顯 示本實用新型的第二實施例的插座連接器的分解立體圖。本實用新型的插座連接器2包括 一個絕緣本體5、多個導電端子組以及一個背蓋4,其中多個導電端子組具有一個信號端子 組及一個電源端子組,該信號端子組分別為第一導電端子組6、第二導電端子組7、第三導 電端子組8,而電源端子組為第四導電端子組9。繼續(xù)參照圖2A并配合參考圖2B,其顯示本實用新型的第二實施例的插座連接器 的組合圖。絕緣本體5具有兩個Slimline SATA造型對接口 10,這兩個Slimline SATA造 型對接口 10呈現(xiàn)L形并且水平排列,且絕緣本體5以及背蓋4對應這些導電端子組分別設 有多組端子槽11,而這些導電端子組6、7、8、9分別具有一個水平部101與一個直立部102, 且第一導電端子組6的部分導電端子具有一個斜邊部103,該斜邊部103介于水平部101與 直立部102之間,且斜邊部103與水平部101及直立部102的夾角都呈鈍角,而這些導電端 子組6、7、8、9的水平部101被收容在絕緣本體5的端子槽11內,而這些導電端子組6、7、8、 9的直立部102則穿過背蓋4的多個端子組11,以使背蓋4與絕緣本體5結合,如圖IB所
7J\ ο請參照圖3,其顯示本實用新型的第二實施例的插座連接器的第一導電端子組與 第二導電端子組的俯視圖。在本實施例中,第一導電端子組6、第二導電端子組7及第四導 電端子組9為用以傳輸PCIe信號的接腳,其中第一導電端子組6的各個導電端子間的橫向 間距為0. 8mm,且第二導電端子組7的各個導電端子間的橫向間距也為0. 8mm,而第一導電 端子組6與第二導電端子組7間的縱向間距則為1. 2mm,而第四導電端子組9的各個導電端 子間的橫向間距為1mm。而第三導電端子組8及第四導電端子組9用以傳輸SATA信號,其 中第三導電端子組8的各個導電端子間的橫向間距為1. 27mm,而第四導電端子組9的各個 導電端子間的橫向間距為1mm。在本實施例中,本實用新型的第一導電端子組6具有11支接腳,而第二導電端子 組7具有7支接腳,而第三導電端子組8具有7支接腳,第四導電端子組9具有6支接腳, 且第一導電端子組6與第三導電端子組8呈上下設置,而第二導電端子組7與第四導電端 子組9呈上下設置。請參照圖4,其顯示本實用新型的第二實施例的插座連接器的側視剖面圖。本實用 新型的第一導電端子組6及第二導電端子組7的水平部101被收容在絕緣本體5的多組端子槽11內,而第一導電端子組6及第二導電端子組7的直立部102則穿透背蓋4的多組端 子槽11的槽孔,而使大部分的直立部102收容在背蓋4的多組端子槽11內,且背蓋4的多 個端子組11為配合斜邊部103也設有一個斜角部12,以使第一導電端子組6與背蓋4組接 時,多組端子槽11覆蓋直立部102及斜邊部103,以使本實用新型的插座連接器2的阻抗可 與85歐姆PCIe Gen2的系統(tǒng)阻抗達到良好的阻抗匹配。
請參照圖5,其顯示本實用新型的一個實施例的第一導電端子組6的斜邊部103 的設計,本實用新型的一個實施例的插座連接器2在無法改變插座連接器2的接腳的高度, 又需要縮短端子的距離,以符合高速信號需求的情況下進行的設計,如圖5A所示,本實用 新型的一個實施例具有斜邊部103的第一導電端子組6的水平部101、斜邊部103以及直 立部102的長度分別為L3、L4及L5,因此導電端子6的總長度為L3+L4+L5,與一般僅有水 平部501及直立部502的導電端子50相比較,如圖5B所示,其水平部501以及直立部502 的長度分別為Ll及L2,因此一般導電端子50的總長度為L1+L2,當Ll = Dl,L2 = D2時, L3+L4+L5<L1+L2(在三角形中,任意兩邊的長度和會大于第三邊的長度)。因此,本實用 新型的一個實施例的斜邊部確實縮短端子的距離,以提升高速傳輸信號的質量。請參照圖6A及圖6B,其顯示本實用新型的第三實施例的插座連接器的分解圖及 組合圖。本實施例的結構大致與第二圖的實施例相同,不同之處在于,第一導電端子組6’ 僅具有水平部101’與直立部102’,且本實施例的第一導電端子組6’的端子短于本實用新 型的第二圖的實施例的第一導電端子組6的端子,因此,本實施例的端子高度也符合高頻 需求,且同時提升高速傳輸信號的質量。請配合參照圖7,其顯示本實用新型的第三實施例的插座連接器的側視剖面圖。在 本實施例中,本實用新型的第一導電端子組6’及第二導電端子組7’的水平部101’被收容 在絕緣本體5’的多組端子槽11’內,而第一導電端子組6’及第二導電端子組7’的直立部 102’則穿透背蓋4’的多組端子槽11’的槽孔,而使大部分的直立部102’收容在背蓋4’的 多組端子槽11’內,所述多組端子槽11’覆蓋直立部102’及斜邊部103’,以使本實用新型 的插座連接器2’的阻抗可與85歐姆PCIe Gen2的系統(tǒng)阻抗達到良好的阻抗匹配。請參照圖8,其顯示一種與本實用新型的一個實施例的插座連接器的第一導電端 子組至第四導電端子組配合組接的一個電路板的示意圖,另外,為了便于說明,圖中僅顯示 電路板的仰視圖。電路板具有對應第一導電端子組6至第四導電端子組9的第一接點組 32、第二接點組33、第三接點組34及第四接點組35,其中第一接點組32具有11個接點,并 且與插座連接器2的第一導電端子組6相對應,第一接點組32的橫向間距為0. 8mm,而縱向 間距為1. 2mm。第二接點組33具有7個接點,并且與插座連接器2的第二導電端子組7相 對應,第二接點組的間距為0. 8mm。而第三接點組34具有7個接點,并且與插座連接器2的 第三導電端子組8相對應,第三接點組的間距為1. 27mm(如圖中S3接點與S4接點所示)。 第四接點組35具有6個接點,并且與插座連接器2的第四導電端子組9相對應,第四接點 組35的間距為lmm(如圖中P4接點與P5接點所示)。另外,在本實施例中,第一導電端子組6具有編號1至11的接腳,其中編號1、4、 7、8、11為接地接腳,而編號2、3為參考頻率的差動信號對接腳,編號5、6為數(shù)據(jù)線的傳送 端差動信號對接腳,編號9、10為數(shù)據(jù)線道的接收端差動信號對接腳,此編號1至11的接 腳為提供高速信號傳輸接腳,且其編號1至11的接腳呈三列交錯排列的配置方式設置,編號1、4、7、10的接腳系置于距離第三導電端子組最遠的一列設置,而編號2、5、8、11的接腳 系置于距離第三導電端子組最近的一列設置,且編號2、5、8、11的接腳與第三導電端子組 以及編號1、4、7、10的接腳交錯設置,而編號3、6、9的接腳置于編號1、4、7、10與編號2、5、 8、11的接腳之間,且與編號1、4、7、10及編號2、5、8、11的接腳交錯設置。而第二導電端子組7具有編號12至18的接腳,其中編號12為5伏特電源接腳為 一個輔助電源接腳,編號13為參考頻率需求信號接腳,編號14為連結重新活動的信號接 腳,編號15為基本重置接腳,編號16為系統(tǒng)管理總線數(shù)據(jù)接腳,編號17為系統(tǒng)管理總線頻 率接腳,編號18為熱插拔存在的偵測,此編號12至18的接腳為提供低速信號傳輸接腳及 電源傳輸接腳,且其編號12至18的接腳呈兩列交錯排列的配置方式設置,編號13、15、17 的接腳置于距離第四導電端子組最遠的一列設置,而編號12、14、16、18的接腳置于距離第 四導電端子組最近的一列設置,且編號12、14、16、18的接腳與編號13、15、17的接腳交錯設 置。而第三導電端子組8置于第一導電端子組6的下方設有Sl至S7的接腳,而第四 導電端子組9置于第二導電端子組7的下方設有Pl至P6的接腳,其中P2與P3為電源接 腳,因此所述多個導電端子組中距離電源信號端子最遠的導電端子組為一個接地接腳(第 一導電端子組的編號1的接腳),其余接腳都為本領域的技術人員所熟知,在此不再贅述。電源信號端子(第四導電端子組9)為符合SATA傳輸協(xié)議規(guī)范中電力傳輸部分的 排列,并與低速信號端子組(第二導電端子組7)設置于絕緣本體5內的兩個相對側壁的端 子槽11中,都呈兩列交錯配置,而高速信號端子組(第一導電端子組6)則設置于絕緣本體 5內的不相對于電源信號端子組的側壁上的端子槽11中,呈三列交錯配置。通過上述第一導電端子組6與第二導電端子組7所配置接腳,配合原來SATA信號 接腳的電源接腳,即編號P2及P3,以使組成本實用新型PCIe信號的接腳。而本實用新型的一個實施例的第一導電端子組6的兩對差動對信號接腳(編號 5、6、9、10)及兩個接地信號接腳(編號7、8),其中編號5、6的差動對信號接腳配合與電路 板上PETX+接點及PETX-接點連接,而另外的編號9、10的差動對信號接腳則配合與PERX 接點及PERX-接點連接,而在PETX與PERX之間設有兩個接地接點,其配合第一導電端子組 6的兩個接地信號接腳(編號7、8)連接,用以降低兩對差動對信號近端噪聲干擾的問題。請參照圖9A至圖9C,本實用新型的一個實施例進一步包括一個插頭連接器1,組 裝于一個外部數(shù)據(jù)輸入裝置(圖未示)上,插頭連接器1也包括一個絕緣本體16、多個導電 端子組及一個背蓋3,其中多個導電端子組具有一個信號端子組及一個電源端子組,該信號 端子組分別為第五導電端子組17、第六導電端子組18、第七導電端子組19,而電源端子組 為第八導電端子組20。絕緣本體16具有一個Slimline SATA造型插接口 21、兩個L狀舌 部22與多組端子槽23以承置多個導電端子組,其中信號端子組的第五導電端子組17為一 個高速信號端子組,而第六導電端子組18為一個低速信號端子組,而第七導電端子組19為 SATA信號端子組。請參照圖10,其顯示一種本實用新型的這些導電端子組17、18、19、20的立體分解 圖。若干導電端子組17、18、19、20分別具有一個接觸部104、一個焊接部105以及一個連接 于接觸部104與焊接部105的彎折部106。其中所述導電端子組17、18的接觸部104被收 容于L狀舌部22的上側面的多組端子槽23內,而所述導電端子組19、20的接觸部104被收容于L狀舌部22的下側面的多組端子槽23內,因此信號端子組(第五導電端子組17、第 六導電端子組18、第七導電端子組19)和電源端子組(第八導電端子組20)分別設于L狀 舌部22的兩個不同側,即第五導電端子組(高速信號端子組)置于一個L狀舌部的上側面 的多個端子槽內,而第七導電端子槽(SATA信號端子組)則置于不同高速信號端子組的L 狀舌部22的下側面的多組端子槽23中,而第六導電端子組(低速信號端子組)則置于另 一個L狀舌部的上側面的多個端子槽內,而第八導電端子組(電源端子組)則置于不同于 低速信號端子組的L狀舌部22的下側面的多組端子槽23中,且電源端子組為符合SATA協(xié) 議規(guī)范中電力傳輸部分的排列,而信號端子組則為符合PCIe協(xié)議規(guī)范中信號傳輸部分的 排列。背蓋3連接絕緣本體16,背蓋3具有多組端子槽24以容置并包覆這些導電端子組 17、18、19、20 的彎折部 106。 請繼續(xù)參照圖9及圖10,在本實施例中,第五導電端子組17、第六導電端子組18 及第八導電端子組20為用以傳輸PCIe信號的接腳,其中第五導電端子組17及第六導電端 子組18間的各個導電端子間的橫向間距為0. 8mm,而第八導電端子組20的各個導電端子間 的橫向間距為1mm。而第七導電端子組19及第八導電端子組20用以傳輸SATA信號,其中 第七導電端子組19的各個導電端子間的橫向間距為1. 27mm,而第八導電端子組20的各個 導電端子間的橫向間距為1mm。 在本實施例中,本實用新型的第五導電端子組17具有11支接腳,第五導電端子組 17的11支接腳為高速信號傳輸接腳,且此11支接腳的名稱及作用與第一導電端子組6的 接腳相同,在此不再贅述。而第六導電端子組18具有7支接腳,第六導電端子組18的7支 接腳為低速信號傳輸接腳,且此7支接腳的名稱及作用與第二導電端子組7的接腳相同,在 此不再贅述。而第七導電端子組19為7支接腳,第七導電端子組19的7支接腳為SATA信 號傳輸接腳,而第八導電端子組20為6支接腳,該第八導電端子組20的6支接腳為電源信 號傳輸接腳,此6支接腳的名稱及作用與第四導電端子組9的接腳相同,在此不再贅述,且 所述多個端子組中距離電源信號端子組最遠的端子為一個接地接腳。請參照圖IlA與圖11B,其顯示本實用新型的第三實施例的插座連接器與插頭連 接器組接的分解圖及組合圖。當插頭連接器1與插座連接器2彼此接合時,插座連接器2 的前端被收容在插頭連接器1的Slimline SATA造型插接口 21內,且L狀舌部22被收容 在Slimline SATA造型對接口 10內,以使插頭連接器1的這些導電端子組17、18、19、20分 別與插座連接器2的這些導電端子組6、7、8、9相對應地接合,并且接觸部104與水平部101 電連接。圖12是顯示一種與實用新型的一個實施例的插頭連接器1的第五導電端子組至 第八導電端子組配合組接的一個電路板的示意圖,另外,為了便于說明,圖中僅顯示該電路 板的仰視圖。電路板設有對應第五導電端子組17 (高速信號傳輸接腳)及第六導電端子組 18 (低速信號傳輸接腳)中的一個的表面黏著技術(Surface Mount Technology, SMT)的第 五接點組42及第六接點組43,第五接點組42具有11個接點,并且與插頭連接器1的第五 導電端子組17相對應,第五接點組42的橫向間距為0.8mm。第六接點組43具有7個接點, 并且與插頭連接器1的第六導電端子組18相對應,第六接點組43的間距為0. 8mm,其中所 述多個端子組中的每一個都具有一個接觸部104以及一個焊接部105,高速信號傳輸接腳、 低速信號傳輸接腳的焊接部105以表面接合(SMT)的方式固定在電路板上。而電路板設有對應第七導電端子組19及第八導電端子組20中的一個穿孔式連接技術(Through Hole) 的第七接點組44及第八接點組15,第七導電端子組19及第八導電端子組20的焊接部105 則穿孔式地固定在電路板上。本實用新型的一個實施例的插頭連接器1應用此種混合式的 footprint (SMT & Through Hole)在插頭連接器1設計上,讓第五導電端子組17和第六導 電端子組18采用SMT的設計,則是要減少同一差動對間的時間延遲(Intra-Pair Skew),進 而符合PCIe Gen2協(xié)會規(guī)范的連接器高頻特性需求。本實用新型的一個實施例的插座連接器及插頭連接器為在原Sliml ine SATA連接 器的結構上額外增設一個符合傳輸PCIe信號的端子組,以使本實用新型的一個實施例的 插座連接器及插頭連接器可同時符合SATA傳輸協(xié)議及PCIe Gen2傳輸協(xié)議的連接器,且 通過本實用新型的一個實施例的插座連接器的第一導電端子組、第二導電端子組及插頭連 接器的第五導電端子組、第六導電端子組的橫向間距設為0. 8mm,而第一導電端子組與第二 導電端子組間的縱向間距減少為1. 2mm,且本實用新型的一個實施例的插頭連接器使用混 合式的footprint (SMT & Through Hole),以減少同一差動對間的時間延遲(Intra-Pair Skew),并且為插座和插頭連接器額外增加一個背蓋來覆蓋大部分導電端子組的直立部,從 而使得此連接器的差動阻抗可與85歐姆PCIe Gen2的系統(tǒng)差動阻抗達到良好的阻抗匹 配,并使共振頻率朝向更高頻率移動,且符合PCIe Gen2傳輸協(xié)議對信號衰減的要求,如圖 13所示,以使本實用新型的一個實施例的插座連接器及插頭連接器符合SATA傳輸協(xié)議及 PCIe Gen2傳輸協(xié)議的連接器之外,更達到最佳化的設計。本實用新型的一個實施例的連接器的優(yōu)點在于1.以Slimline SATA連接器外型及接口,傳輸PCIe信號,并適配符合PCIe Gen2 傳輸協(xié)議的其它裝置。2.連接器還兼具傳輸SATA信號的多個端子組,且以傳輸PCIe信號的多個端子組 中的電源信號傳輸接腳僅配合供傳輸SATA信號的多個端子組,適配符合SATA傳輸協(xié)議的 其它裝置。3.在電連接器有限的寬度與高度的限制空間下,導電端子減少總長度而提升高速 信號傳輸?shù)馁|量,本實用新型的一個實施例的插座連接器的某一個導電端子組則是在水平 部與直立部之間設有斜邊部以減少該導電端子組的總長度。在詳細說明本實用新型的優(yōu)選實施例之后,本領域的技術人員可清楚的了解,在 不脫離下述權利要求范圍與精神下可進行各種變化與改變,且本實用新型也不受限于說明 書中所舉實施例的實施方式。應注意,措詞“包括”不排除其它元件或步驟,措詞“一”或“一 個”不排除多個。另外,權利要求的任何元件標號不應理解為限制本實用新型的范圍。
權利要求1.一種連接器,具有Slimline SATA連接器外型及基本結構,且特征在于,所述連接器 具有傳輸PCIe信號的多個導電端子組,所述傳輸PCIe信號的多個導電端子組包括高速信 號端子組、低速信號端子組與電源信號端子組,適配符合PCIe Gen2傳輸協(xié)議的其它裝置。
2.如權利要求1所述的連接器,其特征在于,進一步包括一個傳輸SATA信號的多個導 電端子組,且所述電源信號端子組僅配合供傳輸SATA信號的接腳,適配符合SATA傳輸協(xié)議 的其它裝置。
3.如權利要求1或2所述的連接器,其特征在于,進一步包括一個絕緣本體,所述絕緣 本體具有一個Slimline SATA造型對接口與多組端子槽以承置所述多個導電端子組,且所 述電源信號端子組為符合所述SATA傳輸協(xié)議規(guī)范中電力傳輸部分的排列,并與所述低速 信號端子組設置于所述絕緣本體內的兩個相對側壁的端子槽中,都呈兩列交錯配置,而所 述高速信號端子組則設置于所述絕緣本體內的不相對于所述電源信號端子組的側壁上的 端子槽中,呈三列交錯配置。
4.如權利要求3所述的連接器,其特征在于,所述低速信號端子組中能夠包括一個輔 助電源接腳。
5.如權利要求3所述的連接器,其特征在于,所述呈兩列交錯配置的所述低速信號端 子組中能夠包括一個輔助電源接腳。
6.如權利要求1或2所述的連接器,其特征在于,所述連接器組裝在一個外部數(shù)據(jù)輸 入裝置上,所述連接器包括一個絕緣本體,所述絕緣本體具有一個Slimline SATA造型插接 口、兩個L狀舌部與多組端子槽以承置所述多個導電端子組,其中所述電源信號端子組為 符合所述SATA傳輸協(xié)議規(guī)范中電力傳輸部分的排列,并與所述低速信號端子組設置于所 述L狀舌部的兩個不同側。
7.如權利要求6所述的連接器,其特征在于,所述多個導電端子組中距離所述電源信 號端子組最遠的導電端子為一個接地接腳。
8.如權利要求6所述的連接器,其特征在于,所述L狀舌部上不同于所述高速信號端子 組的側面上的端子槽中設置有供傳輸SATA信號的接腳。
9.如權利要求6所述的連接器,其特征在于,所述低速信號端子組中能夠包括一個輔 助電源接腳。
10.如權利要求6所述的連接器,其特征在于,所述多個導電端子組中的每一個都具有 一個接觸部以及一個焊接部,所述高速信號端子組、所述低速信號端子組的焊接部以表面 接合的方式固定在一個電路板上,而其它信號的接腳的焊接部則穿孔式地固定在所述電路 板上。
11.一種插座連接器,包括一個絕緣本體,其具有至少一個SlimlineSATA造型對接 口,且在所述Slimline SATA造型對接口內上側及下側設有多組端子槽;以及多個導電端 子組,其具有一個信號端子組及一個電源端子組,所述信號端子組及所述電源端子組分別 設于所述多個端子槽的兩個不同側,且分別具有一個水平部與一個直立部,所述導電端子 組的水平部被相應地收容在所述絕緣本體的多組端子槽中,其特征在于,所述信號端子組 為一個第一導電端子組、一個第二導電端子組及一個第三導電端子組,而所述電源端子組 為一個第四導電端子組,且所述第一導電端子組與所述第三導電端子組呈上下設置,而所 述第二導電端子組與所述第四導電端子組呈上下設置,且所述第一導電端子組為11支接腳且間距為0. 8mm,所述11支接腳的編號為1至11,而所述第二導電端子組為7支接腳,且 間距為0. 8mm,所述7支接腳的編號為12至18,而所述第四導電端子組為6支接腳且間距 為1mm,所述6支接腳的編號為Pl至P6,且所述第一導電端子組、所述第二導電端子組及所 述第四導電端子組用以傳輸PCIe信號。
12.如權利要求11所述的插座連接器,其特征在于,所述第一導電端子組的11支接腳 呈三列交錯排列的配置,其中編號1、4、7、8、11為接地接腳,而編號2、3為參考頻率的差動 信號對接腳,編號5、6為數(shù)據(jù)線的傳送端差動信號對接腳,編號9、10為數(shù)據(jù)線道的接收端 差動信號對接腳,此編號1至11的接腳為提供高速信號傳輸接腳。
13.如權利要求12所述的插座連接器,其特征在于,編號1、4、7、10的接腳置于距離所 述第三導電端子組最遠的一列設置,而編號2、5、8、11的接腳置于距離所述第三導電端子 組最近的一列設置,且編號2、5、8、11的接腳與第三導電端子組以及編號1、4、7、10的接腳 交錯設置,而編號3、6、9的接腳置于編號1、4、7、10與編號2、5、8、11的接腳之間,且與編 號1、4、7、10及編號2、5、8、11的接腳交錯設置。
14.如權利要求11所述的插座連接器,其特征在于,所述第二導電端子組的7支接腳呈 兩列交錯排列的配置,其中編號12為5伏特電源接腳,編號13為參考頻率需求信號接腳, 編號14為連結重新活動的信號接腳,編號15為基本重置接腳,編號16為系統(tǒng)管理總線數(shù) 據(jù)接腳,編號17為系統(tǒng)管理總線頻率接腳,編號18為熱插拔存在的偵測,編號12至18的 接腳為提供低速與電源傳輸接腳。
15.如權利要求14所述的插座連接器,其特征在于,編號13、15、17的接腳置于距離所 述第四導電端子組最遠的一列設置,而編號12、14、16、18的接腳系置于距離所述第四導電 端子組最近的一列設置,且編號12、14、16、18的接腳與編號13、15、17的接腳交錯設置。
16.如權利要求11所述的插座連接器,進一步包括一個背蓋,其具有多組端子槽,所述 背蓋連接所述絕緣本體,所述背蓋的多組端子槽容置并覆蓋所述導電端子組的直立部。
17.如權利要求16所述的插座連接器,其特征在于,一組所述信號端子組在所述水平 部與所述直立部之間設有一個斜邊部,所述斜邊部與所述水平部及所述直立部的夾角呈鈍 角,且該背蓋對應所述第一導電端子組的斜邊部也設有一個斜角部。
18.一種插頭連接器,可適配于如權利要求11所述的插座連接器,所述插頭連接器組 裝在一個外部數(shù)據(jù)輸入裝置上,所述插頭連接器包括一個絕緣本體以及多個端子組,所述 絕緣本體具有一個Slimline SATA造型插接口、至少一個L狀舌部與多組端子槽以承置所 述多個端子組,所述多個端子組具有信號端子組以及電源端子組,其特征在于所述信號 端子組和所述電源端子組分別設于所述L狀舌部的兩個不同側,且所述電源端子組為符合 SATA協(xié)議規(guī)范中電力傳輸部分的排列,而所述信號端子組則為符合PCIe協(xié)議規(guī)范中信號 傳輸部分的排列,其中所述信號端子組為一個第五導電端子組、一個第六導電端子組及一 個第七導電端子組,而所述電源端子組為一個第八導電端子組,且所述第五導電端子組為 11支接腳且間距為0. 8mm,所述11支接腳編號為1至11,而所述第六導電端子組為7支接 腳且間距為0. 8mm,所述7支接腳編號為12至18,而所述第八導電端子組為6支接腳且間 距為1mm,所述6支接腳編號為Pl至P6,且所述第五導電端子組、所述第六導電端子組及所 述第八導電端子組用以傳輸PCIe信號。
19.如權利要求18所述的插頭連接器,其特征在于,所述多個信號端子組中距離所述電源信號端子最遠的信號端子為一個接地接腳。
20.如權利要求18所述的插頭連接器,其特征在于,所述多個導電端子組中的每一個 都具有一個接觸部以及一個焊接部,所述第五導電端子組和所述第六導電端子組的焊接部 以表面接合的方式式固定在一個電路板上,而所述第七導電端子組和所述第八導電端子組 的焊接部則穿孔式地固定在所述電路板上。
專利摘要本實用新型公開了一種連接器,具有Slimline SATA連接器外型及基本結構,且具有傳輸PCIe信號的多個端子組,該傳輸PCIe信號的多個端子組包括高速信號傳輸接腳、低速信號傳輸接腳與電源信號傳輸接腳,所述電源信號傳輸接腳僅配合供傳輸SATA信號的接腳,以適配符合SATA傳輸協(xié)議的其它裝置,所述電源信號傳輸接腳還僅配合供傳輸PCIe信號的接腳,以適配符合PCIe Gen2傳輸協(xié)議的其它裝置;所述供傳輸PCIe信號的多個端子組中的低速信號傳輸接腳可以包括一個輔助電源接腳。本實用新型的優(yōu)點在于在公知的Slimline SATA連接器的外型及基本結構上新設置一個可傳輸PCIe信號的端子組,以使該連接器可兼具符合SATA傳輸協(xié)議及PCIe Gen2傳輸協(xié)議的連接器,從而在不需轉換連接器的情況下,可傳輸SATA信號或者PCIe信號。
文檔編號H01R27/02GK201918609SQ20102060991
公開日2011年8月3日 申請日期2010年11月9日 優(yōu)先權日2010年11月9日
發(fā)明者馮輝舜, 莊文菁, 彭圣文 申請人:百慕大商泰科資訊科技有限公司