專利名稱:高驅(qū)動(dòng)電流mosfet的制作方法
技術(shù)領(lǐng)域:
本發(fā)明一般地涉及半導(dǎo)體器件,更具體地說(shuō),涉及半導(dǎo)體器件中的驅(qū)動(dòng)電流修改。
背景技術(shù):
近10年來(lái),芯片制造者通過(guò)小型化半導(dǎo)體器件使半導(dǎo)體器件更快速。而且,出現(xiàn)了許多提高半導(dǎo)體器件的電荷載流子遷移率的技術(shù)。應(yīng)力線(stress-line)工程是能夠影響半導(dǎo)體器件的性能以產(chǎn)生高溝道電流的一個(gè)方面。在一些實(shí)例中,可以通過(guò)提高器件縮放或通過(guò)降低溝道摻雜劑提高驅(qū)動(dòng)電流或溝道電流。另外,可以減薄柵極介電層以及可以提高柵極介電層的介電常數(shù)。減少溝道摻雜以提高漏極電流典型導(dǎo)致不適合電源管理的高待機(jī)泄漏電流。另外,減薄柵極介電層和并入高K介電常數(shù)增加了工藝的復(fù)雜性和成本。
發(fā)明內(nèi)容
在一個(gè)實(shí)施例中提供了一種半導(dǎo)體器件,該器件包括與半導(dǎo)體器件的漏極區(qū)域和襯底集成的雙極晶體管。在一個(gè)實(shí)施例中,半導(dǎo)體器件包括位于具有第一導(dǎo)電性的襯底的溝道部分頂上的柵極結(jié)構(gòu)。第二導(dǎo)電性的源極區(qū)域存在于所述襯底的所述溝道部分的第一末端。具有不同于第一導(dǎo)電性的第二導(dǎo)電性的漏極區(qū)域位于襯底的溝道部分的第二末端。 漏極區(qū)域還包括第一導(dǎo)電性的摻雜區(qū)域,其中第一導(dǎo)電性的摻雜區(qū)域通過(guò)第二導(dǎo)電性的漏極區(qū)域的剩余部分與溝道區(qū)域隔離。與半導(dǎo)體器件的漏極區(qū)域集成的雙極晶體管包括由第一導(dǎo)電性的摻雜區(qū)域提供的發(fā)射極、由第二導(dǎo)電性的所述漏極的剩余部分提供的基極以及由所述第一導(dǎo)電性的所述溝道提供的集電極。另一方面,提供了一種半導(dǎo)體器件的制造方法,其中半導(dǎo)體器件的漏極側(cè)包括在其中集成的雙極晶體管。在一個(gè)實(shí)施例中,該方法包括,在具有第一導(dǎo)電性的阱的襯底的第一部分上形成柵極結(jié)構(gòu)。在與其上存在所述柵極結(jié)構(gòu)的襯底的第一部分鄰近的所述襯底的部分中形成位于所述第一導(dǎo)電性的阱內(nèi)的第二導(dǎo)電性的源極區(qū)域和第二導(dǎo)電性的漏極區(qū)域。在所述漏極區(qū)域中形成第二導(dǎo)電性的摻雜區(qū)域,以在半導(dǎo)體器件的漏極側(cè)提供集成雙極晶體管。所述集成雙極晶體管包括集電極、基極以及發(fā)射極。所述集電極由所述第一導(dǎo)電性的阱提供,所述基極由第二導(dǎo)電性的漏極區(qū)域提供以及所述發(fā)射極由存在于所述漏極區(qū)域中的第二導(dǎo)電性的摻雜區(qū)域提供。
結(jié)合附圖,將更好的理解通過(guò)實(shí)例給出且不旨在限制本發(fā)明的詳細(xì)描述,其中相似的標(biāo)號(hào)表示相似的元件和部件,其中圖1為示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的具有集成到半導(dǎo)體器件的漏極區(qū)域中的雙極晶體管的半導(dǎo)體器件與襯底的側(cè)面截面圖;圖2為示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的在圖1中示出的半導(dǎo)體器件的電路的示意圖3為示出了根據(jù)本發(fā)明的用于制造具有集成到器件的漏極區(qū)域中的雙極晶體管的半導(dǎo)體器件的初始工藝步驟的一個(gè)實(shí)施例的側(cè)面截面圖,包括形成覆蓋襯底中的第一導(dǎo)電性的阱區(qū)域的柵極結(jié)構(gòu);圖4為示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的向襯底注入摻雜劑以提供第二導(dǎo)電性的源極和漏極區(qū)域的側(cè)面截面圖;以及圖5為示出了根據(jù)本發(fā)明的一個(gè)實(shí)施例的在漏極區(qū)域中形成第二導(dǎo)電性的摻雜區(qū)域以在半導(dǎo)體器件的漏極側(cè)提供集成雙極晶體管的實(shí)施例的側(cè)面截面圖。特定實(shí)施方式這里將公開(kāi)本發(fā)明的詳細(xì)實(shí)施例;然而,應(yīng)該明白,公開(kāi)的實(shí)施例僅是可以各種形式特定化的本發(fā)明的示例。另外,關(guān)于本發(fā)明的各種實(shí)施例給出的每個(gè)實(shí)例旨在說(shuō)明而不是限制。另外,附圖不必按比例,可以放大一些特征以示出特定部件的細(xì)節(jié)。因此,這里公開(kāi)的特定的結(jié)構(gòu)和功能的細(xì)節(jié)不應(yīng)被理解為限制,而是僅作為典型代表以教導(dǎo)本領(lǐng)域的技術(shù)人員變化地采用本發(fā)明。本發(fā)明涉及例如場(chǎng)效應(yīng)晶體管的半導(dǎo)體器件,該器件包括控制器件的輸出電流的柵極結(jié)構(gòu),其中在一些實(shí)施例中,集成到半導(dǎo)體器件的漏極側(cè)中的雙極晶體管產(chǎn)生增加的漏極電流而沒(méi)有依賴于器件縮放或減小溝道摻雜。當(dāng)描述這里公開(kāi)的結(jié)構(gòu)和方法時(shí),下面的術(shù)語(yǔ)具有下面的意義,除非有其它說(shuō)明。這里使用的“場(chǎng)效應(yīng)晶體管(FET) ”是單極半導(dǎo)體器件,其中多數(shù)載流子類型,即, 電子或空穴,提供電荷流并且輸出電流,即,源極-漏極電流,受柵極結(jié)構(gòu)控制。場(chǎng)效應(yīng)晶體管具有三個(gè)端子,即,柵極、源極和漏極。“柵極結(jié)構(gòu)”指一種通常用于通過(guò)電或磁場(chǎng)控制半導(dǎo)體器件的輸出電流(即,溝道中的載流子的流動(dòng))的結(jié)構(gòu)。如這里所使用的,術(shù)語(yǔ)“溝道部分”是在柵極結(jié)構(gòu)下并且在半導(dǎo)體器件的源極區(qū)域和漏極區(qū)域之間的襯底區(qū)域,在開(kāi)啟半導(dǎo)體器件時(shí)源極區(qū)域和漏極區(qū)域?qū)āH邕@里所使用的,術(shù)語(yǔ)“漏極”指在半導(dǎo)體器件中的位于溝道的末端的摻雜區(qū)域, 其中載流子通過(guò)漏極從晶體管流出。如這里所使用的,術(shù)語(yǔ)“源極”指來(lái)自半導(dǎo)體器件的摻雜區(qū)域,其中多數(shù)載流子流入溝道。如這里所使用的,術(shù)語(yǔ)“導(dǎo)電性類型”指ρ-型或η-型的摻雜劑區(qū)域?!半p極晶體管”是指其操作包括電子和空穴電荷載流子的半導(dǎo)體器件。電流源于從高濃度發(fā)射極向基極注射的電荷載流子的流動(dòng),在基極處該電荷載流子是向集電極擴(kuò)散的少數(shù)電荷載流子。 術(shù)語(yǔ)“直接物理接觸”指兩個(gè)結(jié)構(gòu)接觸而沒(méi)有任何中間導(dǎo)電、絕緣或半導(dǎo)電結(jié)構(gòu)。術(shù)語(yǔ)“上伏”、“下伏”、“頂部”和“鄰接”限定了結(jié)構(gòu)關(guān)系,其中兩個(gè)結(jié)構(gòu)接觸,在兩個(gè)結(jié)構(gòu)的界面處可以存在或不存在導(dǎo)電、絕緣或半導(dǎo)電材料的中間結(jié)構(gòu)。為了下文的描述,術(shù)語(yǔ)“上”、“下”、“右”、“左邊”、“垂直”、“水平”、“頂部”、“底部” 以及其派生將涉及本發(fā)明,正如在附圖中所定向的。說(shuō)明書(shū)中對(duì)“一個(gè)實(shí)施例”、“實(shí)施例”、“實(shí)例”等的引用表示所描述的實(shí)施例或?qū)嵗梢园ㄌ囟ㄌ匦?、結(jié)構(gòu)或特征,但是每個(gè)實(shí)施例可以不必包括該特定特性、結(jié)構(gòu)或特征。另外,這樣的用語(yǔ)不必指相同的實(shí)施例。而且,當(dāng)聯(lián)系實(shí)施例描述特定特性、結(jié)構(gòu)或特征時(shí),旨在本領(lǐng)域的技術(shù)人員了解到這樣的特性、結(jié)構(gòu)或特征可以聯(lián)系其它實(shí)施例,無(wú)論是否被明確描述。圖1示出了半導(dǎo)體器件100的一個(gè)實(shí)施例,其中柵極結(jié)構(gòu)15控制半導(dǎo)體器件100 的輸出電流(即,溝道中的載流子的流動(dòng)),并且存在與具有半導(dǎo)體器件100的襯底5的上半導(dǎo)體層4的漏極區(qū)域25集成的雙極晶體管。在一個(gè)實(shí)施例中,半導(dǎo)體器件100是場(chǎng)效應(yīng)晶體管。雖然接下來(lái)的描述將提及半導(dǎo)體器件100是場(chǎng)效應(yīng)晶體管,注意,任何具有控制器件輸出電流的柵極結(jié)構(gòu)的半導(dǎo)體器件(其中通過(guò)電子或空穴中的一種提供電荷載流子)都適合在本發(fā)明中使用。通過(guò)集成,意味著半導(dǎo)體器件100的漏極區(qū)域25提供雙極晶體管的發(fā)射極和基極,并且半導(dǎo)體器件100的溝道部分40提供集成雙極晶體管的集電極。在一個(gè)實(shí)例中,作為漏極區(qū)域25的相反導(dǎo)電性的摻雜區(qū)域30提供集成雙極晶體管的發(fā)射極。在一個(gè)實(shí)施例中,集成雙極晶體管的存在促進(jìn)了場(chǎng)效應(yīng)晶體管中不依賴器件縮放或減少溝道摻雜的高驅(qū)動(dòng)電流的產(chǎn)生。場(chǎng)效應(yīng)晶體管的柵極結(jié)構(gòu)15位于襯底5的溝道部分40上。柵極結(jié)構(gòu)15典型地包括柵極導(dǎo)體14和至少一個(gè)柵極介質(zhì)層13。源極區(qū)域20典型地位于襯底5的溝道部分 40的第一末端,并且漏極區(qū)域25位于襯底5的溝道部分40的第二末端。在一個(gè)實(shí)施例中, 襯底5的溝道部分40具有通過(guò)在源極和漏極區(qū)域20,25形成前執(zhí)行的到襯底5中的阱注入所提供的導(dǎo)電性。源極和漏極區(qū)域20,25為典型地具有與阱區(qū)域相反的導(dǎo)電性的摻雜區(qū)域。隔離物42典型地與柵極結(jié)構(gòu)15的側(cè)壁接觸,其中使用隔離物42以有助于源極和漏極區(qū)域20,25的定位和離子注入。提及溝道部分40具有第一導(dǎo)電性并且提及源極和漏極區(qū)域20,25具有第二導(dǎo)電性。在一個(gè)實(shí)施例中,場(chǎng)效應(yīng)晶體管是η-型場(chǎng)效應(yīng)晶體管(nFET),其中第一導(dǎo)電性是ρ-型并且第二導(dǎo)電性是η-型,其中襯底5由含-Si材料構(gòu)成?!癙-型”指向本征半導(dǎo)體添加產(chǎn)生價(jià)電子不足的三價(jià)雜質(zhì),例如向本征含-Si襯底添加硼、鋁或鎵。“N-型”指向本征半導(dǎo)體添加促進(jìn)自由電子的五價(jià)雜質(zhì),例如向本征含-Si襯底添加銻、砷或磷。在一個(gè)實(shí)例中,用ρ-型摻雜劑,即,第一導(dǎo)電性,摻雜襯底5的溝道部分40,以提供在從1 X IO15原子/cm3到1 X IO18原子/cm3的范圍內(nèi)的摻雜劑濃度。在另一個(gè)實(shí)例中,用 P-型摻雜劑摻雜襯底5的溝道部分40,以提供在從1 X IO16原子/cm3到1 X IO17原子/cm3 的范圍內(nèi)的摻雜劑濃度。如上所示,襯底5的溝道部分40提供集成雙極晶體管的集電極。源極和漏極區(qū)域20,25具有與襯底5的溝道部分40相反的導(dǎo)電性。在一個(gè)實(shí)例中,其中半導(dǎo)體器件100是η-型場(chǎng)效應(yīng)晶體管(nFET),源極和漏極區(qū)域20,25以η-型摻雜劑摻雜并且具有從IX IO17原子/cm3到IXlO2tl原子/cm3的范圍內(nèi)的摻雜劑濃度。在另一個(gè)實(shí)例中,其中半導(dǎo)體器件100是ρ-型場(chǎng)效應(yīng)晶體管(pFET),源極和漏極區(qū)域20,25以 η-型摻雜劑摻雜并且具有從1 X IO18原子/cm3到1 X IO19原子/cm3的范圍內(nèi)的摻雜劑濃度。仍參考圖1,場(chǎng)效應(yīng)晶體管的漏極區(qū)域25包括提供集成雙極晶體管的發(fā)射極的第一導(dǎo)電性的摻雜區(qū)域30。漏極區(qū)域25的摻雜區(qū)域30具有與襯底5的溝道部分40相同的導(dǎo)電性,并且提供集成雙極晶體管的發(fā)射極。典型地,集成雙極晶體管的發(fā)射極和集電極具有相同的導(dǎo)電性。襯底5的溝道部分40中的摻雜劑濃度低于漏極區(qū)域25的摻雜區(qū)域30 中的摻雜劑濃度。在本發(fā)明的實(shí)施例中,其中溝道部分40具有第一導(dǎo)電性,并且源極和漏極區(qū)域20,25具有第二導(dǎo)電性,摻雜區(qū)域30具有第一導(dǎo)電性。在一個(gè)實(shí)施例中,其中半導(dǎo)體器件100是η型場(chǎng)效應(yīng)晶體管(nFET),摻雜區(qū)域30典型地為ρ-型導(dǎo)電性。在另一個(gè)實(shí)施例中,其中半導(dǎo)體器件100是ρ型場(chǎng)效應(yīng)晶體管(pFET),摻雜區(qū)域30典型地為η-型導(dǎo)電性。典型地,第一導(dǎo)電性的摻雜區(qū)域30通過(guò)第二導(dǎo)電性的漏極區(qū)域25的剩余部分與襯底5的溝道部分40分離。具有與襯底5的溝道部分40相反的導(dǎo)電性的漏極區(qū)域25的剩余部分以及漏極區(qū)域25的摻雜區(qū)域30提供集成雙極晶體管的基極。在一個(gè)實(shí)施例中, 漏極區(qū)域25的剩余部分可以位于襯底5的溝道部分40和摻雜區(qū)域30之間,漏極區(qū)域25 的剩余部分位于摻雜區(qū)域30的基底。在一個(gè)實(shí)施例中,第一導(dǎo)電性的摻雜區(qū)域30包括η-型摻雜劑并且具有從1 X IO19 原子/cm3到IX IO21原子/cm3的范圍內(nèi)的摻雜劑濃度。在另一個(gè)實(shí)施例中,第一導(dǎo)電性的摻雜區(qū)域30包括ρ-型摻雜劑并且具有從1 X IO19原子/cm3到1 X IO21原子/cm3的范圍內(nèi)的摻雜劑濃度。在絕緣體上半導(dǎo)體(SOI)結(jié)構(gòu)的襯底5上形成圖1示出的場(chǎng)效應(yīng)晶體管,但是諸如體半導(dǎo)體襯底的其它襯底結(jié)構(gòu)也在本公開(kāi)的范圍內(nèi)。在一個(gè)實(shí)施例中,絕緣體上半導(dǎo)體 (SOI)襯底5包括上半導(dǎo)體層4、下半導(dǎo)體層2和位于其間的掩埋絕緣層3。上半導(dǎo)體層4 可包括與掩埋絕緣層3接觸的溝槽隔離區(qū)域6。可以通過(guò)穿過(guò)層間介質(zhì)51的互連2提供與端子,即,柵極導(dǎo)體14、源極區(qū)域20和漏極區(qū)域25的接觸。硅化物接觸50可以位于互連 52和端子即柵極導(dǎo)體14、源極區(qū)域20和漏極區(qū)域25的上表面之間。圖2是具有集成在器件的漏極區(qū)域25中的如圖1所示的雙極晶體管的η-型場(chǎng)效應(yīng)晶體管(nFET)的電路圖的一個(gè)實(shí)施例。此器件的操作或偏置方案類似于不包括集成雙極晶體管的常規(guī)場(chǎng)效應(yīng)晶體管的操作或偏置方案。例如,可以向柵極結(jié)構(gòu)15(8卩,柵極導(dǎo)體 14)提供正電荷,并且可以向漏極區(qū)域25提供正電荷,而源極區(qū)域20接地或處于更低的偏置。然而,與場(chǎng)效應(yīng)晶體管通過(guò)摻雜區(qū)域30 (即,位于器件漏極區(qū)域(S卩,η-型漏極區(qū)域) 中的P型摻雜的區(qū)域25)集成且襯底5的上半導(dǎo)體層作為集電極的雙極晶體管(即,PNP雙極晶體管)產(chǎn)生增加的漏極電流。更具體地說(shuō),參考圖1,當(dāng)η-型場(chǎng)效應(yīng)晶體管偏置到“開(kāi)”模式時(shí),向漏極區(qū)域25 和柵極結(jié)構(gòu)15施加正電荷,而源極區(qū)域20接地。響應(yīng)于在“開(kāi)”模式期間施加的偏置,柵極結(jié)構(gòu)15產(chǎn)生電荷載流子的溝道電流70,該溝道電流將源極區(qū)域20(即,η-型源極區(qū)域) 與具有第二導(dǎo)電性的漏極區(qū)域25的剩余部分(S卩,漏極區(qū)域25的剩余η型部分)電連接。 位于第二導(dǎo)電性的漏極區(qū)域25中的第一導(dǎo)電性(S卩,ρ型)的摻雜區(qū)域30 (即,集成雙極晶體管的發(fā)射極),向漏極25和襯底5的上半導(dǎo)體層4的溝道部分40 ( S卩,集成雙極晶體管的集電極)注入正電荷空穴,其中從摻雜區(qū)域30注入的一些空穴與來(lái)自場(chǎng)效應(yīng)晶體管的操作的漏極電流的電子復(fù)合。位于襯底5的上半導(dǎo)體層4的溝道部分40中的注入空穴提高了器件的電勢(shì),并且降低了襯底5的上半導(dǎo)體層4的溝道部分40和源極區(qū)域20之間的能量勢(shì)壘。當(dāng)在源極區(qū)域20和襯底5的上半導(dǎo)體層4的溝道部分40之間的能量勢(shì)壘下降時(shí),更多的電子將穿過(guò)襯底5的上半導(dǎo)體層4的溝道部分40流入具有第二導(dǎo)電性(即,η型)的漏極區(qū)域25的剩余部分。因?yàn)?,具有第二?dǎo)電性(即,η型)的漏極區(qū)域25的剩余部分是集成雙極晶體管的基極,并且位于漏極區(qū)域25中的第一導(dǎo)電性(即,ρ型)的摻雜區(qū)域30是集成雙極晶體管的發(fā)射極,向基極注入空穴以匹配從溝道流入基極的電子,并且剩余空穴被注入襯底5 的上半導(dǎo)體層4。結(jié)果是第一導(dǎo)電性(即,ρ型)的摻雜區(qū)域30向襯底5的上半導(dǎo)體層4的溝道部分40注入增加的電流。在一個(gè)實(shí)施例中,此正回路連續(xù)以增加MOSFET的溝道電流。 不同于不包括在場(chǎng)效應(yīng)晶體管的漏極側(cè)的集成雙極晶體管的常規(guī)場(chǎng)效應(yīng)晶體管,本器件可以獲得更高的漏極電流而沒(méi)有縮小器件尺寸或通過(guò)降低溝道摻雜而降低器件的閾值電壓。雖然上述器件操作針對(duì)η-型場(chǎng)效應(yīng)晶體管,半導(dǎo)體器件100還可以是ρ-型場(chǎng)效應(yīng)晶體管。在P-型場(chǎng)效應(yīng)晶體管中,多數(shù)載流子是空穴,與在η-型場(chǎng)效應(yīng)晶體管中的電子相反,并且少數(shù)載流子是電子,與在η-型場(chǎng)效應(yīng)晶體管中的空穴相反。在此實(shí)施例中,襯底5的溝道部分40和漏極區(qū)域25的摻雜區(qū)域30被摻雜至η型導(dǎo)電性,即,第一導(dǎo)電性,并且源極和漏極區(qū)域20,25被摻雜至ρ型導(dǎo)電性,S卩,第二導(dǎo)電性。 在一個(gè)實(shí)施例中,源極和漏極區(qū)域20,25的摻雜劑濃度在從IO17原子/cm3到102°原子/cm3 的范圍內(nèi)。在一個(gè)實(shí)施例中,襯底5的溝道部分40的摻雜劑濃度在從IO15原子/cm3到IO18 原子/cm3的范圍內(nèi)。在一個(gè)實(shí)施例中,提供集成雙極晶體管的發(fā)射極的漏極區(qū)域25的摻雜區(qū)域30的摻雜劑濃度在從IO19原子/cm3到IO21原子/cm3的范圍內(nèi)。圖1和3-5示出了可以應(yīng)用于半導(dǎo)體器件100的制造方法的一個(gè)實(shí)施例中的一些基本工藝步驟,其中半導(dǎo)體器件100的漏極側(cè)包括集成在其中的雙極晶體管。在一個(gè)實(shí)施例中,該方法包括在具有第一導(dǎo)電性的阱35的襯底5的第一部分上形成柵極結(jié)構(gòu)15。圖3示出了在襯底5上形成柵極結(jié)構(gòu)15的一個(gè)實(shí)施例。襯底5可以包括但不限于,含硅材料、GaAs, InAs以及其它類似的半導(dǎo)體。通常用于提供襯底5的含硅材料包括但不限于,Si、體Si、單晶Si、多晶Si、SiGej^e0 Si、絕緣體上硅襯底(SOI)、絕緣體上 SiGe(SGOI)、應(yīng)變絕緣體上硅、退火多晶Si以及多晶Si線結(jié)構(gòu)。在一個(gè)實(shí)施例中,其中襯底5是絕緣體上硅(SOI)或絕緣體上SiGe (SGOI)襯底,在掩埋絕緣層3頂部的上半導(dǎo)體層 4(也稱為SOI層)可以具有大于IOnm的厚度,掩埋絕緣層3可以由如氧化硅的氧化物構(gòu)成,并且可以具有從IOnm到IOOnm范圍內(nèi)的厚度。在掩埋絕緣層3之下的下半導(dǎo)體層2可以具有從IOnm到500nm范圍內(nèi)的厚度??梢允褂脽峤雍瞎に嚮蛲ㄟ^(guò)離子注入工藝制造SOI 或SGOI襯底。襯底5還可以包括溝槽隔離區(qū)域6??梢酝ㄟ^(guò)利用如反應(yīng)離子蝕刻(RIE)或等離子體蝕刻的干蝕刻工藝在含硅層4中蝕刻溝槽形成溝槽隔離區(qū)域6??蛇x地,可以用如氧化物的襯里材料加襯溝槽,并且隨后采用CVD或其它類似的沉積工藝,用從原硅酸四乙酯 (TEOS)前驅(qū)體、高密度氧化物或其它類似的溝槽介質(zhì)材料生長(zhǎng)的氧化物填充溝槽。在填充溝槽介質(zhì)后,對(duì)該結(jié)構(gòu)進(jìn)行平面化處理。在一個(gè)實(shí)施例中,襯底5包括阱區(qū)域35。阱區(qū)域35是ρ型或η型導(dǎo)電區(qū)域,可以被離子注入到襯底5或在襯底5的半導(dǎo)體材料的生長(zhǎng)期間原位(in-situ)摻雜的區(qū)域。在一個(gè)實(shí)例中,在襯底5的半導(dǎo)體材料的外延生長(zhǎng)期間進(jìn)行原位摻雜。在一個(gè)實(shí)施例中,其中在襯底5上形成的半導(dǎo)體器件100是η型場(chǎng)效應(yīng)晶體管(nFET),用ρ型摻雜劑摻雜阱區(qū)域 35。在另一個(gè)實(shí)施例中,其中在襯底上形成的半導(dǎo)體器件100是ρ型場(chǎng)效應(yīng)晶體管(pFET), 用η型摻雜劑摻雜阱區(qū)域35。在一個(gè)實(shí)施例中,其中通過(guò)離子注入形成阱區(qū)域35,使用從 IOKeV到150KeV范圍內(nèi)的注入能量和從5 X IO13原子/cm2到1 X IO15原子/cm2范圍內(nèi)的注入劑量引入阱區(qū)域35的摻雜劑。典型地,阱區(qū)域35的導(dǎo)電性決定襯底5的溝道部分40的導(dǎo)電性。仍參考圖3,可以利用沉積、光刻或蝕刻工藝在襯底5頂上形成柵極結(jié)構(gòu)15??蛇x地,可以使用替代柵極工藝形成柵極結(jié)構(gòu)15。更具體地說(shuō),在一個(gè)實(shí)施例中,可以在襯底5 頂上提供柵極結(jié)構(gòu)15,通過(guò)均厚沉積柵極疊層中的層然后構(gòu)圖并蝕刻?hào)艠O疊層以提供柵極結(jié)構(gòu)15。例如,形成柵極疊層可以包括均厚沉積包括柵極介質(zhì)層13和位于柵極介質(zhì)層13 上的柵極導(dǎo)體14的材料層??梢允褂霉饪毯臀g刻構(gòu)圖柵極疊層以制造柵極結(jié)構(gòu)15。在一個(gè)實(shí)例中,在沉積柵極介質(zhì)層13和柵極導(dǎo)體14后,在柵極疊層的最上層的頂上形成蝕刻掩模。典型地,蝕刻掩模保護(hù)提供柵極結(jié)構(gòu)15的分層的層疊部分,其中通過(guò)如反應(yīng)離子蝕刻的各向異性蝕刻工藝移除被蝕刻掩模暴露的部分。反應(yīng)離子蝕刻(RIE)是等離子體蝕刻的一種形式,其中被蝕刻的表面被設(shè)置在RF功率電極上并且提供電勢(shì)以加速?gòu)牡入x子體提取到被蝕刻表面的蝕刻核素(species),其中在垂直于被蝕刻表面的方向發(fā)生化學(xué)蝕刻反應(yīng)。在一個(gè)實(shí)施例中,可以通過(guò)構(gòu)圖的光致抗蝕劑層提供蝕刻掩模。柵極結(jié)構(gòu)15的柵極介質(zhì)層13可以由氧化物材料構(gòu)成??梢杂米鳀艠O介質(zhì)層13的氧化物的合適實(shí)例包括但不僅限于Si02、Al203、Zr02、Hf02、Ta203、鈣鈦礦型氧化物以及其組合和多層。柵極介質(zhì)層13可以由具有大于約4. 0在一些實(shí)施例中大于7. 0的介電常數(shù)的高 k介質(zhì)構(gòu)成。高k介質(zhì)可以包括但不限于氧化物、氮化物、氧氮化物和/或包括金屬硅酸鹽和氮化的金屬硅酸鹽的硅酸鹽。在一個(gè)實(shí)施例中,高k介質(zhì)由例如Hf02、ZrO2, A1203、TiO2, La203、SrTi03、LaAW3J2O3及其混合物構(gòu)成。適合在本方法中用作柵極介質(zhì)層13的其它高 k介質(zhì)的實(shí)例包括硅酸鉿和鉿硅氧氮化物。可以通過(guò)如,例如氧化、氮化和氧氮化的熱生長(zhǎng)工藝形成柵極介質(zhì)層13。還可以通過(guò)如,例如化學(xué)氣相沉積(CVD)、等離子體輔助CVD、金屬有機(jī)化學(xué)氣相沉積(MOCVD)、原子層沉積(ALD)、蒸發(fā)、反應(yīng)濺射、化學(xué)溶液沉積和其它類似的沉積工藝的沉積工藝形成柵極介質(zhì)層13。還可以利用上述工藝的任意組合形成柵極介質(zhì)層13。典型地,柵極介質(zhì)層13 具有從Inm到IOnm的范圍內(nèi)的厚度。在一個(gè)實(shí)例中,柵極介質(zhì)層13具有從2nm到5nm的范圍內(nèi)的厚度。在一個(gè)實(shí)施例中,柵極介質(zhì)層13與襯底5的表面(例如,上表面)直接物理接觸。柵極導(dǎo)體14可以由單晶Si、SiGe、SiGeC或其組合構(gòu)成。在另一個(gè)實(shí)施例中,柵極導(dǎo)體14還包括金屬和/或硅化物。在另外的實(shí)施例中,柵極導(dǎo)體14由上述提及的導(dǎo)電材料的多層組合構(gòu)成。在一個(gè)實(shí)例中,柵極導(dǎo)體14由多晶硅的單層構(gòu)成??梢酝ㄟ^(guò)化學(xué)氣相沉積(CVD)或物理氣相沉積(PVD)形成柵極導(dǎo)體14。在一個(gè)實(shí)施例中,柵極導(dǎo)體14被摻雜為P型導(dǎo)電性。例如,可以用元素周期表中的如硼的III A族元素?fù)诫s柵極導(dǎo)體14,離子注入劑量范圍從lE15cnT2到約5E16cnT2。適合形成柵極導(dǎo)體14的各種CVD工藝包括但不限于常壓CVD(APCVD)、低壓 CVD (LPCVD)和等離子體增強(qiáng)CVD (EPCVD)、金屬有機(jī)CVD (MOCVD)及其組合。典型地,柵極導(dǎo)體14具有從Inm到20nm的范圍內(nèi)的厚度。在一個(gè)實(shí)例中,柵極導(dǎo)體14具有從5nm到IOnm 的范圍內(nèi)的厚度。圖4示出了向襯底5注入摻雜劑以提供源極和漏極區(qū)域20,25。在鄰近其上存在柵極結(jié)構(gòu)15的襯底5的第一部分的襯底5的部分中的第一導(dǎo)電性的阱35內(nèi)形成第二導(dǎo)電性的源極區(qū)域20和第二導(dǎo)電性的漏極區(qū)域25??梢允褂美幼⑷牍に囆纬稍礃O和漏極的擴(kuò)展區(qū)域。更具體地說(shuō),在一個(gè)實(shí)例中, 當(dāng)形成源極和漏極擴(kuò)展區(qū)域時(shí),摻雜劑元素可以是硼或BF2。可以利用在0. 2keV到3. OkeV 范圍內(nèi)的注入能量以從5X IO14原子/cm2到5X IO15原子/cm2范圍內(nèi)的注入劑量注入硼。 可以利用在1. OkeV到15. OkeV范圍內(nèi)的注入能量以從5 X IO14原子/cm2到5 X IO15原子/ cm2范圍內(nèi)的注入劑量注入BF2。仍參考圖4,形成與柵極結(jié)構(gòu)15的側(cè)壁直接物理接觸的隔離物42。隔離物42可以由氧化物,即SiO2,構(gòu)成但是還可以包括氮化物或氧氮化物材料。每個(gè)隔離物42可以具有從50. Onm到100. Onm范圍內(nèi)的寬度??梢酝ㄟ^(guò)沉積和蝕刻工藝形成隔離物42。例如,可以使用包括但不限于化學(xué)氣相沉積(CVD)、等離子體輔助CVD和低壓化學(xué)氣相沉積(LPCVD) 的沉積工藝沉積保形介質(zhì)層。沉積之后,接著使用如反應(yīng)離子蝕刻的各向異性等離子體蝕刻工序蝕刻保形介質(zhì)層以限定隔離物42的幾個(gè)形狀(geometry)??梢韵蛞r底5注入源極和漏極區(qū)域20,25,即,深源極和漏極區(qū)域。典型地,摻雜源極和漏極區(qū)域20,25以提供第二導(dǎo)電性,并且襯底的溝道部分40具有第一導(dǎo)電性。典型地, 源極和漏極區(qū)域20,25具有與源極和漏極擴(kuò)展區(qū)域相同的導(dǎo)電性。用于具有ρ型導(dǎo)電性的源極和漏極區(qū)域20,25的典型注入元素可以包括硼或BF2??梢岳脧?. OkeV到8. OkeV 范圍內(nèi)的注入能量以從IX IO15原子/cm2到7 X IO15原子/cm2范圍內(nèi)的劑量用硼注入源極和漏極區(qū)域20,25。還可以利用從5. OkeV到40. OkeV范圍內(nèi)的注入能量以從1 X IO15原子 /cm2到7X IO15原子/cm2范圍內(nèi)的劑量用BF2注入源極和漏極區(qū)域20,25??梢岳脧募s 3. OkeV到15. OkeV的能量以從約1 X IO15原子/cm2到約7 X IO15原子/cm2的劑量用磷注入具有η型導(dǎo)電性的源極和漏極區(qū)域20,25??梢酝ㄟ^(guò)反向摻雜襯底5的阱區(qū)域35形成源極和漏極區(qū)域20,25,其中反向摻雜區(qū)域提供源極和漏極區(qū)域20,25并且在源極和漏極區(qū)域 20,25之間的阱區(qū)35的剩余部分提供襯底的溝道部分40。在一個(gè)實(shí)施例中,其中處理半導(dǎo)體器件100以提供η型場(chǎng)效應(yīng)晶體管100,用ρ型摻雜劑摻雜襯底的溝道部分40并且用η 型摻雜劑摻雜源極和漏極區(qū)域20,25。圖5示出了在漏極區(qū)域25內(nèi)形成第一導(dǎo)電性的摻雜區(qū)域30以在半導(dǎo)體器件100 的漏極側(cè)上提供集成雙極晶體管。在漏極區(qū)域25中但不在源極區(qū)域20中形成第一導(dǎo)電性的摻雜區(qū)域30,從而提供非對(duì)稱源極和漏極配置。在一個(gè)實(shí)施例中,通過(guò)離子注入提供摻雜區(qū)域30。在第二導(dǎo)電性的漏極區(qū)域25中有選擇地注入第一導(dǎo)電性的摻雜區(qū)域30,注入掩模80可以與離子注入工藝結(jié)合使用。注入掩模80可以由光致抗蝕劑材料構(gòu)成。在另一個(gè)實(shí)施例中,可以通過(guò)由介質(zhì)層構(gòu)成的硬掩模提供注入掩模80。在一個(gè)實(shí)施例中,注入掩模 80暴露漏極區(qū)域25的要形成摻雜區(qū)域30的部分,并且位于其上并保護(hù)器件和襯底5的剩余部分??梢酝ㄟ^(guò)利用如,例如CVD、PECVD、蒸發(fā)或旋涂的沉積工藝,在至少柵極結(jié)構(gòu)15、 源極區(qū)域20和漏極區(qū)域25上沉積的光致抗蝕劑材料的均厚層提供注入掩模80。利用包括將光致抗蝕劑材料曝光到輻射圖形,并且利用抗蝕劑顯影劑顯影曝光的光致抗蝕劑材料的光刻工藝將光致抗蝕劑材料的均厚層構(gòu)圖成注入掩模80以提供暴露漏極區(qū)域25的要被注入第一導(dǎo)電性的摻雜區(qū)域的部分的開(kāi)口。
仍參考圖5,在形成注入掩模80后,進(jìn)行離子注入以向漏極區(qū)域25的暴露部分引入摻雜劑。提供漏極區(qū)域25的摻雜區(qū)域30的注入摻雜劑典型地具有與漏極區(qū)域25相反的導(dǎo)電性。摻雜區(qū)域30典型地具有與襯底5的溝道部分40相同的導(dǎo)電性。第一導(dǎo)電性的摻雜區(qū)域30提供集成雙極晶體管的發(fā)射極區(qū)域,具有第二導(dǎo)電性的漏極區(qū)域25的剩余部分提供集成雙極晶體管的基極區(qū)域。用于具有ρ型導(dǎo)電性的摻雜區(qū)域30的典型注入核素可以包括硼或BF2??梢岳脧?. OkeV到8. OkeV范圍內(nèi)的能量以從1 X IO15原子/cm2到7X IO15原子/cm2范圍內(nèi)的劑量用硼注入摻雜區(qū)域30。還可以利用從5. OkeV到40. OkeV范圍內(nèi)的注入能量以從1 X IO15 原子/cm2到7 X IO15原子/cm2范圍內(nèi)的劑量用BF2注入摻雜區(qū)域30??梢岳脧募s3. OkeV 到15. OkeV的能量以從約1 X IO15原子/cm2到約7 X IO15原子/cm2的劑量用磷注入具有η 型導(dǎo)電性的摻雜區(qū)域30。在一個(gè)實(shí)施例中,其中處理半導(dǎo)體器件100以提供η型場(chǎng)效應(yīng)晶體管100,用ρ型摻雜劑摻雜摻雜區(qū)域30,用ρ型摻雜劑摻雜襯底,并且用η型摻雜劑摻雜源極和漏極區(qū)域 20,25。在一個(gè)實(shí)施例中,其中處理半導(dǎo)體器件100以提供ρ型場(chǎng)效應(yīng)晶體管100,用η型摻雜劑摻雜摻雜區(qū)域30,用η型摻雜劑摻雜襯底,并且用ρ型摻雜劑摻雜源極和漏極區(qū)域20, 25。在形成第一導(dǎo)電性的摻雜區(qū)域30之后,接著使用氧灰化移除注入掩模80。在一個(gè)實(shí)施例中,在所有的注入工藝步驟完成后進(jìn)行退火處理步驟以減少制造工藝的熱預(yù)算。在源極和漏極注入后,對(duì)該結(jié)構(gòu)退火以促進(jìn)摻雜劑核素的擴(kuò)散??梢酝ㄟ^(guò)如快速熱退火的退火處理活化源極和漏極區(qū)域。在一個(gè)實(shí)例中,使用從750°C到1200°C范圍內(nèi)的溫度用從1. 0秒到20. 0秒范圍內(nèi)的時(shí)間周期進(jìn)行快速熱退火溫度??梢栽谒械淖⑷牍に嚥襟E完成后進(jìn)行退火處理以減少制造工藝的熱預(yù)算。
將硅化物接觸50形成到柵極結(jié)構(gòu)15以及源極和漏極區(qū)域20,25。硅化物形成典型地要求在含-Si材料的表面上沉積如Ni、Co或Ti的難熔金屬。沉積后,接著使用如快速熱退火的熱處理對(duì)該結(jié)構(gòu)進(jìn)行退火步驟。在熱退火期間,沉積的金屬與Si反應(yīng)形成金屬半導(dǎo)體合金,例如硅化物??梢栽诒P谓橘|(zhì)材料51的頂上沉積層間介質(zhì)52。層間介質(zhì)52可以選自如Si02、 Si3N4, SiOxNy> SiC、SiCO、SiCOH和SiCH化合物的含硅材料組成的組;上述含硅材料可以用 Ge ;碳摻雜氧化物;無(wú)機(jī)氧化物;無(wú)機(jī)聚合物;聚合物混合物;如聚酰胺或SiLK 的有機(jī)聚合物;其它含碳材料;如旋涂玻璃和基于倍半硅氧烷材料的有機(jī)-無(wú)機(jī)材料;以及類金剛石碳(DLC,還公知為非晶氫化碳,a-C:H)替代部分或全部Si。層間介質(zhì)52的附加選擇包括 多孔形式的任意前述材料,或處于在處理期間變?yōu)槎嗫谆蚩蓾B透或從多孔和/或可滲透變?yōu)榉强缀?或非可滲透的形式的任意前述材料??梢酝ㄟ^(guò)各種沉積形成層間介質(zhì)層52,包括但不限于溶液旋涂、溶液噴涂、化學(xué)氣相沉積(CVD)、等離子體增強(qiáng)CVD(PECVD)、濺射沉積、反應(yīng)濺射沉積、離子束沉積和蒸發(fā)。 然后構(gòu)圖并蝕刻介質(zhì)材料51的保形層和層間介質(zhì)層52以形成到襯底5的各源極和漏極以及柵極導(dǎo)體區(qū)域的過(guò)孔。形成過(guò)孔后,接著通過(guò)使用如CVD或鍍敷的沉積工藝向過(guò)孔中沉積導(dǎo)電金屬形成互連53。導(dǎo)電金屬可以包括但不限于鎢、銅、鋁、銀、金及其合金。最終結(jié)構(gòu)在圖1中示出。雖然結(jié)合其優(yōu)選實(shí)施例具體示出并描述了本發(fā)明,本領(lǐng)域的技術(shù)人員應(yīng)該明白,在不脫離本發(fā)明的精神和范圍內(nèi)可以進(jìn)行形式和細(xì)節(jié)上的前述和其它改變。因此,旨在本發(fā)明不限于描述和示出的特定形式和細(xì)節(jié),而是落入附加權(quán)利要求的范圍內(nèi)。工業(yè)適用性本發(fā)明可以工業(yè)應(yīng)用于并入在集成電路中的高性能半導(dǎo)體場(chǎng)效應(yīng)晶體管(FET) 器件的設(shè)計(jì)和制造以及應(yīng)用于各種電子器件和電子裝置。
權(quán)利要求
1.一種半導(dǎo)體器件100,所述器件包括柵極結(jié)構(gòu)15,存在于具有第一導(dǎo)電性的襯底5的溝道部分40的頂上;第二導(dǎo)電性的源極區(qū)域20,存在于所述溝道部分40的第一末端;以及第二導(dǎo)電性的漏極區(qū)域25,位于所述溝道的第二末端并包括所述第一導(dǎo)電性的摻雜區(qū)域30,其中所述第一導(dǎo)電性的摻雜區(qū)域30通過(guò)具有所述第二導(dǎo)電性的所述漏極區(qū)域的剩余部分與所述溝道區(qū)域40隔離,其中存在與所述半導(dǎo)體器件的所述漏極區(qū)域集成的雙極晶體管區(qū)域,其中所述雙極晶體管區(qū)域包括由所述第一導(dǎo)電性的所述摻雜區(qū)域提供的發(fā)射極、由具有所述第二導(dǎo)電性的所述漏極的所述剩余部分提供的基極以及由所述第一導(dǎo)電性的所述溝道提供的集電極。
2.根據(jù)權(quán)利要求1的半導(dǎo)體器件,其中所述第一導(dǎo)電性是ρ型并且所述第二導(dǎo)電性是 η型,并且所述半導(dǎo)體器件是η型半導(dǎo)體器件,其中所述襯底由含-Si材料構(gòu)成。
3.根據(jù)權(quán)利要求2的半導(dǎo)體器件,其中提供所述第一導(dǎo)電性的摻雜劑選自由硼、鋁、 鎵及其組合組成的組,并且提供所述第二導(dǎo)電性的摻雜劑選自由銻、砷、磷及其組合組成的組。
4.根據(jù)權(quán)利要求2的半導(dǎo)體器件,其中提供所述第一導(dǎo)電性的所述溝道部分中的摻雜劑濃度小于所述漏極區(qū)域中的所述第一導(dǎo)電性的所述摻雜區(qū)域中的摻雜劑濃度。
5.根據(jù)權(quán)利要求2的半導(dǎo)體器件,其中所述第二導(dǎo)電性的所述源極區(qū)域中的摻雜劑濃度在從1 X IO17原子/cm3到1 X IO20原子/cm3的范圍內(nèi)。
6.根據(jù)權(quán)利要求5的半導(dǎo)體器件,其中提供所述第一導(dǎo)電性的所述溝道區(qū)域中的摻雜劑濃度在從ι χ IO15原子/cm3到1 X IO18原子/cm3的范圍內(nèi)。
7.根據(jù)權(quán)利要求6的半導(dǎo)體器件,其中所述第一導(dǎo)電性的所述摻雜區(qū)域中的摻雜劑濃度在從1 X IO19原子/cm3到1 X IO21原子/cm3的范圍內(nèi)。
8.根據(jù)權(quán)利要求1的半導(dǎo)體器件,其中所述第一導(dǎo)電性是η型并且所述第二導(dǎo)電性是 P型,并且所述半導(dǎo)體器件是P型半導(dǎo)體器件,其中所述襯底由含Si材料構(gòu)成。
9.根據(jù)權(quán)利要求8的半導(dǎo)體器件,其中所述第二導(dǎo)電性的所述源極區(qū)域中的摻雜劑濃度在從IO17原子/cm3到102°原子/cm3的范圍內(nèi)。
10.根據(jù)權(quán)利要求9的半導(dǎo)體器件,其中提供所述第一導(dǎo)電性的所述溝道部分中的摻雜劑濃度在從IO15原子/cm3到IOw原子/cm3的范圍內(nèi)。
11.根據(jù)權(quán)利要求10的半導(dǎo)體器件,其中所述第一導(dǎo)電性的所述摻雜區(qū)域中的摻雜劑濃度在從IO17原子/cm3到102°原子/cm3的范圍內(nèi)。
12.—種形成半導(dǎo)體器件100的方法,所述方法包括在具有第一導(dǎo)電性的阱35的襯底5的第一部分上形成柵極結(jié)構(gòu)15 ;在鄰近其上存在所述柵極結(jié)構(gòu)15的所述襯底的所述第一部分的所述襯底的部分中形成位于所述第一導(dǎo)電性的阱35內(nèi)的第二導(dǎo)電性的源極區(qū)域20和第二導(dǎo)電性的漏極區(qū)域 25 ;以及在所述漏極區(qū)域25內(nèi)形成第二導(dǎo)電性的摻雜區(qū)域30,以在所述半導(dǎo)體器件100的漏極側(cè)提供集成雙極晶體管,其中所述集成雙極晶體管包括由所述第一導(dǎo)電性的所述阱提供的集電極、由所述第二導(dǎo)電性的所述漏極區(qū)域提供的基極以及由存在于所述漏極區(qū)域中的所述第二導(dǎo)電性的所述摻雜區(qū)域提供的發(fā)射極。
13.根據(jù)權(quán)利要求12的方法,其中所述第一導(dǎo)電性是ρ型并且所述第二導(dǎo)電性是η型, 并且所述半導(dǎo)體器件是η型半導(dǎo)體器件。
14.根據(jù)權(quán)利要求13的方法,其中所述襯底由含Si材料構(gòu)成,并且形成所述第一導(dǎo)電性的所述阱區(qū)域包括離子注入選自由硼、鋁、鎵及其組合組成的組的摻雜劑和外延生長(zhǎng)用選自由硼、鋁、鎵及其組合組成的組的摻雜劑原位摻雜的含硅層中的至少一種。
15.根據(jù)權(quán)利要求14的方法,其中形成所述第二導(dǎo)電性的所述源極區(qū)域和所述第二導(dǎo)電性的所述漏極區(qū)域包括向鄰近其上存在所述柵極結(jié)構(gòu)的所述襯底的所述第一部分的所述襯底的所述部分中離子注入選自由銻、砷、磷及其組合組成的組的摻雜劑。
16.根據(jù)權(quán)利要求15的方法,其中在所述漏極區(qū)域內(nèi)形成所述第二導(dǎo)電性的所述摻雜區(qū)域包括離子注入選自由硼、鋁、鎵及其組合組成的組的摻雜劑,以提供具有比所述第一導(dǎo)電性的所述阱區(qū)域的摻雜劑濃度大的摻雜劑濃度的摻雜區(qū)域。
17.根據(jù)權(quán)利要求12的方法,其中所述第一導(dǎo)電性是η型并且所述第二導(dǎo)電性是ρ型。
18.根據(jù)權(quán)利要求17的方法,其中所述襯底由含Si材料構(gòu)成,并且形成所述第一導(dǎo)電性的所述阱區(qū)域包括離子注入選自由銻、砷、磷及其組合組成的組的摻雜劑和外延生長(zhǎng)用選自由銻、砷、磷及其組合組成的組的摻雜劑原位摻雜的含硅層中的至少一種。
19.根據(jù)權(quán)利要求18的方法,其中形成所述第二導(dǎo)電性的所述源極區(qū)域和所述第二導(dǎo)電性的所述漏極區(qū)域包括向鄰近其上存在所述柵極結(jié)構(gòu)的所述襯底的所述第一部分的所述襯底的所述部分中離子注入選自由硼、鋁、鎵及其組合組成的組的摻雜劑。
20.根據(jù)權(quán)利要求19的方法,其中在所述漏極區(qū)域內(nèi)形成所述第二導(dǎo)電性的所述摻雜區(qū)域包括離子注入選自由銻、砷、磷及其組合組成的組的摻雜劑,以提供具有比所述第一導(dǎo)電性的所述阱區(qū)域的摻雜劑濃度大的摻雜劑濃度的摻雜區(qū)域。
全文摘要
一種用于形成具有非對(duì)稱源極和漏極的半導(dǎo)體器件100的方法。在一個(gè)實(shí)施例中,該方法包括在具有第一導(dǎo)電性的阱35的襯底5的第一部分上形成柵極結(jié)構(gòu)15。在與其上存在所述柵極結(jié)構(gòu)的襯底的第一部分鄰近的襯底的部分中形成位于第一導(dǎo)電性的阱35內(nèi)的第二導(dǎo)電性的源極區(qū)域20和第二導(dǎo)電性的漏極區(qū)域25。在漏極區(qū)域中形成第二導(dǎo)電性的摻雜區(qū)域30以在半導(dǎo)體器件的漏極側(cè)提供集成雙極晶體管,其中通過(guò)第一導(dǎo)電性的阱提供集電極,通過(guò)第二導(dǎo)電性的漏極區(qū)域提供基極并且通過(guò)存在于漏極區(qū)域中的第二導(dǎo)電性的摻雜區(qū)域提供發(fā)射極。還提供了通過(guò)上述方法形成的半導(dǎo)體器件。
文檔編號(hào)H01L21/336GK102576731SQ201080048042
公開(kāi)日2012年7月11日 申請(qǐng)日期2010年10月18日 優(yōu)先權(quán)日2009年10月28日
發(fā)明者樸宰垠, 王新琳, 陳向東 申請(qǐng)人:國(guó)際商業(yè)機(jī)器公司