專利名稱:半導體封裝結構的制造方法
技術領域:
本發(fā)明涉及一種半導體元件封裝結構,特別是涉及一導線架結構用以控制半導體元件封裝過程中的材料溢流。
背景技術:
隨著半導體科技的日新月異,電子產(chǎn)業(yè)經(jīng)歷了由體積厚到薄的快速變革,以及從不停歇的微小化制程改良。半導體封裝是一門建立半導體元件之間連結以形成一電路的科學,也由于半導體與電子產(chǎn)業(yè)的不斷進步而快速發(fā)展。半導體封裝通常包含一導線架用以電連接一個或多個半導體元件,例如集成電路晶粒。一般而言,與該導線架連接的晶粒通常藉由打線制程與該導線架的引腳電連接,然后一封膠體將覆蓋并密封該導線架、該連接線、以及該集成電路晶粒,以完成封裝制程。封裝的主要目的在于確保半導體元件以及其連接結構有效且妥善地被保護。近來覆晶式封裝變成一種普遍的方法用于電連接集成電路晶片至一基板或?qū)Ь€架上。更明確地說,在制程中,錫凸塊被置放在該晶片的上表面,而該晶片經(jīng)翻轉并使其上的導電接墊與該基板上的導電接墊相接。接續(xù)加熱該覆晶與該基板并使錫凸塊熔融于該基板的導電接墊之上,該覆晶與該基板接著冷卻以凝固該錫凸塊,以完成該電連接結構。傳統(tǒng)上一旦該覆晶與該基板連結,一底部充膠材料,通常是一種液體黏接用樹脂,設置于該晶片以及該基板中間。該底部充膠材料提供該晶片以及該基板間結構上的連結以及熱穩(wěn)定,并避免環(huán)境的干擾。圖1A顯示習知的覆晶結構10剖面圖,該結構包含有源面朝下的一晶片101,用以與一導線架(未顯示)的引腳103電連接的復數(shù)個凸塊105。當該晶片稍微被下壓并加熱以進一步與該引腳103連接,該凸塊105有可能因為尚未凝固而變形。甚至于該凸塊105會擴散溢流到(見圖1B中的107)該引腳103的下表面,這種情況會造成封裝結構的缺陷。此問題亦會在該覆晶的凸塊植入該引腳103上的導電膠時發(fā)生,因為導電膠也會擴散溢流并造成封裝結構的缺陷。因此,開發(fā)一種新型改良的導線架結構用以容納與限制該溢流材料以避免封裝缺陷確實有其必要。
發(fā)明內(nèi)容
本發(fā)明的一個目的在于提供一覆晶半導體封裝方法,該方法可以避免封裝缺陷并進一步增進元件封裝效率及可靠度。本發(fā)明的另一目的在于提供一覆晶半導體封裝方法,該方法可以藉由本發(fā)明的導線架引腳的一凹槽結構容納與限制半固化材料的溢流。本發(fā)明的另一目的在于提供一覆晶半導體封裝方法,該方法可以用于制造一預成型(pre-molded)半導體封裝結構。本發(fā)明的另一目的在于提供一種半導 體封裝結構的制造方法,該方法包含形成復數(shù)個導電膠于一陣列式導線架的引腳上,其中一凹槽設置于該引腳上與該各導電膠具一預定距離;半固化該導電膠,使得該導電膠處于半固化及黏稠的狀態(tài);提供具有復數(shù)個凸塊的至少一晶片;電連接該晶片與該導線架陣列的引腳,藉由植入該凸塊至該半固化的導電膠,其中該凹槽用以容納與限制該半固化導電膠的溢流;固化該半固化導電膠以緊密接合該晶片;以及形成一封膠體覆蓋該導線架以及該晶片。在一實施例中,其中提供具有復數(shù)個凸塊的至少一晶片的步驟包含形成金凸塊、銅凸塊、結線金凸塊、結線銅凸塊,或金/銅合金凸塊。在另一實施例中,該形成一封膠體覆蓋該導線架以及該晶片的步驟是藉由注塑成型、包覆成型、或底部注膠的方式形成。在另一實施例中,該熱固性導電膠的Tg(玻璃轉換溫度)介于攝氏-40度至175度之間。另一方面,本發(fā)明有一種半導體 裝結構,包含一陣列式的導線架,具有復數(shù)個內(nèi)引腳以及外引腳;一凹槽,設置于該任一內(nèi)引腳上;一半導體晶片,具有復數(shù)個凸塊用以電性連接該半導體晶片以及該內(nèi)引腳;復數(shù)個半固化的導電膠,用以接合該半導體晶片于該內(nèi)引腳之上;以及一封膠體,用以密封并覆蓋該半導體晶片以及該導線架;其中該熱固性導電膠設置于引腳上與引腳邊緣具一預定距離處,且該凹槽設置于該引腳上與該各導電膠具一預定距離處。當該晶片上的凸塊嵌入該導電膠,該凹槽的配置可用以容納與限制該半固化導電膠的溢流,且藉由該半固化的導電膠充分固化后緊密接合該陣列式導線架上的晶片。在一實施例中,該凸塊包含金凸塊、銅凸塊、結線金凸塊、結線銅凸塊,或金/銅合金凸塊。在另一實施例中,該導線架是一預成型(pre-molded)導線架陣列。在另一實施例中,該凹槽可以利用顯影或蝕刻制程形成。另一方面,本發(fā)明有一種預成型(pre-molded)導線架封裝的制造方法,該方法包含形成一半固化的封膠體于一陣列式導線架的復數(shù)個引腳以及一支持載體之間;藉由固化該半固化的封膠體以形成一預成型導線架;連接具有復數(shù)個凸塊的至少一晶片于該等引腳上,各晶片與部分的該引腳藉由復數(shù)個凸塊電性連接;形成一凹槽于各引腳上,該凹槽用以容納與限制該凸塊的溢流;藉由該封膠體覆蓋該晶片以及該導線架陣列;以及分離該被覆蓋的晶片以及該導線架陣列以形成一封裝結構,其中該封裝結構包含被覆蓋的該晶片的其中之一以及一部份的被覆蓋的導線架陣列。在一實施例中,該預成型導線架封裝為一四方扁平無引腳封裝(Quad FlatNon-leaded,QFN)0在另一實施例中,該半固化的封膠體可以不高于該引腳的上表面。在又一實施例中,各引腳具有一內(nèi)引腳以及一外引腳,而該內(nèi)引腳的下表面高于該外引腳的下表面。在又一實施例中,該凸塊可藉由一熱超音波制程直接連接至該導線架的一引腳上。為能進一步了解本發(fā)明的上述與其他的優(yōu)點可透過以下的實施方式與所附的實施例圖來綜合觀察。
圖1A及IB顯示一習知覆晶結構,該結構會因為材料溢流問題而造成封裝缺陷;圖2A及2B根據(jù)本發(fā)明一實施例顯示當具有復數(shù)個凸塊的晶片植入引腳上半固化的導電膠中,以及引腳上的凹槽用以容納與限制該半固化導電膠的溢流;圖2C顯示圖2A及2B中實施例的俯視圖;圖3A至3C顯示本發(fā)明多種凹槽結構的剖面及俯視圖4A至4F顯示本發(fā)明中一層迭步驟以形成一預成型(pre-molded)導線架結構;圖5A至5C顯示一晶片元件的剖面圖,該晶片元件可用于本發(fā)明的覆晶制程;圖6A顯示圖5C中的晶片置放于圖4F中預成型導線架結構;圖6B顯示圖6A的結構覆蓋封膠體形成的一預成型四方扁平無引腳封裝(QuadFlat Non-Leaded Package, QFN)結構;圖7顯示本發(fā)明一導線架陣列的俯視圖;以及圖8顯示一種預成型導線架封裝的制造方法。主要元件符號說明10 覆晶結構100 有源面101 晶片103 引腳105 凸塊107 溢流的凸塊11 晶片111 接墊113 絕緣層115 晶片元件13 導線架131 引腳131a 內(nèi)引腳131b 外引腳136 凹槽15 凸塊151 材料一153 材料二17 封膠體17’ 第二封膠體19 封膠體表面20 覆晶結構201 晶片202 熱固性導電膠203 引腳204 引腳邊緣205 凸塊206 凹槽207 引腳上表面208 導線架陣列30 基板
302熱固性導電膠303引腳306凹槽306’凹槽3061第二凹槽31支持載體
41膠帶60覆晶結構800制造方法810步驟820步驟830步驟840步驟850步驟860步驟
具體實施例方式以下所述的詳細內(nèi)容主要是用來舉例說明本發(fā)明中所提的例示裝置或方法,所述內(nèi)容不應用來限定本發(fā)明,而且對于任何與本發(fā)明概念均等的功能與元件皆不脫離本發(fā)明的精神。除非有特別定義,本說明書中所用的技術與科學用語應與本領域技藝人士所通用的相同,任何與本說明所述相關或均等的方法、元件或材料均在本發(fā)明保護涵蓋范圍,以下說明接僅為例示說明。所有用來描述本發(fā)明所提及并含括作為參考的公開物,如所述的設計、方法主要是用來揭示并提供對照,并作為與本發(fā)明相關的連接,但不代表本發(fā)明內(nèi)容未在其先完成。如上所述,覆晶式封裝變成一種普遍的方法用于電性連接集成電路晶片至一基板。然而,傳統(tǒng)的覆晶式封裝中,該凸塊或熱固性導電膠會因為尚未固化而擴散溢流到該引腳的下表面(見圖1A及圖1B),這種情況會造成封裝結構的缺陷。本發(fā)明提供一種改良的導線架結構用以容納與限制該溢流材料以避免封裝缺陷,該結構進一步可以增進封裝效率及可靠度。甚至于,該導線架結構可以是一預成型(pre-molded)導線架。根據(jù)圖2A至2C的實施例,一覆晶結構20包含一晶片201,導線架陣列208的復數(shù)個引腳203,位于各引腳203上表面207的一半固化熱固性導電膠202,置放于該晶片201主動面上的復數(shù)個凸塊205以及一凹槽206。當該晶片201被下壓以與該引腳203連接,該凸塊205植入至該熱固性導電膠202中,因為該熱固性導電膠202的狀態(tài)為半固化,接受壓力會造成溢流現(xiàn)象的發(fā)生。不同于習知的覆晶結構(如圖1A及IB所示),該溢流的熱固性導電膠202可由本發(fā)明的一凹槽206容納。就算該半固化的熱固性導電膠202發(fā)生溢流狀況,該凹槽206將會限制溢流的材料,避免擴散至該引腳203的其它部分。本實施例中,該熱固性導電膠202被置放于距離該引腳203邊緣204的一預定距離處,以避免擴散至該引腳203的邊緣204以及兩個側壁209。本發(fā)明中該熱固性導電膠202的Tg (玻璃轉換溫度)介于攝氏零下40度至175度之間,且該半固化的導電膠202可經(jīng)由充分固化以緊密接合該凸塊205以及導線架陣列上的該晶片201。一封膠體(未顯示)可用于覆蓋該導線架陣列以及該晶片,細節(jié)如后實施例所述。圖2C顯示本發(fā)明一覆晶結構20的俯視圖。其中晶片201上的復數(shù)個凸塊20植入位于該導線架陣列引腳203上的熱固性導電膠202,而半固化的該熱固性導電膠202接受壓力會造成溢流現(xiàn)象的發(fā)生,并由本發(fā)明的一凹槽206容納。多種導電凸塊材料可被運用于連接覆晶以及導線架陣列引腳203,例如金凸塊、銅凸塊、結線金凸塊、結線銅凸塊,或金/銅合金凸塊。如圖3A所示的另一實施例,不同于將該導電膠302設置于“靠近”該凹槽,該導電膠302實際上設置于該凹槽306內(nèi)。換句話說,如圖3A1所示,該導電膠302被該凹槽306圍繞,而該凹槽306用于容納大部分或全部的溢流的該導電膠302。當凸塊植入位于該熱固性導電膠302中,該熱固性導電膠302會如圖2B中所示的發(fā)生溢流現(xiàn)象,然而,本實施例中溢流的熱固性導電膠302并不會擴散至該引腳303的其它部分,因此不會造成封裝結構·的缺陷。另一個相似的實施例如圖3B及3B1所示,一凹槽306’的深度較該凹槽306深以避免該導電膠302的溢流。另一個相似的實施例如圖3C及3C1所示,該結構存在一第二凹槽3061以避免該導電膠302的溢流。以上實施例所述之結構并不限于容納及限制溢流的導電膠,任何會在該引腳上擴散的材料(例如凸塊之溢流,見圖1A及1B)都包含在本發(fā)明的范圍之內(nèi)。相同地,該半固化的導電膠302可經(jīng)由充分固化以緊密接合該凸塊。一封膠體(未顯示)可用于覆蓋該導線架陣列以及該晶片。因為尺寸小、經(jīng)濟、高良率、以及質(zhì)輕,導線架封裝結構在半導體封裝產(chǎn)業(yè)中日趨重要。四方扁平無引腳封裝(Quad Flat Non-Leaded Package, QFN)也因為快速的訊號傳遞以及較佳的散熱功效而被重視。一實施例中,如上所述的導線架結構也可以應用在QFN封裝,以及一預成型QFN封裝上。如圖4A所示,一封膠體17藉由浸潰(dipping)、網(wǎng)版印刷(screen-printing)、涂布(painting)、方定涂(spin-coating)、或噴霧(spraying)等方式附著在一膠帶41的表面上。該封膠體17可由具有兩階段反應的熱固性材料,例如但不限于聚亞酰胺(polyimide)、聚喹啉(polyquinolin)、苯環(huán)丁烯(benzocyclobutene),或其等同物。本發(fā)明所用的熱固性材料為半固化,亦即半液態(tài)或膠態(tài),因此可以輕易涂布于該膠帶41表面上。同時,該具有兩階段反應的熱固性材料為非導體。如圖4B所示,一導線架陣列13可包含一支持載體31以及置放于該支持載體31上表面的復數(shù)個引腳131。各引腳131具有一內(nèi)引腳131a以及一外引腳131b,而該內(nèi)引腳131a的下表面高于該外引腳131b的下表面。一般而言,該內(nèi)引腳131a用于后續(xù)與積體電路元件的電連接,而該外引腳131b用于后續(xù)與外部電路的電連接。圖4C顯示本發(fā)明中一層迭步驟(lamination process)以連接圖4A及4B中的結構,其中該引腳131完全被附著于該膠帶41下表面的封膠體17包覆。更具體地說,該膠帶41置放于該引腳131的上表面,而該半固化的封膠體17涂布于該導線架13中,包含填滿該支持載體31上表面以及該內(nèi)引腳131a下表面之間的空間。該膠帶41可于圖4D中所示被移除,經(jīng)過固化該封膠體后形成一預成型導線架。如圖4E所示,在完全固化之后,該半固化的封膠體17可以不高于該引腳131的上表面。如圖4F所示,該預成型導線架可以包含位于該引腳上的一凹槽136,用以容納與限制該半固化導電膠的溢流。如上所述,該凹槽136可具有不同的型態(tài)(見圖2A至圖2B、圖3A至圖3C),以確保不會有材料溢流出該引腳,造成封裝上的缺陷。該凹槽136可利用顯影蝕刻制程制作形成。如圖5A所示,一晶片元件115可包含一基板30,復數(shù)個襯墊111,一主動表面100以及一絕緣層113。一實施例中,該基板30為一娃基板而該絕緣層113為一氮化娃層(Si3N4)。氮化硅通常用以作為硅基材料的絕緣層。如圖5B所示,復數(shù)個凸塊15形成于襯墊111上,該凸塊15可由兩種不同的材料組成151以及153。承上所述,多種導電材料可用來制作凸塊,例如金凸塊、銅凸塊、結線金凸塊、結線銅凸塊,或金/銅合金凸塊。更甚,如圖5C所示,可進一步藉由一切割程序形成復數(shù)個分離的晶片元件11。本發(fā)明一實施例如圖6A所示,一覆晶結構60可包含一分離的晶片11 (見圖5C)·置放于該預成型封裝結構上(見圖4F)。更明確地說,該晶片元件11經(jīng)翻轉使得該有源面100朝下后,該凸塊15置放于該內(nèi)引腳131a的上表面并電連接該晶片元件11與該預成型封裝結構。該凸塊15可由兩種不同的材料組成151以及153,且該凸塊15可藉由一熱超音波制程與該內(nèi)引腳131a連接。該凸塊15也可以藉由前述的熱固化導電膠與該內(nèi)引腳131a連接。如圖6A所示,在該內(nèi)引腳131a上的該凹槽136用以容納與限制該半固化導電膠的溢流,因此溢流的凸塊材料不會如圖1A及圖1B般擴散到該引腳的其它部分。該凹槽136可具有不同的型態(tài)(見圖2A至圖2B、圖3A至圖3C),以確保不會有材料溢流出該引腳,造成封裝上的缺陷,而且該不同的凹槽型態(tài)適用于本發(fā)明所有實施例中。如圖6B所示,一第二封膠體17’可后續(xù)施加覆蓋于該晶片元件11、該導線架13(包含內(nèi)引腳131a以及部分的外引腳131b)、以及該凸塊15上,藉以完成一預成型QFN封裝制程。一實施例中,該封膠體的表面19可不高于該導線架13的上表面。該封膠體17以及該第二封膠體17'可為相同材料。該封膠體17可藉由注塑成型(injection molding)、包覆成型(over molding)、或底部充膠成型(underfill potting)覆蓋該導線架13以及晶片11。圖7顯示本發(fā)明一導線架陣列13的俯視圖,該導線架陣列13包含復數(shù)個引腳131(包含內(nèi)引腳131a以及外引腳131b)。本發(fā)明的凹槽可形成于該內(nèi)引腳131a上以容納與限制該半固化導電膠的溢流。該凹槽136可利用顯影蝕刻制程制作完成。本發(fā)明的另一目的在于揭露一種預成型導線架封裝的制造方法800,該方法包含形成一半固化的封膠體于一導線架陣列的復數(shù)個引腳以及一支持載體之間810 ;藉由固化該半固化的封膠體以形成一預成型導線架820 ;連接具有復數(shù)個凸塊的至少一晶片于該等引腳上,各晶片與部分的該引腳藉由復數(shù)個凸塊電連接830 ;形成一凹槽于各引腳上,該凹槽用以容納與限制該凸塊的溢流840 ;藉由該封膠體覆蓋該晶片以及該導線架陣列850 ;以及分割該被覆蓋的晶片以及該導線架陣列以形成一封裝結構,其中該封裝結構包含被覆蓋的該晶片的其中之一以及一部份的被覆蓋的導線架陣列860。一實施例中,該形成一半固化的封膠體于一導線架陣列的復數(shù)個引腳以及一支持載體之間的步驟810包含涂覆一半固化封膠體于一膠帶的背面,藉由一層迭步驟置放該膠帶于該引腳的上表面,并于后續(xù)步驟中移除該膠帶。如圖4C以及4D所示,該膠帶41涂覆了一封膠體17,并置放于該導線架陣列13引腳的上表面,且該膠帶于一層迭制程后被移除。一封膠體可藉由浸潰(dipping)、網(wǎng)版印刷(screen-printing)、涂布(painting)、旋涂(spin-coating)、或噴霧(spraying)等方式附著上一膠帶41的下表面。于另一實施例中,如圖3A及3B所示,于各引腳上該形成凹槽的步驟840包含形成一凹槽圍繞該凸塊。于另一實施例中,該預成型導線架封裝為一四方扁平無引腳封裝(Quad Flat Non-LeadedPackage)。本發(fā)明之技術內(nèi)容及技術特點已揭示如上,然而熟悉本項技術之人士仍可能基于本發(fā)明之教示及揭示而作種種不背離本發(fā)明精神之替換及修飾。因此,本發(fā)明之保護范圍應不限于實施例所揭示者,而應包括各種不背離本發(fā)明之替換及修飾,并為以下之申請專 利范圍所涵蓋。
權利要求
1.一種半導體封裝結構的制造方法,該方法包含形成復數(shù)個導電膠于一導線架陣列的引腳上,其中一凹槽設置于該引腳上與該各導電膠分離一預定距離處;半固化該導電膠,使得該導電膠處于半固化或黏稠的狀態(tài);提供具有復數(shù)個凸塊的至少一晶片;電連接該晶片與該導線架陣列的引腳,藉由植入該凸塊至該半固化的導電膠,其中該凹槽用以容納與限制該半固化導電膠的溢流;固化該半固化導電膠以緊密接合該晶片;以及形成一封膠體覆蓋該導線架以及該晶片。
2.如權利要求1所述的制造方法,其中提供具有復數(shù)個凸塊的至少一晶片的步驟包含形成金凸塊、銅凸塊、結線金凸塊、結線銅凸塊或金/銅合金凸塊。
3.如權利要求1所述的制造方法,進一步包含固化該封膠體的步驟。
4.如權利要求3所述的制造方法,進一步包含分割該導線架陣列的步驟。
5.如權利要求1所述的制造方法,其中該導線架陣列是一預成型(pre-molded)導線架陣列。
6.如權利要求1所述的制造方法,其中該形成一封膠體覆蓋該導線架以及該晶片的步驟是藉由注塑成型(injection molding)、包覆成型(over molding)、或底部充膠成型 (underfill potting)的方式形成。
7.如權利要求1所述的制造方法,其中形成復數(shù)個導電膠于一導線架陣列的引腳上, 其中一凹槽設置于該引腳上與該各導電膠分離一預定距離處的步驟包含形成圍繞該導電膠的一凹槽。
8.一種半導體封裝結構,包含一導線架陣列,具有復數(shù)個內(nèi)引腳以及外引腳;一凹槽,設置于該內(nèi)引腳上;一半導體晶片,具有復數(shù)個凸塊用以電連接該半導體晶片以及該內(nèi)引腳;復數(shù)個半固化的導電膠,用以接合該半導體晶片于該內(nèi)引腳之上;以及一封膠體,用以密封并覆蓋該半導體晶片以及該導線架;其中該凹槽設置于該引腳上與該各導電膠分離一預定距離處,且當該晶片上之凸塊植入至該導電膠,該凹槽經(jīng)配置以容納與限制該半固化導電膠的溢流,且該半固化的導電膠經(jīng)由充分固化以緊密接合導線架陣列上的該晶片。
9.如權利要求8所述的半導體封裝結構,其中該凸塊包含金凸塊、銅凸塊、結線金凸塊、結線銅凸塊,或金/銅合金凸塊。
10.如權利要求8所述的半導體封裝結構,其中該封膠體進一步被固化且該導線架陣列進一步被分割。
11.如權利要求8所述之半導體封裝結構,其中該導線架陣列是一預成型 (pre-molded)導線架陣列。
12.如權利要求11所述之半導體封裝結構,其中該預成型導線架陣列包含一支持載體、置放于該支持載體上的復數(shù)個引腳,其中引腳該包含內(nèi)引腳以及外引腳、以及半固化的第二封膠體,其中該第二封膠體涂覆于一膠帶上,該膠帶置放于該內(nèi)引腳的頂部表面用以涂布與覆蓋該導線架。
13.如權利要求12所述之半導體封裝結構,其中該膠帶于后續(xù)步驟中被移除且該第二封膠體被固化。
14.如權利要求8所述的半導體封裝結構,其中該凹槽圍繞該導電膠以避免該導電膠溢流。
15.—種預成型(pre-molded)導線架封裝的制造方法,該方法包含形成一半固化的封膠體于一導線架陣列的復數(shù)個引腳以及一支持載體之間;藉由固化該半固化的封膠體以形成一預成型導線架;連接具有復數(shù)個凸塊的至少一晶片于該等引腳上,各晶片與部分的該引腳藉由復數(shù)個凸塊電連接;形成一凹槽于各引腳上,該凹槽用以容納與限制該凸塊的溢流;藉由該封膠體覆蓋該晶片以及該導線架陣列;以及分割該被覆蓋的該晶片以及該導線架陣列以形成一封裝結構,其中該封裝結構包含一被覆蓋的該晶片以及一部份的被覆蓋的導線架陣列。
16.如權利要求15所述的制造方法,其中形成一半固化的封膠體的步驟包含涂覆一半固化封膠體于一膠帶的背面,藉由一層迭步驟置放該膠帶于該引腳的上表面,并于后續(xù)步驟中移除該膠帶。
17.如權利要求16所述的制造方法,其中該涂覆一半固化封膠體于一膠帶的背面的步驟包含一浸潰(dipping)、網(wǎng)版印刷(screen-printing)、涂布(painting)、旋涂 (spin-coating)、或噴霧(spraying)制程。
18.如權利要求15所述的制造方法,其中形成一凹槽的步驟包含形成一凹槽圍繞該凸塊。
19.如權利要求15所述的制造方法,其中藉由該封膠體覆蓋該晶片以及該導線架陣列的步驟是藉由注塑成型(injection molding)、包覆成型(over molding)、或底部充膠成型 (underfill potting)的方式形成。
20.如權利要求15所述的制造方法,其中連接具有復數(shù)個凸塊的至少一晶片于該等引腳上包含藉由一熱超音波(thermo-ultrasonic )制程直接連接該凸塊與該導線架陣列的引腳。
21.如權利要求15所述的制造方法,其中該預成型導線架封裝為一四方扁平無引腳封裝(Quad Flat Non-Leaded Package, QFN)。
全文摘要
本發(fā)明揭露一種半導體封裝結構的制造方法,根據(jù)本發(fā)明一實施例,該方法包含形成復數(shù)個導電膠于一導線架陣列的引腳上,其中一凹槽設置于該引腳上與該各導電膠分離一預定距離處;部分固化該導電膠,使得該導電膠處于半固化及黏稠的狀態(tài);提供具有復數(shù)個凸塊的至少一晶片;藉由植入該凸塊至該半固化的導電膠以電連接該晶片與該導線架陣列的引腳,其中該凹槽用以容納與限制該半固化導電膠的溢流;固化該半固化導電膠以緊密接合該晶片;以及形成一封膠體覆蓋該導線架以及該晶片。該方法亦可用于預成型(pre-molded)導線架封裝。
文檔編號H01L21/56GK103000538SQ20121033569
公開日2013年3月27日 申請日期2012年9月11日 優(yōu)先權日2011年9月14日
發(fā)明者沈更新 申請人:南茂科技股份有限公司