一種圖像傳感器制備工藝的制作方法
【專利摘要】本發(fā)明涉及半導(dǎo)體領(lǐng)域,具體涉及一種圖像傳感器制備工藝,包括如下步驟:步驟S1、提供一半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)的頂部設(shè)置有溝槽,所述溝槽中形成有引線,所述半導(dǎo)體結(jié)構(gòu)頂部和所述溝槽暴露的表面覆蓋有第一介電層;步驟S2:沉積第二介電層覆蓋在所述第一介電層和所述引線的上表面并將所述溝槽進(jìn)行填充;步驟S3:進(jìn)行一反刻蝕的工藝,以降低所述第二介電層的厚度,并在溝槽上方的第二介電層表面形成凸?fàn)罱Y(jié)構(gòu);步驟S4:對所述第二介電層進(jìn)行平坦化處理,藉由所述凸?fàn)罱Y(jié)構(gòu)來提高所述第二介電層的研磨后的表面平整度。
【專利說明】一種圖像傳感器制備工藝
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及半導(dǎo)體領(lǐng)域,具體涉及一種圖像傳感器制備工藝。
【背景技術(shù)】
[0002]CMOS圖像傳感器屬于光電元器件,CMOS圖像傳感器由于其制造工藝和現(xiàn)有集成電路制造工藝兼容,同時其性能比原有的電荷耦合器件(CCD)圖像傳感器有很多優(yōu)點,而逐漸成為圖像傳感器的主流。CMOS圖像傳感器可以將驅(qū)動電路和像素集成在一起,簡化了硬件設(shè)計,同時也降低了系統(tǒng)的功耗。CMOS圖像傳感器由于在采集光信號的同時就可以取出電信號,還能實時處理圖像信息,速度比CXD圖像傳感器快,同時CMOS圖像傳感器還具有價格便宜,帶寬較大,防模糊,訪問的靈活性和較大的填充系數(shù)的優(yōu)點而得到了大量的使用,廣泛應(yīng)用于工業(yè)自動控制和消費電子等多種產(chǎn)品中,如監(jiān)視器,視頻通訊,玩具等。鑒于CMOS圖像傳感器的諸多優(yōu)點,現(xiàn)在CIS的研究和發(fā)展是要利用其系統(tǒng)集成的優(yōu)點來實現(xiàn)多功能和智能化;利用其具有訪問靈活的優(yōu)點,可以通過只讀出感光面上感興趣的小區(qū)域來實現(xiàn)高的幀速率CMOS ;同時CMOS圖像傳感器寬動態(tài)范圍,高分辨率和低噪聲技術(shù)也在不斷發(fā)展。
[0003]現(xiàn)有技術(shù)中圖像傳感器的制備部分制備流程可參照圖1a?Ib所示,首先提供一包括第一晶圓I和第二晶圓2的半導(dǎo)體結(jié)構(gòu),第一晶圓包括襯底Ia和氧化層lb,同樣的第二晶圓2包括襯底2a和氧化層2b ;此外,在第二晶圓2頂部還設(shè)置有一溝槽,在溝槽中設(shè)置有一電極4,在襯底2a頂部和溝槽暴露的表面均覆蓋有第一介電層3,結(jié)構(gòu)如圖1所示;之后沉積一層較厚的第二介電層5覆蓋在第一介電層3之上并將溝槽剩余的部分進(jìn)行填充,如圖2所示,之后對第二介電層5進(jìn)行平坦化處理。但是本領(lǐng)域技術(shù)人員發(fā)現(xiàn),在對第二介電層5進(jìn)行平坦化處理后,剩余的第二介電層5在不同位置處的厚度差異性很大。這是在沉積第二介電層5時,溝槽頂部的介電層會相應(yīng)的形成有凹槽,因此在進(jìn)行研磨時,凹槽附近的第二介電層5研磨速率一般來說會大于其他位置處的研磨速率,進(jìn)而很容易產(chǎn)生蝶形缺陷(Dishing)6。以上問題這是本領(lǐng)域技術(shù)人員所不期望看到的。
【發(fā)明內(nèi)容】
[0004]本發(fā)明根據(jù)現(xiàn)有技術(shù)的不足提供了一種圖像傳感器的制備方法,包括如下步驟:
[0005]步驟S1、提供一半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)的頂部設(shè)置有溝槽,所述溝槽中形成有引線,所述半導(dǎo)體結(jié)構(gòu)頂部和所述溝槽暴露的表面覆蓋有第一介電層;
[0006]步驟S2:沉積第二介電層覆蓋在所述第一介電層和所述引線的上表面并將所述溝槽進(jìn)行填充;
[0007]步驟S3:進(jìn)行一反刻蝕的工藝,以降低所述第二介電層的厚度,并在溝槽上方的第二介電層表面形成凸?fàn)罱Y(jié)構(gòu);
[0008]步驟S4:對所述第二介電層進(jìn)行平坦化處理,藉由所述凸?fàn)罱Y(jié)構(gòu)來提高所述第二介電層的研磨后的表面平整度。
[0009]上述的制備工藝,其中,所述半導(dǎo)體結(jié)構(gòu)包括一第一晶圓和鍵合在第一晶圓之上的第二晶圓;
[0010]所述第一晶圓和所述第二晶圓均包括一襯底和一氧化層,且所述第一晶圓和所述第二晶圓各自包括的氧化層之間接觸面為鍵合面。
[0011]上述的制備工藝,其中,所述第一晶圓和所述第二晶圓各自包括的氧化層中均設(shè)置有至少一個第一金屬層,且所述第一晶圓和所述第二晶圓中的第一金屬層均一對一地上下重疊并接觸。
[0012]上述的制備工藝,其中,所述第二晶圓的襯底內(nèi)一預(yù)設(shè)深度內(nèi)還設(shè)置有第二金屬層,且該第二金屬層與所述引線接觸。
[0013]上述的制備工藝,其中,所述引線為T型金屬,且該引線頂部開設(shè)有一凹槽。
[0014]上述的制備工藝,其中,所述第二介電層為氧化硅。
[0015]上述的制備工藝,其中,反刻蝕的工藝包括光刻和干法刻蝕工藝。
[0016]上述的制備工藝,其中,所述凸?fàn)罱Y(jié)構(gòu)位于所述溝槽頂部和/或溝槽附近。
[0017]上述的制備工藝,其中,所述平坦化處理為化學(xué)機械研磨。
[0018]本發(fā)明通過采用反刻蝕工藝,來準(zhǔn)確控制平坦化工藝的終點,提高薄膜均勻性及降低成本,進(jìn)而可改善圖像傳感器的成像質(zhì)量,從而運用于大規(guī)模生產(chǎn)。
【專利附圖】
【附圖說明】
[0019]通過閱讀參照以下附圖對非限制性實施例所作的詳細(xì)描述,本發(fā)明及其特征、夕卜形和優(yōu)點將會變得更明顯。在全部附圖中相同的標(biāo)記指示相同的部分。并未刻意按照比例繪制附圖,重點在于示出本發(fā)明的主旨。
[0020]圖1a?Id為現(xiàn)有技術(shù)中制備圖像傳感器的部分工藝流程圖。
[0021]圖2a為本發(fā)明的半導(dǎo)體結(jié)構(gòu)示意圖;
[0022]圖2b為本發(fā)明沉積第二介電層的示意圖;
[0023]圖2c (I)和圖2c (2)為本發(fā)明進(jìn)行反刻蝕工藝之后兩個實施例圖;
[0024]圖2d為本發(fā)明進(jìn)行研磨處理后的示意圖。
【具體實施方式】
[0025]在下文的描述中,給出了大量具體的細(xì)節(jié)以便提供對本發(fā)明更為徹底的理解。然而,對于本領(lǐng)域技術(shù)人員而言顯而易見的是,本發(fā)明可以無需一個或多個這些細(xì)節(jié)而得以實施。在其他的例子中,為了避免與本發(fā)明發(fā)生混淆,對于本領(lǐng)域公知的一些技術(shù)特征未進(jìn)行描述。
[0026]為了徹底理解本發(fā)明,將在下列的描述中提出詳細(xì)的步驟以及詳細(xì)的結(jié)構(gòu),以便闡釋本發(fā)明的技術(shù)方案。本發(fā)明的較佳實施例詳細(xì)描述如下,然而除了這些詳細(xì)描述外,本發(fā)明還可以具有其他實施方式。
[0027]本發(fā)明提供了一種圖像傳感器制備工藝,具體如下。
[0028]步驟S1:首先提供一半導(dǎo)體結(jié)構(gòu)100,其用以制備CMOS圖像傳感器??蓞⒄請D2a所示,該半導(dǎo)體結(jié)構(gòu)100的頂部設(shè)置有溝槽,在溝槽中形成有引線14,半導(dǎo)體結(jié)構(gòu)100頂部和溝槽暴露的表面覆蓋有第一介電層13,該第一介電層13還將位于溝槽底部之上的引線14與半導(dǎo)體結(jié)構(gòu)100間隔開來,同時引線14兩側(cè)與溝槽側(cè)壁之間保留有一定空隙。
[0029]下面對半導(dǎo)體結(jié)構(gòu)100進(jìn)行描述:繼續(xù)參照圖2a,該半導(dǎo)體結(jié)構(gòu)100包括第一晶圓10和第二晶圓11。第一晶圓10包括襯底1a和位于襯底1a上的氧化層1b ;第二晶圓11包括襯底Ila和位于襯底Ila下方的氧化層Ilb ;采用正面鍵合工藝將第一晶圓10和第二晶圓11鍵合在一起,其中,氧化層1b與氧化層Ilb相接觸。
[0030]在第一晶圓10和第二晶圓11所各自包含的氧化層均設(shè)置有至少一第一金屬層,且第一晶圓10和第二晶圓11中的金屬層均一對一地上下重疊并接觸。在氧化層1b中設(shè)置有第一金屬層1c,在氧化層Ilb中設(shè)置有第一金屬層lie,第一金屬層1c和第一金屬層Ilc形成接觸。同時,在第二晶圓11的襯底Ila內(nèi)一預(yù)設(shè)深度內(nèi)還設(shè)置有第二金屬層15,該第二金屬層15的頂面位于襯底Ila的上表面以下,且與引線14接觸,用于電極的引出。在第二晶圓11頂部設(shè)置有至少一溝槽,在溝槽中形成有電極14,電極14的底部與第二金屬層15形成接觸。
[0031]上述結(jié)構(gòu)采用本領(lǐng)域所慣用的工藝手段所制備而成,因此在本發(fā)明中并未詳盡敘述,但是這并不影響本發(fā)明的保護(hù)范圍。
[0032]步驟S2:沉積第二介電層17覆蓋在第一介電層13和引線14的上表面并將所述溝槽進(jìn)行填充,如圖2b所示。
[0033]作為可選項,該第二介電層17為氧化硅薄膜,其厚度相比較第一介電層15要厚很多。在完成沉積第二介電層17后,由于第二晶圓頂部溝槽的存在,因此導(dǎo)致沉積的第二介電層17在溝槽頂部的位置形成有凹陷20。
[0034]步驟S3:進(jìn)行一反刻蝕的工藝,以降低第二介電層17的厚度,并在溝槽上方的第二介電層17表面形成凸?fàn)罱Y(jié)構(gòu)30。
[0035]其中,該反刻蝕工藝包括光刻和干法刻蝕工藝,即先利用光刻制備出具有開口圖案的光刻膠,之后以光刻膠為刻蝕研磨刻蝕移除開口下方的第二介電層17,以形成凸?fàn)罱Y(jié)構(gòu)30。具體的光刻和干法刻蝕工藝為本領(lǐng)域所公知,在此不予詳盡贅述。
[0036]可選的,形成的凸?fàn)罱Y(jié)構(gòu)30可具有多種形態(tài)。例如在可選的一實施例中,對第二介電層17進(jìn)行反刻蝕后,在溝槽上方的第二介電層17的表面形成若干凸?fàn)罱Y(jié)構(gòu)20,可參照圖2c(l)所示;在另一可選的實施例中,則在溝槽上方的第二介電層17的表面形成一整體的凸?fàn)罱Y(jié)構(gòu)20,可參照圖2c(2)所示。本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,上述列舉出凸?fàn)罱Y(jié)構(gòu)20并不構(gòu)成本發(fā)明的限制,在其他一些實施例中還可具備其他形狀,僅需保證在溝槽頂部或頂部附近位置處形成凸起的第二介電層結(jié)構(gòu)30即可。
[0037]步驟S3:對第二介電層17進(jìn)行平坦化處理,藉由凸?fàn)罱Y(jié)構(gòu)30來提高第二介電層17的研磨后的表面平整度,且完成研磨工藝后,第二介電層17的頂面與第一介電層13保留一定距離。
[0038]作為可選項,可采用CMP(Chemical Mechanical Polishing,化學(xué)機械研磨)來對第二介電層17進(jìn)行平坦化處理。在傳統(tǒng)技術(shù)中,由于第二介電層17會在溝槽頂部形成有凹陷20,因此會導(dǎo)致該位置處的研磨速率相比較其他位置處的研磨速率較大,很容易產(chǎn)生過研磨的現(xiàn)象,形成圖1d所示的情況。而本發(fā)明通過在溝槽頂部或頂部附近位置處先對第二介電層17進(jìn)行刻蝕形成凸起結(jié)構(gòu)30,在研磨過程中,由于凸起結(jié)構(gòu)30的高度相比較其余位置處的高度較高,在研磨的過程中可起到一個緩沖的作用,避免了由于溝槽處的第二介電層17受到過度研磨從而形成缺陷,有效的改善第二介電層17研磨后的表面平整度。
[0039]之后進(jìn)行金屬隔離柵的制備,刻蝕第二介電層17將引線14的開口予以外露,以及彩色濾光片的填入等后續(xù)工藝,后續(xù)工藝采用本領(lǐng)域所公知的技術(shù)方案,在此不予贅述。
[0040]綜上所述,本發(fā)明披露了一種新型填埋式彩色濾光片結(jié)合引線的工藝,可廣泛應(yīng)用于圖像傳感器(例如前照式,背照式,堆棧式等)等半導(dǎo)體器件領(lǐng)域,在對將引線槽位填充的介電層進(jìn)行平坦化處理之前,先對介電層進(jìn)行一次反刻蝕工藝以在溝槽處形成凸?fàn)罱Y(jié)構(gòu),籍由該些凸?fàn)罱Y(jié)構(gòu)來避免由于介電層在溝槽處的研磨速率過大,進(jìn)而出現(xiàn)的蝶形凹槽。本發(fā)明制程變動小,實現(xiàn)成本較低,并可有效改善介電層研磨后的表面的平整度,為提升圖像傳感器的畫質(zhì)提供保證。
[0041]以上對本發(fā)明的較佳實施例進(jìn)行了描述。需要理解的是,本發(fā)明并不局限于上述特定實施方式,其中未盡詳細(xì)描述的設(shè)備和結(jié)構(gòu)應(yīng)該理解為用本領(lǐng)域中的普通方式予以實施;任何熟悉本領(lǐng)域的技術(shù)人員,在不脫離本發(fā)明技術(shù)方案范圍情況下,都可利用上述揭示的方法和技術(shù)內(nèi)容對本發(fā)明技術(shù)方案做出許多可能的變動和修飾,或修改為等同變化的等效實施例,這并不影響本發(fā)明的實質(zhì)內(nèi)容。因此,凡是未脫離本發(fā)明技術(shù)方案的內(nèi)容,依據(jù)本發(fā)明的技術(shù)實質(zhì)對以上實施例所做的任何簡單修改、等同變化及修飾,均仍屬于本發(fā)明技術(shù)方案保護(hù)的范圍內(nèi)。
【權(quán)利要求】
1.一種圖像傳感器制備工藝,其特征在于,包括如下步驟: 步驟S1、提供一半導(dǎo)體結(jié)構(gòu),所述半導(dǎo)體結(jié)構(gòu)的頂部設(shè)置有溝槽,所述溝槽中形成有引線,所述半導(dǎo)體結(jié)構(gòu)頂部和所述溝槽暴露的表面覆蓋有第一介電層; 步驟S2:沉積第二介電層覆蓋在所述第一介電層和所述引線的上表面并將所述溝槽進(jìn)行填充; 步驟S3:進(jìn)行一反刻蝕的工藝,以降低所述第二介電層的厚度,并在溝槽上方的第二介電層表面形成凸?fàn)罱Y(jié)構(gòu); 步驟S4:對所述第二介電層進(jìn)行平坦化處理,藉由所述凸?fàn)罱Y(jié)構(gòu)來提高所述第二介電層的研磨后的表面平整度。
2.如權(quán)利要求1所述的制備工藝,其特征在于,所述半導(dǎo)體結(jié)構(gòu)包括一第一晶圓和鍵合在第一晶圓之上的第二晶圓; 所述第一晶圓和所述第二晶圓均包括一襯底和一氧化層,且所述第一晶圓和所述第二晶圓各自包括的氧化層之間接觸面為鍵合面。
3.如權(quán)利要求2所述的制備工藝,其特征在于,所述第一晶圓和所述第二晶圓各自包括的氧化層中均設(shè)置有至少一個第一金屬層,且所述第一晶圓和所述第二晶圓中的第一金屬層均一對一地上下重疊并接觸。
4.如權(quán)利要求2所述的制備工藝,其特征在于,所述第二晶圓的襯底內(nèi)一預(yù)設(shè)深度內(nèi)還設(shè)置有第二金屬層,且該第二金屬層與所述弓I線接觸。
5.如權(quán)利要求1所述的制備工藝,其特征在于,所述引線為T型金屬,且該引線頂部開設(shè)有一凹槽。
6.如權(quán)利要求1所述的制備工藝,其特征在于,所述第二介電層為氧化硅。
7.如權(quán)利要求1所述的制備工藝,其特征在于,反刻蝕的工藝包括光刻和干法刻蝕工藝。
8.如權(quán)利要求1所述的制備工藝,其特征在于,所述凸?fàn)罱Y(jié)構(gòu)位于所述溝槽頂部和/或溝槽附近。
9.如權(quán)利要求1所述的制備工藝,其特征在于,所述平坦化處理為化學(xué)機械研磨。
【文檔編號】H01L27/146GK104253139SQ201410526463
【公開日】2014年12月31日 申請日期:2014年9月30日 優(yōu)先權(quán)日:2014年9月30日
【發(fā)明者】胡思平, 朱繼鋒, 肖勝安, 董金文 申請人:武漢新芯集成電路制造有限公司