像素電極層、陣列基板及顯示面板的制作方法
【專利摘要】本發(fā)明公開一種像素電極層,所述像素電極層為透明或半透明膜狀,所述像素電極層設(shè)有多個圓形孔,通過所述多個圓形孔使得液晶分子形成圓形定向排列,達(dá)到全視角效果。本發(fā)明還公開了一種陣列基板和一種顯示面板。
【專利說明】像素電極層、陣列基板及顯示面板
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及液晶顯示【技術(shù)領(lǐng)域】,特別涉及一種像素電極層、陣列基板及顯示面板。
【背景技術(shù)】
[0002]近年來隨著光電技術(shù)與半導(dǎo)體制造技術(shù)的成熟,帶動了平面顯示器(Flat PanelDisplay)的蓬勃發(fā)展。液晶顯示器基于其低電壓操作、無輻射線散射、重量輕以及體積小等優(yōu)點(diǎn)已取代傳統(tǒng)的陰極射線管顯示器,而成為近年來顯示器產(chǎn)品的主流。然而,液晶顯示器仍存在視角受限的問題。因此,開發(fā)具有較佳的顯示效果及較廣視角的液晶顯示器的顯示面板為研發(fā)者所欲達(dá)成的目標(biāo)之一。
【發(fā)明內(nèi)容】
[0003]本發(fā)明所要解決的技術(shù)問題在于提供一種像素電極層、陣列基板及顯示面板,以實(shí)現(xiàn)全視角的顯示。
[0004]為了實(shí)現(xiàn)上述目的,本發(fā)明實(shí)施方式提供如下技術(shù)方案:
[0005]一方面,本發(fā)明提供了一種像素電極層,所述像素電極層為透明或半透明膜狀,所述像素電極層設(shè)有多個圓形孔,通過所述多個圓形孔使得液晶分子形成圓形定向排列,達(dá)到全視角效果。
[0006]其中,所述多個圓形孔呈多排多列的矩形陣列狀分布于所述像素電極層。
[0007]其中,所述多個圓形孔呈多圈的圓形陣列狀分布于所述像素電極層。
[0008]其中,所述圓形孔的直徑范圍在2um?3.5um之間。
[0009]其中,相鄰的兩個所述圓形孔的相近的邊緣之間距離范圍在2.5um?5um之間。
[0010]另一方面,本發(fā)明還提供一種陣列基板,所述陣列基板包括上述任意一項(xiàng)所述的像素電極層。
[0011]其中,所述陣列基板還包括鈍化層和絕緣層,所述鈍化層層疊設(shè)置在所述像素電極層與所述絕緣層之間。
[0012]其中,所述陣列基板還包括掃描線、數(shù)據(jù)線及薄膜晶體管,所述薄膜晶體管電連接至所述掃描線、所述數(shù)據(jù)線及所述像素電極層。
[0013]其中,所述掃描線和所述數(shù)據(jù)線分別沿著所述像素電極層的相鄰的兩個邊緣延伸,所述薄膜晶體管靠近所述像素電極層的一個角落處。
[0014]另一方面,本發(fā)明還提供一種顯示面板,所述顯示面板包括上述任意一項(xiàng)所述的陣列基板。
[0015]本發(fā)明通過將所述像素電極層設(shè)有多個圓形孔,通過所述多個圓形孔使得液晶分子形成圓形定向排列,達(dá)到全視角效果,而且通過圓形孔的設(shè)計(jì)實(shí)現(xiàn)全視角具有結(jié)構(gòu)簡單及成本低的優(yōu)勢。
【專利附圖】
【附圖說明】
[0016]為了更清楚地說明本發(fā)明的技術(shù)方案,下面將對實(shí)施方式中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施方式,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以如這些附圖獲得其他的附圖。
[0017]圖1是本發(fā)明一種實(shí)施方式中的像素電極層示意圖。
[0018]圖2是本發(fā)明一種實(shí)施方式中的陣列基板的示意圖。
[0019]圖3是圖2所示的III處的剖面示意圖。
【具體實(shí)施方式】
[0020]下面將結(jié)合本發(fā)明實(shí)施方式中的附圖,對本發(fā)明實(shí)施方式中的技術(shù)方案進(jìn)行清楚、完整地描述。
[0021]請參閱圖1,本發(fā)明提供了一種像素電極層26,所述像素電極層26為透明或半透明膜狀,所述像素電極層26設(shè)有多個圓形孔262,通過所述多個圓形孔262使得液晶分子形成圓形定向排列,達(dá)到全視角效果。
[0022]本發(fā)明通過將所述像素電極層26設(shè)有多個圓形孔262,通過所述多個圓形孔262使得液晶分子形成圓形定向排列,達(dá)到全視角效果,而且通過圓形孔262的設(shè)計(jì)實(shí)現(xiàn)全視角具有結(jié)構(gòu)簡單及成本低的優(yōu)勢。
[0023]具體而言,所述多個圓形孔262的分布方式不局限于一種情況,一種實(shí)施方式中,所述多個圓形孔262呈多排多列的矩形陣列狀分布于所述像素電極層26。另一種實(shí)施方式中,所述多個圓形孔262呈多圈的圓形陣列狀分布于所述像素電極層26。其它實(shí)施方式中,多個圓形孔262也可以呈其它的排列方式,或者無規(guī)則的隨機(jī)分布。
[0024]本發(fā)明一種優(yōu)選的實(shí)施方式中,所述圓形孔262均勻分布在像素電極層26上,在全視角的基礎(chǔ)上能夠提升顯示效果。
[0025]本實(shí)施方式中,所述圓形孔262的直徑范圍在2um?3.5um之間。
[0026]相鄰的兩個所述圓形孔262的相近的邊緣之間距離范圍在2.5um?5um之間。
[0027]本發(fā)明還提供一種陣列基板,如圖2和圖3所示,陣列基板包括本發(fā)明提供的像素電極層26。
[0028]具體而言,如圖3所示,所述陣列基板還包括鈍化層202和絕緣層203,所述鈍化層202層疊設(shè)置在所述像素電極層26與所述絕緣層203之間。所述陣列基板還包括掃描線21、數(shù)據(jù)線23及薄膜晶體管24,所述薄膜晶體管24電連接至所述掃描線21、所述數(shù)據(jù)線23及所述像素電極層26。所述掃描線21和所述數(shù)據(jù)線23分別沿著所述像素電極層26的相鄰的兩個邊緣延伸,所述薄膜晶體管24靠近所述像素電極層26的一個角落處。
[0029]本發(fā)明還提供一種顯示面板,所述顯示面板包括所述陣列基板。
[0030]以上所述是本發(fā)明的優(yōu)選實(shí)施方式,應(yīng)當(dāng)指出,對于本【技術(shù)領(lǐng)域】的普通技術(shù)人員來說,在不脫離本發(fā)明原理的前提下,還可以做出若干改進(jìn)和潤飾,這些改進(jìn)和潤飾也視為本發(fā)明的保護(hù)范圍。
【權(quán)利要求】
1.一種像素電極層,其特征在于,所述像素電極層為透明或半透明膜狀,所述像素電極層設(shè)有多個圓形孔,通過所述多個圓形孔使得液晶分子形成圓形定向排列,達(dá)到全視角效果O
2.如權(quán)利要求1所述的像素電極層,其特征在于,所述多個圓形孔呈多排多列的矩形陣列狀分布于所述像素電極層。
3.如權(quán)利要求1所述的像素電極層,其特征在于,所述多個圓形孔呈多圈的圓形陣列狀分布于所述像素電極層。
4.如權(quán)利要求1所述的像素電極層,其特征在于,所述圓形孔的直徑范圍在2um?3.5um之間。
5.如權(quán)利要求1所述的像素電極層,其特征在于,相鄰的兩個所述圓形孔的相近的邊緣之間距離范圍在2.5um?5um之間。
6.一種陣列基板,其特征在于,所述陣列基板包括如權(quán)利要求1至權(quán)利要求5任意一項(xiàng)所述的像素電極層。
7.如權(quán)利要求6所述的陣列基板,其特征在于,所述陣列基板還包括鈍化層和絕緣層,所述鈍化層層疊設(shè)置在所述像素電極層與所述絕緣層之間。
8.如權(quán)利要求7所述的陣列基板,其特征在于,所述陣列基板還包括掃描線、數(shù)據(jù)線及薄膜晶體管,所述薄膜晶體管電連接至所述掃描線、所述數(shù)據(jù)線及所述像素電極層。
9.如權(quán)利要求8所述的陣列基板,其特征在于,所述掃描線和所述數(shù)據(jù)線分別沿著所述像素電極層的相鄰的兩個邊緣延伸,所述薄膜晶體管靠近所述像素電極層的一個角落處。
10.一種顯示面板,其特征在于,所述顯示面板包括如權(quán)利要求6至權(quán)利要求9任意一項(xiàng)所述的陣列基板。
【文檔編號】H01L27/12GK104330928SQ201410588307
【公開日】2015年2月4日 申請日期:2014年10月28日 優(yōu)先權(quán)日:2014年10月28日
【發(fā)明者】柴立 申請人:深圳市華星光電技術(shù)有限公司