專利名稱:一種測試電源的保護(hù)電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種保護(hù)電路,特別是涉及應(yīng)用于以低電壓供電的電子裝置的生
產(chǎn)測試場合中,對供電電源和供電電子裝置進(jìn)行保護(hù)的電路。
背景技術(shù):
在以低電壓供電的電子裝置的生產(chǎn)測試中,為了提高生產(chǎn)效率,供電電源通常處于 常開狀態(tài),電源通過測試器具或插件直接連接電子裝置進(jìn)行供電測試,在實(shí)際測試過程中,一 般不會在測試治具或插件與被測試裝置連接正常后才打開電源測試,因此就要求保護(hù)電路不 但實(shí)現(xiàn)對電源的保護(hù),還要同時保護(hù)被測試裝置不會出現(xiàn)新的故障,以免擴(kuò)大故障范圍。 在現(xiàn)有技術(shù)中,傳統(tǒng)測試電源的保護(hù)電路的工作過程如下如果檢測到過流則切 斷電源,待過流狀態(tài)解除后,被測試裝置重新通電,而后又重新檢測過流,形成一個不斷循 環(huán)的通電、斷電的保護(hù)電路,但是,現(xiàn)有保護(hù)電路存在的缺陷是電路處于保護(hù)狀態(tài)時,工作 電流比較大,以致易于對電源或被測試裝置造成損壞。
實(shí)用新型內(nèi)容本實(shí)用新型的目的是提供一種能夠在保護(hù)狀態(tài)時有效保護(hù)供電電源和被測試裝 置不受損壞的測試電源的保護(hù)電路。 本實(shí)用新型的目的可以通過以下的技術(shù)措施來實(shí)現(xiàn),一種測試電源的保護(hù)電路, 包括電源的輸入端Pl和電源的輸出端P2,其特征在于還包括PNP晶體管Ql及Q4、 NPN晶 體管Q2及Q3、電阻Rl、 R2、 R3、 R4、 R5、 R6及R7, PNP晶體管Ql的發(fā)射極與電源輸入端Pl 的正極連接,其基極通過電阻R1與電源輸出端P2的正極連接,PNP晶體管Q1的集電極通 過電阻R2接地并通過旁路電阻R3與NPN晶體管Q2的基極連接,NPN晶體管Q2的發(fā)射極 接地,其集電極分別與NPN晶體管Q3的基極、電阻R4連接,電阻R4的另一端與電源輸入端 Pl的正極連接,NPN晶體管Q3的發(fā)射極接地,其集電極通過電阻R5與PNP晶體管Q4的基 極連接,PNP晶體管Q4的發(fā)射極連接電源輸入端P1的正極,其集電極通過電阻R6與電源 輸出端P2的正極連接,電阻R7串聯(lián)在電源輸入端P1的正極與電源輸出端P2的正極之間。 本實(shí)用新型可以做以下改進(jìn),在PNP晶體管Q1的發(fā)射極與基極之間連接有電容 Cl。電容C1可用于防止誤保護(hù)動作的發(fā)生。 與現(xiàn)有技術(shù)相比,本實(shí)用新型的優(yōu)點(diǎn)是必須在空載狀態(tài)下才能恢復(fù)正常的連通 供電,而在保護(hù)狀態(tài)下一直保持?jǐn)嚅_電源供給負(fù)載,只有移除負(fù)載后才能自動恢復(fù)連通供 電而等待其它負(fù)載使用,可有效保護(hù)供電電源和負(fù)載裝置,與現(xiàn)有電源保護(hù)電路相比,在處 于保護(hù)狀態(tài)時,不會產(chǎn)生工作電流大的問題,從而避免了由于工作電流大而損壞電源或被 測試裝置的現(xiàn)象發(fā)生。
以下結(jié)合附圖和具體實(shí)施例對本實(shí)用新型作進(jìn)一步的詳細(xì)說明。[0009]
圖1為本實(shí)用新型的電路組成圖。
具體實(shí)施方式
如圖1所示,本實(shí)用新型一種測試電源的保護(hù)電路,包括電源的輸入端P1和電源 的輸出端P2,還包括PNP晶體管Ql及Q4、 NPN晶體管Q2及Q3、電阻Rl、 R2、 R3、 R4、 R5、 R6 及R7, PNP晶體管Q1的發(fā)射極與電源輸入端P1的正極連接,其基極通過電阻R1與電源輸 出端P2的正極連接,PNP晶體管Ql的集電極通過電阻R2接地并通過旁路電阻R3與NPN晶 體管Q2的基極連接,NPN晶體管Q2的發(fā)射極接地,其集電極分別與NPN晶體管Q3的基極、 電阻R4連接,電阻R4的另一端與電源輸入端Pl的正極連接,NPN晶體管Q3的發(fā)射極接地, 其集電極通過電阻R5與PNP晶體管Q4的基極連接,PNP晶體管Q4的發(fā)射極連接電源輸入 端Pl的正極,其集電極通過電阻R6與電源輸出端P2的正極連接,電阻R7串聯(lián)在電源輸入 端P1的正極與電源輸出端P2的正極之間。 在正常工作時,電源由電源輸入端P1的正極輸入,通過阻值比較大的電阻R7以小 電流輸入至電源輸出端P2的正極,此時,只要電源輸出端P2沒有連接負(fù)載,電源輸出端P2 的電壓與電源輸入端Pl的電壓相同,電源輸出端P2的電壓通過電阻Rl提供至PNP晶體管 Ql的基極,PNP晶體管Ql的基極的電壓和連接到電源輸入端Pl的發(fā)射極的電壓相同,PNP 晶體管Ql的集電極與發(fā)射極被置于非工作狀態(tài)(截止?fàn)顟B(tài)),PNP晶體管Ql的集電極通過 接地電阻R2使集電極的電壓為0伏,通過連接于PNP晶體管Ql的集電極與NPN晶體管Q2 的基極之間的電阻R3使NPN晶體管Q2的基極的電壓為0伏,NPN晶體管Q2的集電極與發(fā) 射極處于截止?fàn)顟B(tài),連接到電源輸入端P1的電阻R4提供到NPN晶體管Q3的基極的電壓不 受NPN晶體管Q2的影B向,由電阻R4提供的NPN晶體管Q3基極電流控制NPN晶體管Q3的 集電極和發(fā)射極導(dǎo)通,通過電阻R5提供作為開關(guān)管的PNP晶體管Q4的基極電流,PNP晶體 管Q4的集電極與發(fā)射極完全導(dǎo)通后,輸入到電源輸入端P1的電源通過PNP晶體管Q4的發(fā) 射極連通到集電極,再通過大功率小阻值的電阻R6輸入到電源輸出端P2輸出電源。 當(dāng)負(fù)載出現(xiàn)異常時,例如負(fù)載短路或者負(fù)載過重時,由于電源輸出端P2的電源由 電阻R6和電阻R7提供的電流不能使電源輸入端Pl和電源輸出端P2的電壓基本相同,此 時電源輸入端Pl和電源輸出端P2的電壓差超過PNP晶體管Ql的導(dǎo)通值,由電阻Rl提供 的PNP晶體管Ql的基極電流促使PNP晶體管Ql導(dǎo)通,由于電阻R2的阻值比較大,PNP晶體 管Q1的集電極與發(fā)射極導(dǎo)通而被拉高電壓,通過電阻R3提供NPN晶體管Q2的基極電流, NPN晶體管Q2的集電極與發(fā)射極導(dǎo)通,電阻R4提供給NPN晶體管Q3基極的電壓被NPN晶 體管Q2拉低,NPN晶體管Q3截止,PNP晶體管Q4的基極電流被切斷,PNP晶體管Q4的集電 極與發(fā)射極截止,由電源輸入端Pl通過PNP晶體管Q4和電阻R6連通到電源輸出端P2的 電源被切斷,由電阻R7流到電源輸出端P2的電流非常小,電源輸出端P2的電壓被負(fù)載完 成拉低,更加促使PNP晶體管Q4在負(fù)載沒有移除之前一直不會導(dǎo)通,此時電源的負(fù)載電流 和負(fù)載設(shè)備的電流非常小,從而達(dá)到保護(hù)電源和負(fù)載設(shè)備的作用。 由于負(fù)載會帶有電解電容等瞬間充電電流很大的器件,電源輸出端P2在空載到 加負(fù)載的一瞬間會造成電源輸出端P2的電壓下降,PNP晶體管Q1—旦被導(dǎo)通就會切斷電源 輸出端P2的供電,此時就會產(chǎn)生誤保護(hù)動作,為了防止誤保護(hù)動作的發(fā)生,在本實(shí)施例中, 在PNP晶體管Q1的基極與發(fā)射極之間連接了一電容C1,因?yàn)殡娙軨1與電阻R1的充電延時,電源輸出端P2的電壓瞬間下降不會被保護(hù),只有電壓下降時間超過電阻Rl對電容Cl 的充電延時時間才會發(fā)生保護(hù),這樣就有效防止了產(chǎn)生誤保護(hù)動作。 在本實(shí)用新型電源保護(hù)電路中,可以通過調(diào)整電阻R6的阻值實(shí)現(xiàn)需要的過流保 護(hù)電流值。
權(quán)利要求一種測試電源的保護(hù)電路,包括電源的輸入端(P1)和電源的輸出端(P2),其特征在于還包括PNP晶體管(Q1、Q4)、NPN晶體管(Q2、Q3)、電阻(R1、R2、R3、R4、R5、R6、R7),PNP晶體管(Q1)的發(fā)射極與電源輸入端(P1)的正極連接,其基極通過電阻(R1)與電源輸出端(P2)的正極連接,PNP晶體管(Q1)的集電極通過電阻(R2)接地并通過旁路電阻(R3)與NPN晶體管(Q2)的基極連接,NPN晶體管(Q2)的發(fā)射極接地,其集電極分別與NPN晶體管(Q3)的基極、電阻(R4)連接,電阻(R4)的另一端與電源輸入端(P1)的正極連接,NPN晶體管(Q3)的發(fā)射極接地,其集電極通過電阻(R5)與PNP晶體管(Q4)的基極連接,PNP晶體管(Q4)的發(fā)射極連接電源輸入端(P1)的正極,集電極通過電阻(R6)與電源輸出端(P2)的正極連接,電阻(R7)串聯(lián)在電源輸入端(P1)的正極與電源輸出端(P2)的正極之間。
2. 根據(jù)權(quán)利要求1所述的測試電源的保護(hù)電路,其特征在于在PNP晶體管(Ql)的發(fā) 射極與基極之間連接有電容(Cl)。
專利摘要一種測試電源的保護(hù)電路,晶體管(Q1)發(fā)射極連接電源輸入端(P1),基極通過電阻(R1)連接電源輸出端(P2),晶體管(Q1)集電極通過電阻(R2)接地并通過電阻(R3)與晶體管(Q2)基極連接,晶體管(Q2)發(fā)射極接地,集電極分別與晶體管(Q3)的基極、電阻(R4)連接,電阻(R4)的另一端連接電源輸入端(P1),晶體管(Q3)的發(fā)射極接地,其集電極通過電阻(R5)與晶體管(Q4)的基極連接,晶體管(Q4)的發(fā)射極連接電源輸入端(P1),集電極通過電阻(R6)連接電源輸出端(P2),電阻(R7)串聯(lián)在電源輸入輸出端(P1、P2)之間。移除負(fù)載后才能自動恢復(fù)供電可有效保護(hù)電源和負(fù)載裝置。
文檔編號H02H3/08GK201450307SQ20092005807
公開日2010年5月5日 申請日期2009年6月9日 優(yōu)先權(quán)日2009年6月9日
發(fā)明者李錦靈 申請人:廣州易邇達(dá)電子有限公司