專利名稱:一種對電壓波動敏感的類電源信號線的靜電放電保護電路的制作方法
技術領域:
本實用新型涉及類似手機的終端產(chǎn)品領域,尤其涉及手機電源或極低速信號線的
靜電放電保護電路。
背景技術:
靜電是人們非常熟悉的一種自然現(xiàn)象。靜電放電ESD(Electro-StaticDischarge) 容易造成電子產(chǎn)品和設備的功能紊亂甚至部件損壞?,F(xiàn)代半導體器件、特別象類似手機平 臺,功能越來越齊全,體積卻越來越小,工作電壓越來越低,導致了半導體器件對外界電磁 騷擾敏感程度也大大提高。同時,類似手機的終端產(chǎn)品的整體體積既多樣化而又小巧,而且 用戶使用的環(huán)境是多樣的。如果產(chǎn)品在設計的時候,結(jié)構和電路設計不當,就容易因為ESD 而造成機器工作異常、死機,甚至損壞并引發(fā)其他的安全問題。對于手機上的電源、信號 線經(jīng)常連接到如按鍵燈、接插座等的上面,而這些器件經(jīng)??赡芡饴叮瑢е蚂o電容易進入。 對于電源信號線的靜電放電的保護,通常的做法是在靜電進入的地方加壓敏電阻 或者TVS加以保護。壓敏電阻或TVS可以快速放掉大部分的靜電,但是它們對于抗靜電能 力比較弱的,尤其是電壓波動的影響無法消除掉,稍大的電壓波動就會引起機器工作異常 的電源、極低速信號線,單獨增加壓敏電阻或TVS并不能夠穩(wěn)定、可靠地解決這類問題。
實用新型內(nèi)容為了克服對于抗靜電能力比較弱的、對電壓波動敏感的電源或極低速信號線,單 獨增加壓敏電阻或TVS無法解決的問題,本實用新型提供一種低成本、可靠性高的抗靜電 電路設計方法。該方法能夠避免電壓波動造成的影響,郁制靜電能量進入芯片,增強抗靜電 能力。 因此,本實用新型是這樣實現(xiàn)的 —種對電壓波動敏感的類電源信號線的靜電放電保護電路,其至少包括以下部分 A、B、C、三個部分: A、在電源或極低速信號線(下面我們將電源或者極低速信號線簡稱為信號線) 上,在靜電進入的地方加一個旁路壓敏電阻或者TVS ; B、在壓敏電阻或者TVS的旁邊并聯(lián)等效電容為uF量級以上的電容; C、在信號線上串聯(lián)靜電衰減器件。 這樣通過壓敏電阻或者TVS、電容的設置,可以快速放掉大部分的靜電,同時又具 有穩(wěn)壓的作用,且能夠郁制靜電能量進入芯片,增強抗靜電能力。 所述靜電放電保護電路,其還可以包括D部分 D、在靠近芯片引腳的地方并聯(lián)一個或多個電容,該D部具有穩(wěn)壓作用,防止進入 芯片信號波動過大。 所述B部分的電容是并聯(lián)在靜電可能進入的輸入端,該電容為一個或者一個以 上,通常情況下,一個uF量級以上的電容就能夠解決問題,在某些特殊情況下,可以采用增
3加電容的方式來增強穩(wěn)壓作用。 所述串聯(lián)的靜電衰減器件,至少具有一個,靜電衰減器件為磁珠、電感或者電阻的 任意一種。 因此,如果要達到良好的消除靜電和抗電壓波動,本實用新型所述的電源或者極
低速信號線上的靜電放電保護電路包括以下步驟 第一步在靜電進入的地方并聯(lián)一個壓敏電阻或者TVS。 第二步在壓敏電阻或者TVS的旁邊并聯(lián)等效電容為UF量級或者更大容值的電 容。
第三步信號線上串聯(lián)靜電衰減器件,比如磁珠、電感或者電阻。
第四步信號線進入芯片引腳并聯(lián)電容。 有益效果采用本實用新型所述的電路,在原有在靜電進入的地方加一個旁路壓 敏電阻或者TVS的基礎上又設置等效電容及靜電衰減器件,增加了電壓的穩(wěn)定性和抗靜電 能力。對于抗靜電能力比較弱的、對電壓波動敏感的電源或極低速信號線的靜電保護能力 與現(xiàn)有技術相比,大大地提高電路的穩(wěn)定性和抗靜電能力。
關于本實用新型電路的原理連接方法見附圖圖1。
圖1是本實用新型具體實施方式
的電路圖。
具體實施方式
以下結(jié)合附圖,對本實用新型的實施做詳細說明。 圖1所述,為實現(xiàn)本實用新型最簡單的電路設計方式,具體地說,就是在電源或極 低速信號線(VCC/LOW_SPEED_SIGNAL,簡稱信號線)首先并聯(lián)壓敏電阻或者TVS (RV2),同時 并聯(lián)等效電容(Cl),等效電容為uF量級以上的電容,再串聯(lián)靜電衰減器件(Ll),然后在靠 近芯片引腳再并聯(lián)等效電容(C2)。 具體地說,本實用新型所述的電源或者極低速信號線上的靜電放電保護電路具體 實施方式包括如下步驟 第一步在靜電進入的地方并聯(lián)一個壓敏電阻或者TVS,壓敏電阻或者TVS的地要 與主地面良好連通。 第二步在壓敏電阻或者TVS的旁邊并聯(lián)uF量級或者容值更大的等效電容,而且
連線盡量粗線與壓敏電阻或TVS相連接。電容的地要與主地良好連通。 第三步信號線上串聯(lián)的靜電衰減器件位置可以根據(jù)布局需要擺放。
第四步信號線進入芯片引腳并聯(lián)電容,電容的兩端與芯片的電源和地良好連通。 采用本實用新型所述的電路,在保護抗靜電能力比較弱的、對電壓波動敏感的電
源或極低速信號線的能力與現(xiàn)有技術相比,大大地提高電路的抗靜電能力。
權利要求一種對電壓波動敏感的類電源信號線的靜電放電保護電路,其特征在于至少包括以下部分A、B、C、三個部分A、在電源或極低速信號線上,在靜電進入的地方加一個旁路壓敏電阻或者TVS;B、在壓敏電阻或者TVS的旁邊并聯(lián)等效電容為uF量級以上的電容;C、在電源或極低速信號線上串聯(lián)靜電衰減器件。
2. 如權利要求1所述的對電壓波動敏感的類電源信號線的靜電放電保護電路,其特征 在于所述靜電放電保護電路,其還可以包括D部分D、 在靠近芯片引腳的地方并聯(lián)一個或多個電容。
3. 如權利要求1所述的對電壓波動敏感的類電源信號線的靜電放電保護電路,其特征 在于所述B部分的電容是并聯(lián)在靜電的輸入端,該電容為一個或者一個以上。
4. 如權利要求1所述的對電壓波動敏感的類電源信號線的靜電放電保護電路,其特征 在于所述串聯(lián)的靜電衰減器件,至少具有一個,靜電衰減器件為磁珠、電感或者電阻的任意一種。
專利摘要本實用新型是一種對電壓波動敏感的類電源信號線的靜電放電保護電路,其至少包括以下部分A、B、C、三個部分,A、在電源或極低速信號線上,在靜電進入的地方加一個旁路壓敏電阻或者TVS;B、在壓敏電阻或者TVS的旁邊并聯(lián)等效電容為uF量級以上的電容;C、在信號線上串聯(lián)靜電衰減器件。這樣通過壓敏電阻或者TVS、電容的設置,可以快速放掉大部分的靜電,同時又具有穩(wěn)壓的作用,且能夠抑制靜電能量進入芯片,增強抗靜電能力。
文檔編號H02H9/00GK201504095SQ200920204620
公開日2010年6月9日 申請日期2009年9月11日 優(yōu)先權日2009年9月11日
發(fā)明者李琳, 顏再寒 申請人:深圳市中興移動通信有限公司